説明

Fターム[5F110QQ24]の内容

薄膜トランジスタ (412,022) | 製造工程一般 (15,099) | ダングリングボンドの終端化(例;水素化) (1,179) | 拡散 (1,072) | 気相拡散(雰囲気中) (603)

Fターム[5F110QQ24]の下位に属するFターム

Fターム[5F110QQ24]に分類される特許

81 - 100 / 315


【課題】アクティブマトリクス型電子ペーパーやディスプレイ、更にはRFICタグでは、今後駆動回路一体化と省電力化が求められる。このために薄膜トランジスタの性能面においては高移動度化とCMOS化が必要とされる。また生産面においては低コストで環境汚染のない製造方法が求められている。
【解決手段】本発明ではステンシルマスクを通してスパッタ堆積することで、膜をパターン形成した。この結果、汚染物質の使用と放出なしに、簡単な方法で性能のよい薄膜トランジスタとCMOS薄膜トランジスタ回路を形成することができた。 (もっと読む)


【課題】半導体装置の表示領域と駆動回路に設けられたTFTの構造を機能に応じて適切なものとするとき、pチャネル型TFTにおいて、チャネル形成領域と、不純物領域との接合に欠陥が形成され、オフ電流が増加することを防止する。
【解決手段】表示領域に第1のnチャネル型TFTが配置され、駆動回路に第2のnチャネル型TFT及びpチャネル型TFTが配置された半導体装置であって、pチャネル型TFTはチャネル形成領域と、これに隣接した不純物領域を有し、不純物領域にはnチャネル型TFTのために添加された不純物元素を含ませない。そのために、pチャネル型TFTのチャネル長はnチャネル型TFTのチャネル長より短くなる。 (もっと読む)


【課題】単結晶シリコン基板よりも大面積な基板に、均一な質を有する複数の単結晶半導体層を貼り付けたSOI基板の作製方法を提供することを課題とする。
【解決手段】熱処理において、ベース基板支持及び単結晶半導体基板保持のトレイとして、凹部の底が深く、ベース基板に貼り付けられた単結晶半導体基板と接触しないトレイを用いて、単結晶半導体基板の熱分布の均一化を図る。また、該トレイの各々の凹部の間にベース基板支持部を設けることによって、該トレイとベース基板との接触面積を低減する。以上より、単結晶半導体基板から単結晶半導体層を分離する熱処理の際、単結晶半導体基板及びベース基板の熱分布が均一になるようにする。 (もっと読む)


【課題】しきい値電圧の制御にチャネルドープ法を用いて行う場合、活性層に不純物を導入するため、必然的にこの不純物起因のバルク結晶欠陥や、半導体層と絶縁層の界面凖位を生じさせてしまう。この結果、TFT特性、特に電界効果型移動度を悪化させる原因となる。
【解決手段】基板上に形成された電極上に設けられた第1の絶縁層の応力と膜厚の積と、第1の絶縁層上に設けられた引張り応力を有する結晶質半導体膜からなる活性層の応力と膜厚の積と、活性層上に設けられた第2の絶縁層の応力と膜厚の積を適当な大きさに設定することでしきい値電圧を制御する。 (もっと読む)


【課題】TFTに適したSOI基板およびその作製方法を提供する。またSOI基板を用
いて信頼性の高い半導体装置及びその作製方法を提供する。
【解決手段】SIMOX、ELTRAN、Smart−Cutに代表される技術を用いて
SOI基板を作製するにあたって、主表面(結晶面)が{110}面である単結晶半導体
基板を用いる。その様なSOI基板は下地となる埋め込み絶縁層と単結晶シリコン層との
密着性が高く、信頼性の高い半導体装置を実現することが可能となる。 (もっと読む)


【課題】本発明は、薄膜トランジスタのソース領域やドレイン領域へのコンタクトを確実
にした半導体装置を提供するものである。
【解決手段】本発明における半導体装置において、半導体層上の絶縁膜およびゲイト電極
上に形成された第1の層間絶縁膜と、前記第1の層間絶縁膜の上に形成された第2の層間
絶縁膜と、前記第2の層間絶縁膜、前記第1の層間絶縁膜、および前記絶縁膜に設けられ
たコンタクトホールとを有する。前記第1の絶縁層の膜厚は、前記積層の絶縁膜の合計膜
厚の1/3以下に形成する。 (もっと読む)


【課題】素子基板のマスク枚数を抑えて、ディスクリネーションを効率良く隠すとともに、比視感度の高い緑色を表示する画素については光漏れが目立ちにくくする。
【解決手段】直視型の透過型の液晶表示装置において、素子基板は、ゲート配線311と、ソース配線302と、画素TFTを有する画素部と、nチャネル型TFTやpチャネル型TFTを有する駆動回路とを含む。比視感度の高い緑表示の画素については、光漏れが目立ちやすいので、確実にディスクリネーションを遮光できるように、遮光膜を兼ねたドレイン電極313の面積を広くする。赤表示の画素については、遮光膜を兼ねた遮光電極314を狭い幅で設ける。青表示の画素については、明るさを優先して、遮光膜315を一部のみ形成する。 (もっと読む)


【課題】TFTを用いた半導体装置において、TFT中の汚染不純物を低減し、信頼性のあるTFTを得ることを課題とする。
【解決手段】ガラス基板上のTFTの被膜に存在する汚染不純物を、フッ素を含有する酸性溶液を被膜表面に接触させ、酸性溶液を一定方向に流すことにより、被膜表面の汚染不純物を除去することにより、信頼性のあるTFTを得ることができる。なお、酸性溶液は、フッ酸とフッ化アンモニウムの混合比が体積比で1:50のバッファードフッ酸を用いる。 (もっと読む)


【課題】半導体膜に混入する不純物濃度を制御した活性層を有する半導体回路を備えた半
導体装置を提供するものである。
【解決手段】上記目的を解決するため、ガラス基板上に200nm〜500nmの膜厚の
第1の窒化珪素膜と、前記第1の窒化珪素膜上に第2の窒化珪素膜と、前記第2の窒化珪
素膜上にチャネル形成領域となる領域を含む非晶質半導体膜と、を有する構成において、
前記第1の絶縁膜と前記第2の絶縁膜との界面において、ボロンを有する。 (もっと読む)


【課題】電気特性が良好な薄膜トランジスタを、生産性高く作製する方法を提供する。
【解決手段】薄膜トランジスタにおいて、ゲート電極を覆うゲート絶縁層と、ゲート絶縁層に接する半導体層と、半導体層の一部に接し、ソース領域及びドレイン領域を形成する不純物半導体層と、を有し、半導体層において、ゲート絶縁層側に形成される微結晶半導体層と、当該微結晶半導体層に接する窒素を含む微結晶半導体領域とを有する。オフ電流が低く、オン電流が高い薄膜トランジスタを生産性高く作製することができる。 (もっと読む)


【課題】ゲート配線として耐熱性の導電性材料であるタングステン層を用いた場合に、タングステン層の比抵抗を低くすることによって、配線抵抗を十分に低減することを目的とする。
【解決手段】半導体層と、ゲート配線と、前記半導体層と前記ゲート配線との間に挟まれたゲート絶縁層とを有し、前記ゲート配線はタングステン層を有し、前記タングステン層中の酸素濃度を30ppm以下とすることによって、配線抵抗を十分に低減することができる。 (もっと読む)


【課題】SOI基板を用いて形成されたTFTの製造歩留まりの向上や製造コスト低減、延いてはTFTを用いた半導体回路や電気光学装置の歩留まり向上やコスト低減を課題とする。
【解決手段】単結晶シリコン基板の主表面に第1酸化物層を形成し、第1酸化物層を通して前記単結晶シリコン基板に水素を注入し、水素添加層を形成し、単結晶シリコン基板を、第2酸化物層を設けた支持基板と、第1酸化物層と第2酸化物層とで貼り合わせ、単結晶シリコン基板と支持基板に第1熱処理を行い、水素添加層にて単結晶シリコン基板を分断し、支持基板に単結晶シリコン薄膜を残存させ、支持基板と単結晶シリコン薄膜に第2熱処理を行い、支持基板と単結晶シリコン薄膜の貼り合わせ界面を安定化させ、支持基板上に、島状単結晶シリコン層を形成し、島状単結晶シリコン層に還元雰囲気で第3熱処理を900℃〜1200℃で行うSOI基板の作製方法を提供する。 (もっと読む)


【課題】アクティブマトリクス型の液晶表示装置の画面の大面積化を可能とするゲート電極とゲート配線を提供することを第1の課題とする。
【解決手段】同一基板上に表示領域と、表示領域の周辺に設けられた駆動回路と、を有し、表示領域は、第1の薄膜トランジスタを有し、駆動回路は、第2の薄膜トランジスタを有し、第1の薄膜トランジスタと第2の薄膜トランジスタは、リンがドープされたシリコンでなるゲート電極を有し、ゲート電極は、チャネル形成領域の外側に設けられた接続部でアルミニウムまたは銅を主成分とする層とタンタル、タングステン、チタン、モリブデンから選ばれた少なくとも1種を主成分とする層とを有する配線と電気的に接続する。 (もっと読む)


【課題】高精彩・高解像度・高画質・低消費電力の小型半導体表示装置を提供すること。
【解決手段】本発明の半導体表示装置は、画素マトリクス回路、データ線駆動回路、および走査線駆動回路を有しており、これらの構成要素が多結晶TFTによって同一基板上に形成される。また、その製造方法における、触媒元素を用いた結晶性の助長化プロセス、および触媒元素のゲッタリングプロセスによって、小型にもかかわらず、高精細・高解像度・高画質の半導体表示装置が提供される。 (もっと読む)


【課題】半導体膜の厚みを適当な範囲に制御することによって、大きいドレイン電流を有するとともに、所望の電気的特性を備える半導体装置を提供する。
【解決手段】半導体装置は、主表面1aを有するガラス基板1と、主表面1a上に設けられ、チャネル領域11と、チャネル領域11の両側に位置するソース領域9およびドレイン領域13とが形成されたポリシリコン膜7と、ポリシリコン膜7に接触するように設けられたゲート絶縁膜17と、ゲート絶縁膜17を介してチャネル領域11に向い合う位置に設けられたゲート電極21とを備える。ポリシリコン膜7は、50nmを超え150nm以下の厚みを有する。ソース領域9およびドレイン領域13は、ポリシリコン膜7の頂面7aからポリシリコン膜7の底面7cにまで達して形成されている。 (もっと読む)


【課題】シフトレジスタ、バッファ回路など駆動回路を同一基板上に組込んだアクティブマトリクス型液晶表示装置において、画素部の開口率を向上させると共に最適なTFTの構成を提供する。
【解決手段】バッファ回路にはゲート電極とオーバーラップするLDDを設けたnチャネル型TFTを形成し、画素部のnチャネル型TFTにはゲート電極とオーバーラップしないLDDを設けた構造とする。画素部に設ける保持容量は、遮光膜と遮光膜上に形成される誘電体膜と画素電極で形成し、特に遮光膜にAlを用い、誘電体膜を陽極酸化法で形成し、酸化Al膜を用いる。 (もっと読む)


【課題】絶縁層上に結晶性の高い微結晶半導体層を形成することを課題とする。また、電気特性が良好な薄膜トランジスタを、生産性高く作製する方法を提供することを課題とする。
【解決手段】基板上にゲート電極を形成し、ゲート電極上に、窒素を含む絶縁層を形成する。次に、窒素を含む絶縁層上に、シリコンを含む堆積性気体と、窒素を含む酸化気体と、水素とを用い、プラズマを発生させて、酸化珪素層を形成する。次に、酸化珪素層上に、シリコンまたはゲルマニウムを含む堆積性気体と、水素とを用い、プラズマを発生させて、微結晶半導体層を形成する。 (もっと読む)


【課題】 絶縁破壊をより効果的に防ぐことができる保護回路を用いた、半導体表示装置
の提供を課題とする。
【解決手段】 本発明では、保護ダイオードとして用いるTFTを覆って第1の層間絶縁
膜が形成されており、更に該第1の層間絶縁膜上に形成された配線を覆って、絶縁性の塗
布膜である第2の層間絶縁膜が形成されている場合に、第2の層間絶縁膜の表面に蓄積し
た電荷を放電させる経路を確保するために、該TFTと他の半導体素子とを接続するため
の配線を、第2の層間絶縁膜上に接するように形成する。なお保護ダイオードとして用い
るTFTは、その第1の端子または第2の端子のいずれか一方がゲート電極と接続された
、所謂ダイオード接続のTFTである。 (もっと読む)


【課題】素子基板の剛性を確保することと、ゲート絶縁膜に効率良く水素を供給することを、両立させることができる技術を提供する。
【解決手段】本発明の半導体素子の製造方法は、素子基板2の第1面側にトランジスタ3とこれに電気的につながる配線層12,16を形成する工程と、素子基板2の第1面と反対側の第2面に複数の孔21を形成する工程と、それらの孔21を通して素子基板2の第2面からトランジスタ3のゲート絶縁膜5に水素を供給する工程とを有する。 (もっと読む)


【課題】n型MOSトランジスタ、p型MOSトランジスタにおいて共通のゲート絶縁膜構造及びゲート電極材料を用いながら、各々のトランジスタのしきい値電圧を適正な値へ設定し、且つゲート絶縁膜における酸素欠損に伴う移動度の低下を抑制する。
【解決手段】メタルゲート電極及び高誘電率ゲート絶縁膜を用いた半導体装置の製造方法であって、n型半導体領域200及びp型半導体領域300上にそれぞれ、シリコン酸化物からなる第1のゲート絶縁膜、La,Al,Oを含む第2のゲート絶縁膜、Hfを含む第3のゲート絶縁膜を積層し、その上に金属膜からなるゲート電極を形成し、次いでp型半導体領域300上の、第1のゲート絶縁膜,第2のゲート絶縁膜,第3のゲート絶縁膜,及びゲート電極の積層構造を、水素拡散防止膜350で被覆した後、水素雰囲気で熱処理を施す。 (もっと読む)


81 - 100 / 315