説明

Fターム[5H006AA00]の内容

整流装置 (16,649) | 目的 (2,031)

Fターム[5H006AA00]の下位に属するFターム

Fターム[5H006AA00]に分類される特許

21 - 40 / 58


【課題】極めて簡素な回路での同期整流動作と、スイッチング損失をほとんど発生させないソフトスイッチング動作および高力率を実現すると共に、入力側の整流後のDCバス電圧と負荷側の出力電圧の制御を同時に行う負荷駆動装置を提供する。
【解決手段】負荷駆動装置1を、第1〜第4スイッチ素子Q1〜Q4からなるフルブリッジ回路3と、各スイッチ素子対の両直列回路に対して並列に接続され、第1〜4スイッチ素子Q1〜Q4により整流/昇圧したDCバス電圧を蓄積する平滑コンデンサC1と、両直列回路の中間接続点間に接続された交流電源Vac及び昇圧インダクタL1と、高周波トランスT1の一次側回路に配置される共振インダクタLsと励磁インダクタンスLmと共振コンデンサC2を含むLLC共振回路4と、負荷R1に接続される高周波トランスT1の二次側回路とから構成するようにした。 (もっと読む)


【課題】 インバータ回路や整流回路等を構成するための共通回路モジュール、特に高効率で小型の回路モジュールを得ることを目的とする。
【解決手段】 基準回路モジュール12が、直列に接続された上アームスイッチ部14Ua、14Va、14Wa、および下アームスイッチ部14Ub、14Vb、14Wbと、上アームスイッチ部と下アームスイッチ部との間に設けられた入力または出力のための端子15U、15V、15Wとを備えたアーム13U、13V、13Wを備え、上アームスイッチ部および下アームスイッチ部のそれぞれはスイッチング素子Q1〜6またはダイオードD1〜6を備え、スイッチング素子またはダイオードはワイドギャップ半導体からなることを特徴とする。 (もっと読む)


【課題】スイッチング周期の制約がなく、簡単な構成で、スイッチング素子の切り替りが少なく、装置の小型化、低損失化、高性能化を実現する電流形電力変換器の制御装置を提供する。
【解決手段】各交流相の交流電流指令値を演算する交流電流指令値演算手段5cと、所定期間内の各相の交流電流指令値の振幅の組み合わせを判別する判別手段5dと、所定期間内で一方のアームを常にオン状態としたときの、他方のアームの1スイッチング周期当たりの短絡オン時間dshortを演算する短絡オン時間演算手段5eと、上記常にオン状態としているアームと共通な前記直流電源ラインに接続されている全てのアームを常にオフし、残ったアームのオン時間を演算する低振幅相オン時間演算手段5fと、演算された各オン時間に基づいて前記各スイッチングアームの各アームに対する駆動信号を生成する駆動パルス生成手段5gとを備えた。 (もっと読む)


【課題】半導体チップのチップ面積を小さくできる昇圧回路を提供する。
【解決手段】昇圧回路100は、N個(Nは2以上の自然数)の容量素子(容量素子C0〜C3)を備える。N個の容量素子のうち第K番目(1<K<N、Kは自然数)の容量素子(容量素子C2)は第(K−1)番目の容量素子(容量素子C1)によって昇圧された第(K−1)番目の昇圧電圧を受けて、第(K−1)番目の昇圧電圧を更に昇圧した第K番目の昇圧電圧を発生して第(K+1)番目の容量素子(容量素子C3)に供給し、第N番目の容量素子の一端(出力端子OUT)から第N番目の昇圧電圧を発生する。N個の容量素子の内、少なくとも1つの容量素子(容量素子C0及びC1)は他の容量素子(容量素子C2及びC3)が形成された第1のチップ(半導体チップCHIP2)とは異なる第2のチップ(半導体チップCHIP1)に形成され、第1及び第2のチップは互いに積層されている。 (もっと読む)


【課題】待機電力の損失低減を図り、且つ高耐圧の電解コンデンサを用いずに、入力電圧に対応して駆動回路が整流回路の整流方式を適正に切り換えできるようにし、長寿命化および小型化が可能なスイッチング電源装置を提供する。
【解決手段】整流回路2を倍電圧整流方式で動作させるか否かを切換えるトライアック8と、トライアック8をオンまたはオフに駆動する駆動回路31とを備える。駆動回路31は、入力電圧Vinを整流する整流回路32と、この整流回路32からの整流出力を電源電圧として、トライアック8をオンまたはオフにするトリガ電流を生成するトリガ生成回路38とを備える。整流回路32からの整流出力をそのままトリガ生成回路38の電源電圧として取り入れ、トリガ生成回路38で生成したトリガ電流によりトライアック8を駆動させることができる。 (もっと読む)


【課題】高耐圧で低抵抗なダイオード及びスイッチを構成する電力用半導体装置を提供すること。
【解決手段】ソースが整流素子のアノードとなる第1のトランジスタと、第1のトランジスタより高耐圧で、ソースが第1のトランジスタのドレインに接続され、ゲートが第1のトランジスタのソースに接続され、ドレインが整流素子のカソードとなるディプレッション型の第2のトランジスタと、第1のトランジスタより高耐圧で、ドレインが第2のトランジスタと共通に接続されたディプレッション型の第3のトランジスタと、第1のトランジスタのソースの電圧と第3のトランジスタのソースの電圧とを比較し、第1のトランジスタのゲート電圧を制御する比較器と、を備える構成とする。 (もっと読む)


【課題】入力電力が変動する場合であってもRF−DC変換効率の向上を図ること。
【解決手段】複数のアンテナ11と、各アンテナ11に対応してそれぞれ設けられ、対応するアンテナ11によって受信された電磁波を直流電力に変換して出力する複数のレクテナ整流回路12と、複数のレクテナ整流回路12と負荷20との間に設けられ、複数のレクテナ整流回路12の出力側の直並列接続状態を切り替える接続切替回路13と、負荷20に流れる電流を計測する電流センサ14と、電流センサ14によって計測された計測電流に基づいて、RF−DC変換効率が最大となるようなレクテナ整流回路12の直並列接続状態を選択し、選択した直並列接続状態となるように接続切替回路13を制御する制御部15とを具備する受電装置1を提供する。 (もっと読む)


【課題】ブリッジダイオードの取り付け及び取り外しの作業が容易な整流平滑回路の実装構造を提供すること。
【解決手段】交流電圧を整流して整流電圧を出力する1又は複数のブリッジダイオードを含む整流回路と、該整流電圧を平滑する1又は複数の平滑コンデンサを含む平滑回路とを備える整流平滑回路の実装構造であって;一方の面に、該整流平滑回路のグランドラインの少なくとも一部であるグランドパターンが配線されたプリント基板と、該グランドパターン上に実装されるバスプレートとを備え;該ブリッジダイオードが、該プリント基板へ実装され、該バスプレートに対して平行になるように該バスプレートへネジ止めされている。 (もっと読む)


【課題】低損失かつ低コストである3レベル電力変換装置を提供する。
【解決手段】 直流の高電位を与える高電位端子と直流の低電位を与える低電位端子と該高電位と該低電位との中間の電位である中間電位を与える中間電位端子とを備えた直流三端子と、交流一端子との間に設けられ、複数のスイッチ素子と複数のダイオードとを有し、直流三端子が与える三電位を順次交流一端子に出現させて、直流三端子と交流一端子の間で電力を変換する電力変換回路において、複数のダイオードのうち、電力を変換する動作において、順方向電圧が印加され順方向電流が流れた後に逆方向電圧が印加されることにより逆回復動作を行うダイオードのみをワイドバンドギャップ半導体のダイオードとし、逆回復動作を行わないダイオードの少なくとも一つをワイドバンドギャップ半導体以外のダイオードとした。 (もっと読む)


【課題】交流電力を直流電力に変換する複数整流器ユニットを搭載する直流電源装置が非効率的な負荷率の運転である場合、整流器ユニットの台数を制御し、高電力変換効率で整流器ユニットを運転し、従来と比して電力損失低減が可能な直流電源装置を提供する。
【解決手段】本発明の直流電源装置は、直流電力を出力する出力端子に対し並列に接続された複数の整流器ユニットと、整流器ユニット毎に、整流器ユニットと交流電力源との間に設けられた配線用遮断器と、直流出力電力の電流値を測定し、測定した電流値を出力する電流センサと、電流値により整流器ユニット各々の交流から直流への変換する損失が最小となる整流器ユニットの稼働台数を求め、稼働台数の整流器ユニットから直流電力が出力されるよう制御する稼働台数制御部とを有し、稼働台数制御部が、稼働台数に対応するように、整流器ユニットに接続されている配線用遮断器の開閉制御行うことを特徴とする。 (もっと読む)


【課題】コストダウンと高効率化を図る。
【解決手段】6個のスイッチング素子(130)を有するインバータ回路(120)を備えている。スイッチング素子(130)は、ワイドバンドギャップ半導体を用いたユニポーラ素子であるSiC-MOSFETによって構成されている。インバータ回路(120)は、SiC-MOSFET(130)の寄生ダイオード(131)が還流ダイオードとして使用される。さらに、インバータ回路(120)では、SiC-MOSFET(130)の寄生ダイオード(131)に逆方向電流が流れる所定のタイミングでSiC-MOSFET(130)がオン状態となる同期整流が行われる。 (もっと読む)


【課題】発電機で発電された電力を負荷に供給する電力供給装置を小型化すること。
【解決手段】電力供給装置1は、発電機2で発電された交流電力を直流電力に変換する整流部11と、発電機2と負荷3とを断続するスイッチ素子Qと、スイッチ素子Qを制御する制御部12と、を備える。制御部12は、発電機2から出力された交流電圧が整流部11により整流されたものの電圧と、スイッチ素子Qのデューティ比と、に応じてスイッチ素子Qのデューティ比を設定し、設定したデューティ比で制御信号をスイッチ素子Qのゲートに供給する。 (もっと読む)


【課題】第1の電源を第2の電源に変換し、第2の電源を1つの負荷回路に供給する電源変換装置において、現在の負荷容量に対応して電源変換装置の消費電力を低減する。
【解決手段】電源変換装置10は、それぞれが第1の電源を第2の電源に変換可能であり、入力が第1の電源回路に出力が第2の電源回路に、それぞれ共通に接続された複数の電源変換部21〜25と、複数の電源変換部のそれぞれに対応して配設され、対応する電源変換部の前記第1の電源をオン・オフする複数のスイッチ回路11〜15と、複数の電源変換部21〜25の出力電流の和を検出する電流測定部33と、電流測定部33の検出電流に対応して各スイッチ回路のオン・オフを個別に制御する制御部32とを備える。 (もっと読む)


【課題】 トランスや、耐圧仕様のキャパシタや整流器等の特別な部材を要さず軽量且つ小型で、安全且つ容易に高密度の磁束を発生させることができ、短時間で磁気記録データを消去できる磁気記録データ消去装置を提供すること。
【解決手段】 磁気記憶装置を挿入する挿入部と、挿入部を囲むコイルと、コイルに電流を供給するために充電され電荷を蓄積するキャパシタと、キャパシタを充電する充電回路を備え、電荷が蓄積されたキャパシタからコイルに電流を供給することで挿入部に磁界を発生させて、磁気記憶装置の記録データを消去する磁気記録データ消去装置であって、キャパシタの充電回路には、コッククロフト・ウォルトン回路が利用されていることを特徴とする磁気記録データ消去装置とする。 (もっと読む)


【課題】 特別なコードを準備することなく電力消費を抑制し得るACアダプタ装置の提供。
【解決手段】 一次出力側接続線から供給される交流電流を直流電流に変換して二次出力側接続線を介して電気機器に供給するACアダプタの、二次出力側接続線の途中部分に、電気機器へ供給する直流電流を遮断するためのスイッチを設け、二次出力側接続線の途中部分が巻回されるフェライトコアの外装体に、スイッチの操作片を設け、外装体を、フェライトコアを外装する円筒状部と、円筒状部の外周から径方向外方へ膨出する膨出部とから構成し、二次出力側接続線の途中部分を膨出部に引込んで、膨出部に内装したスイッチを介して二分した構成の消費電力抑制装置。 (もっと読む)


短いパルスでLEDに電力を提供するパルス生成回路を使用することによってエネルギ消費が低減され、且つその回路がLEDに匹敵する耐用期間を有するエネルギ効率の高い照光機器が提供される。この照光機器は、受動回路部品のみを用いており、且つパルス化され、順方向にDCバイアスされた所望の出力波形を生成する目的で使用されるパルス生成回路を有する。パルス生成器回路は、交流電力を入力として受取り、電力波形を変え、50〜60Hzの入力信号の各サイクル時に非常に短い時間(0.2〜15ミリ秒)に亘ってLEDに電力を供給する。パルス化された発光というパラダイムは、人間によって安定的かつ連続的であると認識されると共に、電力がほんのわずかな電力サイクルで使用されるため、エネルギを大幅に節約するアンビエント照明を提供する。 (もっと読む)


本発明の態様は、電力制御システムで使用する理想ダイオードを模倣するシステム及びその方法が提供される。1つの実施形態において、本発明は、理想ダイオードを模倣する回路であって、ソース、ドレイン、ゲート、及びボディーダイオードを含む少なくとも1つの電界効果トランジスタと、入力と、ドレインに結合される出力と、入力及びソースの間に結合される電流センサ並びにゲートに結合される制御回路出力を含む制御回路とを含み、制御回路は、ソースに流れる電流が所定のしきい値よりも大きいか否かに基づいて少なくとも1つの電界効果トランジスタを活性化するように構成され、ボディーダイオードは、ソースに結合されるアノード、及びドレインに結合されるカソードを具備する回路に関する。 (もっと読む)


【課題】整流回路や負荷などにおいて発生し、系統に流出する高調波電流を抑制する回路を実現する。
【解決手段】第1リアクトル、第2リアクトル、第3リアクトルのそれぞれの一端は、三相交流のそれぞれの相電圧に接続されるべく構成され、第1リアクトル、第2リアクトル、第3リアクトルのそれぞれの他端は、それぞれ、第1容量素子、第2容量素子、第3容量素子の一端に接続され、第1容量素子、第2容量素子、第3容量素子のそれぞれの他端は接続され、第1リアクトル、第2リアクトル、第3リアクトルのそれぞれのタップは負荷に接続されるべく構成される。 (もっと読む)


【課題】直流正極側ブス、直流負極側ブスを同一形状にできる半導体電力変換装置を得る。
【解決手段】順変換回路1を構成するユニット11〜13に備えている直流正極端子P及び直流負極端子Nの配置と、逆変換回路2を構成するユニット21〜23に備えている直流正極端子P及び直流負極端子Nの配置は、点対称となるように、互いに所定の間隔を存して同一平面上に配置し、直流正極側ブス6は矩形状のコンデンサ端子接続面部61と、61の周縁の対向する位置に61より外側に延出すると共に11〜13、21〜23の直流正極端子Pと接続する矩形状の正極端子接続部62を有する導板と、直流負極側ブス7は矩形状のコンデンサ端子接続面部71と、71の周縁の対向する位置に71より外側に延出すると共に11〜13、21〜23の直流負極端子Nと接続する矩形状の負極端子接続部72を有する導板からなるもの。 (もっと読む)


【課題】 同期整流方式の全波整流回路において、同期整流素子のオン/オフのタイミングを高精度に制御し、全波整流回路の損失や発熱の低減、エネルギー効率の改善を図る。
【解決手段】 整流制御装置は、同期整流素子のオン/オフのタイミングを制御するためのタイミング制御回路200を含み、タイミング制御回路200は、第1のスイッチ回路SW1と、サンプリングコンデンサCXと、電圧反転回路としてのインバータINV10と、インバータINV10の入力ノードと出力ノードとの間に設けられる第2のスイッチSW2と、有する。例えば、インバータの閾値電圧と整流電圧Voutとの電位差をサンプリングコンデンサCXによってサンプリングした後、整流電圧Voutを交流電圧VC1に切り換え、整流電圧Voutと交流電圧VC1の大小を、インバータの閾値電圧を基準として、高速かつ高精度に検出する。 (もっと読む)


21 - 40 / 58