説明

Fターム[5J024DA01]の内容

フィルタ、等化器 (7,537) | 構造 (2,588) | コンデンサを有するもの (811)

Fターム[5J024DA01]の下位に属するFターム

Fターム[5J024DA01]に分類される特許

161 - 180 / 356


【課題】 所定インダクタンス値の回路部分における発熱量を少なくし、また、インダクタンス値の調整を容易にした高周波回路を提供する。
【解決手段】 高周波回路の所定インダクタンス値の回路部分を、複数のインダクタL2aとL2b、L4aとL4b、L6aとL6bを並列接続し、且つ、これらインダクタを回路基板3の表裏に分けて配置した構成とした。具体的には、インダクタL2a、L2b、L4a、L4b、L6a、L6bは、それぞれトロイダル状コア4a、4b、5a、5b、6a、6bに線材7a、7b、8a、8b、9a、9bを所定数巻装することで構成され、対となる、インダクタL2aとL2b、L4aとL4b、L6aとL6bは互いに並列接続され、且つ、基板3の表裏面に振り分けて配置されている。 (もっと読む)


【課題】帯域幅を大きく変更可能にする。
【解決手段】誘電体基板(5)上に設けられた、共振周波数における1波長もしくはその整数倍である周長の環状導体線路(2)と、2つ以上の回路開閉器(3,3)とを備えて、各回路開閉器(3,3)は、その一端(31)が環状導体線路(2)に電気的に接続され、その他端(32)が誘電体基板(5)上に形成された接地導体(4)に電気的に接続され、接地導体(4)と環状導体線路(2)との電気的接続/非接続を切り替え可能であり、各回路開閉器(3,3)の一端(31)が環状導体線路(2)に接続する部位は、それぞれ異なるものとした可変共振器とする。 (もっと読む)


【課題】放射EMIを減少させることが可能な印刷回路基板を提供する。
【解決手段】上部層および下部層のうち一層の面に配置され,クロック信号の出力を行なうクロックピン300aおよび第1接地ピン300bを備える集積回路300と,クロック信号の高周波成分を取除くために抵抗320および1つのコンデンサ330を含んでいるRCフィルタ310と,を含み,コンデンサ330の一端は配線によって抵抗320と接続され,コンデンサ330の他端の第2接地ピン330aは第1接地ピン300bに向かうように配され,コンデンサ330は配線と第1接地ピン300bとの間に配され,第2接地ピン330aから第1接地ピン300bに繋がる直線電流リターン経路の間のグラウンドフィルには配線が形成されず,上部層および下部層のうち,コンデンサ330が集積回路300と同じ層に配置および配線される印刷回路基板が提供される。 (もっと読む)


【課題】フィルタ部品に減衰極を追加して、減衰性能を向上させたものであるとともに、その際に回路全体のサイズを最小化しつつ、減衰極の位置の調整も可能であるフィルタ装置を提供する。
【解決手段】入力端子、出力端子、およびグランド端子の各端子を有した3端子フィルタ等であるフィルタ部品と、前記グランド端子に接続されているグランドと、を備えたフィルタ装置であって、前記グランド端子と前記グランドは、所定のインダクタンスを有するインダクタンス要素と;所定のキャパシタンスを有するキャパシタンス要素と;が互いに並列に接続された回路を介して、互いに接続されている構成のフィルタ装置とする。 (もっと読む)


【課題】オールパスフィルタと差動増幅器とを備えるアナログ回路に関し、該アナログ回路の消費電流を抑制する。
【解決手段】カットオフ周波数が同一のローパスフィルタとハイパスフィルタとを有するオールパスフィルタと、前記ローパスフィルタにより生成された電流と前記ハイパスフィルタにより生成された電流とが入力される差動増幅器と、を備えることを特徴とするアナログ回路。 (もっと読む)


【課題】ローパスフィルタにおける振幅損失を少なくする。
【解決手段】(I)に示す入力端子TIには、受信信号(電圧信号)が入力される。入力端子TIは、エミッタ接地されたトランジスタQ1のベース端子に接続されている。従って、ベース端子に入力される電圧信号に応じた電流信号がトランジスタQ1のコレクタ端子に発生する。電流信号に変換された受信信号は、インダクタL1,L2とキャパシタC1,C2,C3によって形成されるローパスフィルタ回路において高調波成分を除去されてから、抵抗R2によって電圧信号に変換される。このように、ローパスフィルタ回路の入力から出力までは受信信号が電流信号として伝送されるため、トランジスタQ1の出力端子にインピーダンスマッチング用の抵抗を挿入する必要が無くなり、通過帯域における信号の振幅ロスが発生しない。 (もっと読む)


【課題】ディフェレンシャルモード信号を入力信号として受信する構成で、コモンモード除去性能を改善した集積回路装置を提供する。
【解決手段】受信用チップ212は集積回路であり、入力信号は集積回路に対する入力端子として作用する2個のボンドパッドに印加され、該ボンドパッドはオンチップ変圧器X4を構成する2個のオンチップインダクタを介して終端抵抗RTへ結合されており、該終端抵抗は共通の接地基準電圧GND2に対応する共通ノードを共用している。これら2個のオンチップインダクタは変圧器形態に配置されており、印加される入力信号に対する相互インダクタンスは負であり、該オンチップ変圧器は、実効的にコモンモード信号をオンチップ終端抵抗に対して短絡させ且つオンチップ終端抵抗からのディフェレンシャルモード信号を実効的にブロックする構成とする。 (もっと読む)


他の電子部品と組み合わされた複数の対称2重層キャパシタを用いることで、電子機器の1の段から他の段に、外部世界からそのような段に、又は、そのような段から外部世界に、低周波信号を結合させるための回路構成の方法及びクラス。キャパシタはエネルギーの貯蔵ではなく、直流電流を阻止しつつ信号の伝送に用いられる。より在来的なキャパシタの代わりに2重層キャパシタを用いることで、非常に少ない歪みをもって非常に広い範囲の信号の伝送が可能になる。この技術は、在来的な部品が使用されたときに起こり得る許容できないレベルの歪みが生じうるところ、単一の部品の故障の場合の安全のために冗長デバイスが必要とされる生体電子刺激を含む医療装置での使用に特に適合する。
(もっと読む)


同調型RFフィルタは、入力部および出力部を有する信号伝送路と、入力部と出力部との間に信号伝送路に沿って配置された複数の共振器素子と、共振器素子を互いに接続して、共振器素子のそれぞれの周波数に対応する複数の伝送零点を有する阻止帯域と、伝送零点間に少なくとも1のサブバンドとを形成する一組の非共振器素子とを備える。一組の非共振器素子は、共振器素子と並列にそれぞれ接続された複数の第1非共振器素子と、共振器素子と直列にそれぞれ接続された複数の第2非共振器素子とを含む。複数の第1非共振器素子は、複数の第2非共振器素子を何れも変化させることなく、少なくとも1のサブバンドの1つに通過帯域を形成するために、阻止帯域内に少なくとも1の反射零点を選択的に導入する少なくとも1の可変非共振器素子を備える。 (もっと読む)


【課題】コモンモード電流から発生するコモンモードノイズを最小限に低減するコモンモードノイズ低減回路の提供。
【解決手段】 一次・二次間を絶縁する一次巻線Np及び二次巻線Nsを備えたコモンモードノイズ低減回路において、前記一次巻線と並列に可変抵抗RVを備えてあるとともに、二次巻線にセンタータップ1を備え、このセンタータップと前記可変抵抗との間に、抵抗RbとコンデンサCbとの直列回路2を接続し、前記可変抵抗の抵抗値を変更して、前記一次巻線と前記二次巻線との間に発生する等価容量のバランスを調整可能に構成してあることを特徴とするコモンモードノイズ低減回路。 (もっと読む)


【課題】MEMSを用いて形成される片持ち梁構造スイッチを含み高周波信号を低損失で処理するハイパスフィルタ内蔵スイッチを提供する。
【解決手段】ハイパスフィルタ内蔵スイッチは、片持ち梁の自由端に設けられる可動電極と上記可動電極に対向する固定電極とを上記片持ち梁を変形することにより開閉する2つの片持ち梁構造スイッチを備えるハイパスフィルタ内蔵スイッチであって、上記片持ち梁構造スイッチは、片持ち梁の支持端がGNDと並列インダクタを介して接続され、一方の片持ち梁構造スイッチの固定電極が設けられた高周波線路に接続される第1の入出力端子と、他方の片持ち梁構造スイッチの固定電極が設けられた高周波線路に接続される第2の入出力端子と、一方の片持ち梁構造スイッチの片持ち梁の支持端と他方の片持ち梁構造スイッチの片持ち梁の支持端とを接続する直列キャパシタと、を備える。 (もっと読む)


【課題】複同調回路を有するFMチューナにおいて、同調コイルをスプリングコイルで構成するとFMチューナの小型化が難しい。
【解決手段】複同調回路の2つのLC回路に用いられるコイルL1,L2を、単体のボビンコイル108で構成する。当該ボビンコイル108のボビン120には、間隔Gで隔てられた巻溝124,126が設けられる。これら巻溝124,126それぞれに導線を巻き付けてコイルL1,L2を形成する。間隔Gは、L1とL2とが互いに疎結合となるように設定される。 (もっと読む)


【課題】広い周波数帯に渡って、挿入損失特性が良好で電流許容量の大きなバイアス回路を具えた高周波回路基板を提供する。
【解決手段】絶縁体で構成される基板11と、前記基板11上の主面上又は前記基板11内の少なくとも一方に形成された、高周波の電気信号を伝送するための金属導体部12と、前記基板11の裏面上及び前記基板11内の少なくとも一方に形成された電源層13と、前記金属導体部12内を伝送する前記電気信号に対して直流のバイアス電圧を重畳するためのバイアス回路14とを具備し、前記基板11は前記バイアス回路14のインピーダンスを調整するためのインピーダンス調整機構を有するようにして高周波回路基板10を構成する。 (もっと読む)


【課題】高域受信時に同調回路の容量値とインダクタンス値の比率が変化して周波数選択性が悪化するのを防止すること。
【解決手段】一次側同調回路10と二次側同調回路20をM結合させるテレビジョンチューナの複同調回路において、一次側及び二次側同調回路10,20の各コイル12,22の所定位置とグラウンドとの間に調整用コンデンサ13,23をそれぞれ接続し、一次側及び二次側バラクタダイオード11,21の容量変化に対する当該各同調回路10,20の容量値とインダクタンス値の比率変化を抑制する。 (もっと読む)


【課題】メタルな伝送線路を通しての高帯域伝送を可能にした信号伝送回路を提供する。
【解決手段】送信信号は、ドライバ11からシングルエンド伝送線路30を介してレシーバ30へ出力される。ドライバ11の出力端子とシングルエンド伝送線路30との間には、キャパシタ12及び第1の抵抗13とからなる並列回路が接続され、キャパシタ12と第1の抵抗13の出力側接続点14とグランド15との間には、インダクタ16及び第2の抵抗17とからなる直列回路が接続されている。並列回路及び直列回路は、パッシブイコライザ1を構成している。 (もっと読む)


【課題】プリントコイルと狭偏差コンデンサの組み合わせで構成しながらも、プリントコイルのインダクタンスを調整可能とし、狭偏差コンデンサ側での調整を無くして、中心周波数の補正、バンドの切替、特性の切替等が可能となったフィルタを提供する。
【解決手段】帯域制限フィルタ5Aを、第1のコイルL1と第1のコンデンサC1の並列回路で構成するとき、第1のコイルL1を、主プリントコイルL11と、副プリントコイルL12,L13と、スイッチSW1〜SW5で構成し、第1のコンデンサC1を狭偏差コンデンサで構成する。 (もっと読む)


【課題】 従来のインレット型ノイズフィルタの機能を有し、かつPLC用の通信回路と直接に接続可能にパッケージ化されたインレット型ノイズフィルタを提供すること。
【解決手段】 箱状の筐体1と、筐体1の一面に設置されたAC電源入力側端子2と、筐体1内に設置されAC電源入力側端子2に接続された電力線搬送信号を通過するカップリング回路3および電源ノイズフィルタ回路4と、筐体1の他の面に設置したカップリング回路3の出力端子5および電源ノイズフィルタ回路4の出力端子6とを有している。また、カップリング回路3は高域通過フィルタとAC電源ラインとの絶縁分離を行うモデムトランス7からなり、その高域通過フィルタはコンデンサ素子8からなっている。 (もっと読む)


【課題】 特性の制御が容易な可変容量コンデンサ及びフィルタ回路を提供すること。
【解決手段】 第1信号端子と第2信号端子との間で直列に接続された複数の可変容量素子からなる可変容量素子群と、可変容量素子間及び可変容量素子群の両側に接続されたバイアスラインと、バイアスラインの少なくとも1つが接続された第1バイアス端子と、このバイアスラインとは異なるバイアスラインの少なくとも1つが接続された第2バイアス端子とを含み、可変容量素子群の両側に接続された2つのバイアスラインは、それぞれが第1バイアス端子又は第2バイアス端子のいずれかに接続され、複数の可変容量素子間のバイアスラインのうちの少なくとも1つは、第1バイアス端子または第2バイアス端子のいずれかに対して接続するかしないかを選択可能に構成されている、可変容量コンデンサである。 (もっと読む)


【課題】可変容量ダイオード2への印加逆制御電圧変化対その容量変化の関係を線形にする補正手段に負性インピーダンス変換回路3を用い、容量変化範囲を狭くせず、複雑な補正手段を用いずに済む可変容量回路を提供する。
【解決手段】非接地側入力端子1aと接地側入力端子1b間に接続され、可制御電圧形成装置6の可変制御電圧が供給される可変容量ダイオード2と、入力端と出力端と接地端を有し、入力端が記非接地側入力端子1aに、出力端が容量素子5を介して接地側入力端子1bに接続された負性インピーダンス変換回路3を備え、容量素子5の容量を非接地側入力端子1aと接地側入力端子1b間に形成される分布容量に略等しい値に選び、可制御電圧形成装置6の調整によって可変制御電圧を線形変化させるに伴い可変容量ダイオード2の容量を対数的に変化させるように形成した。 (もっと読む)


【課題】 分波回路を構成する個々のフィルタに要求されるフィルタ特性が緩和された、単純で効率的な構成を有する分波回路を提供する。
【解決手段】 アンテナ端子4と第2端子2との間に接続された、第2周波数帯域f2の信号を通過させる帯域通過フィルタ10と、アンテナ端子4に一方端が接続された、第2周波数帯域f2の信号を減衰させる帯域阻止フィルタ20と、帯域阻止フィルタ20の他方端と第1端子1との間に接続された、第1周波数帯域f1の信号を通過させる低域通過フィルタ30と、帯域阻止フィルタ20の他方端と第3端子3との間に接続された、第3周波数帯域f3の信号を通過させる高域通過フィルタ40とを具備する分波回路である。帯域阻止フィルタ20が第2周波数帯域f2の信号を減衰させるので、低域通過フィルタ30および高域通過フィルタ40に要求されるフィルタ特性が緩和された、単純で効率的な構成を有する分波回路である。 (もっと読む)


161 - 180 / 356