説明

Fターム[5E336BB03]の内容

プリント板への電気部品等の実装構造 (16,219) | プリント板の種類 (1,572) | 多層プリント板 (287)

Fターム[5E336BB03]に分類される特許

61 - 80 / 287


【課題】はんだ付け面としての四角形の裏面電極を有する半導体チップを、はんだを介してリードフレームのはんだ付け面に接合してなる電子装置において、電子部品のはんだ付け面の角部にてフィレットを適切に形成して、十分な接合強度を確保できるようにすることを目的とする。
【解決手段】リードフレーム20のはんだ付け面21のうち半導体チップ10の裏面電極11が投影された四角形の領域である部品投影領域22の一部に、リードフレーム20のはんだ付け面21よりもはんだ30に対する濡れ性に優れたAgやAu等の貴金属よりなる貴金属層23が設けられており、さらに、貴金属層23は、部品投影領域22の外周端部に位置する辺のうち4個の角部22aを除く部位であって且つ当該辺の中央部よりも角部22a寄りの部位に隣接して部品投影領域22の内周側の所定領域に配置されている。 (もっと読む)


【課題】パワーデバイス2が小型化、集積化等をしても十分な放熱性能を発揮し得る回路基板10を提供すること。
【解決手段】パワーデバイス2が実装された回路基板10であって、パワーデバイス2に接続された配線3の近傍に基板の表裏面を貫通する通気開口部4A〜4Dを形成した。 (もっと読む)


【課題】放熱装置との密着性を高めて放熱性を良くするために圧力を加えると、半導体パッケージの接続端子にクラックが発生する恐れがあり、これを防止するために樹脂で接続端子を補強すると、ボイドの発生が原因で端子間ショートを招く恐れがあった。
【解決手段】本発明の半導体モジュール1は、ジュール基板2と、モジュール基板2に搭載された複数の半導体パッケージ3とを備える。半導体パッケージ3は、突状に形成された複数の接続端子8をパッケージ底面に有するとともに、それらの接続端子8を介してモジュール基板2のパッケージ搭載領域4に搭載されている。モジュール基板2は、複数の接続端子8の端子間に位置する状態でパッケージ搭載領域4に格子状、線状又は点状に形成された突起部6を有するとともに、突起部6の先端がパッケージ底面に接触する状態で配置されている。 (もっと読む)


【課題】高い強度を維持しながら熱応力等の応力に起因した性能劣化を抑制することのできる配線板及びその製造方法を提供する。
【解決手段】配線板が、導体パターン110と、電極(端子電極210)を有する電子部品と、基板と、を備える。ここで、電子部品は、基板の内部に配置される。また、電子部品の電極は、導体パターン110にバイアホール201aを介して接続される。さらに、この電子部品の電極の厚みは、導体パターン110の厚みよりも薄い。より好ましくは、電子部品の電極の厚みは、導体パターン110の厚みの1/2以下である。 (もっと読む)


【課題】配線基板や半導体装置の破損を抑制する配線基板、配線基板の製造方法及び半導体装置を提供する。
【解決手段】配線基板5は、少なくとも1以上の層を含有する基板と、実装する半導体装置に設けられたバンプを介して半導体装置と電気的に接続するための実装パッド1と、を有する。実装パッド1は、基板上であって実装する半導体装置に設けられたバンプと対向する領域に設けられ、バンプとの接続部分である接続部2と、基板との接面に形成される配線パターンを含む配線部4と、接続部と配線部とを電気的に接続する導電ポスト部と、接続部2と配線部4と導電ポスト部以外の領域を形成する樹脂部3と、を含有する。樹脂部3は、接続部2よりも弾性率が低い樹脂により形成されている。 (もっと読む)


【課題】小型化しても信号ライン間のアイソレーションの劣化を抑制でき、通信性能を改善できるデュプレクサモジュールの提供を図る。
【解決手段】デュプレクサモジュール1は、送信フィルタTxと受信フィルタRxと多層基板2とを備える。多層基板2は、送信フィルタTxを搭載するフィルタ搭載端子8および受信フィルタRxを搭載する受信フィルタ搭載端子7が形成されている。フィルタ搭載端子8は、送信フィルタTxへの信号入力用の表面電極TXinと送信フィルタTxからの信号出力用の表面電極TXoutとを備える。フィルタ搭載端子7は、受信フィルタRxへの信号入力用の表面電極RXinと受信フィルタRxからの信号出力用の表面電極RXoutとを備える。フィルタ搭載端子7とフィルタ搭載端子8とは、信号入力用の表面電極と信号出力用の表面電極とが並ぶ主方向が相違する。 (もっと読む)


【課題】ノイズを抑制するためのコンデンサを電子素子の近くに配置でき、ノイズを効果的に抑制することができる並列伝送モジュールを提供する。
【解決手段】光モジュール30は、モジュール基板33として多層基板を用い、この基板に設けた孔91内にノイズ除去用のコンデンサ35を配置し、このコンデンサを第2の導体層m2に形成した電源ライン73とグランドライン82との間に接続している。電源ラインやグランドラインなどを複数の導体層に分けることができ、最上層の導体層m1においてコンデンサ35を配置するスペースが確保され、コンデンサ35をドライバICの近くに配置することができ、ノイズを抑制することがきる。また、電源ラインの面積およびグランドライン全体の面積を大きくすることができるので、各ライン上での電位変動を小さくすることができる。 (もっと読む)


【課題】部品端子間寸法が異なる部品が挿入実装されるとともに場所により厚さを変えなくても良い部品内蔵プリント基板を提供する。
【解決手段】部品内蔵プリント基板は、貫通穴および表面に配線を有する基板材、上記貫通穴に挿入されるとともに一対の端子を有する部品、および上記端子と基板表面の配線とを接続するとともに金属ペーストを硬化する接続部材を備える。また、別の部品内蔵プリント基板は、貫通穴および上記貫通穴の周りを取り囲むように設けられる配線を有する基板材、上記貫通穴に挿入されるとともに一対の端子を有する部品、および上記端子と上記貫通穴の周りの配線とを接続するとともに金属ペーストを硬化した接続部材を備える。 (もっと読む)


【課題】 半導体素子および電子部品を良好に実装することが可能な配線基板を提供すること。
【解決手段】、絶縁基体1の搭載部1Aに格子状の並びに配設されており、上面に半導体集積回路素子E1の電極が導電バンプB1を介して接続される半導体素子接続パッド2Aと、絶縁基体1の上面における搭載部1Aの外側に配設された電子部品接続パッド2Bと、半導体素子接続パッド2Aから搭載部1Aの外側にかけて延在するめっき層から成る帯状配線導体2Cと、絶縁基体1上に半導体素子接続パッド2Aの上面の全面および搭載部1Aにおける帯状配線導体2Cの上面の全面を露出させるとともに半導体素子接続パッド2Aの側面および帯状配線導体2Cの側面を覆うように被着されたソルダーレジスト層3aとを具備する。 (もっと読む)


【課題】 電子部品を配線基板に実装する際に、位置合わせが容易で、接続不良の発生を確実に防止できる配線基板及びその製造方法を提供する。
【解決手段】配線基板1は、電子部品3に形成された金属バンプ4と、配線パターンを備える配線基板2に形成され金属バンプ4が嵌合された凹部5と、凹部5の内側面を被覆して形成されると共に金属バンプ4と配線パターンとを接続する金属メッキ層6とを備える。配線基板1を製造するには、電子部品3に金属バンプ4を形成し、配線パターンを備える配線基板2に凹部5を形成する。次に、凹部5の内側面を被覆する金属メッキ層6を形成し、金属メッキ層6と配線パターンとを接続する。そして、電子部品3を配線基板2に重ね合わせ押圧して、金属バンプ4を凹部5に嵌合させ、電子部品3を配線パターンに接続する。 (もっと読む)


【課題】 リフロー時の表面実装部品の移動を方向づけて、リフロー後の表面実装部品の実装位置を制御することができる電子部品用基板およびそれを用いた電子部品ならびにそれらの製造方法を提供する。
【解決手段】 基材層2と、基材層2の少なくとも一方主面に形成された複数の外部導体6と、を有する電子部品用基板11と、はんだ8を介して外部導体6に電気的に接続された表面実装部品10a〜10cと、を備える電子部品1において、少なくとも一部の外部導体6は、その表面が基材層2の主面3に対して傾斜している傾斜外部導体16である。 (もっと読む)


【課題】磁界ノイズを低減する電子回路装置の提供。
【解決手段】電気回路20を有する回路基板10を備える電子回路装置100において、回路基板10に実装されることにより電気回路20と接続される周回状の内部電極32を有するインダクタ30と、回路基板10に実装されることにより電気回路20と接続され周回状の内部電極52を有するインダクタ50であって、インダクタ30と相対する位置に、極性が同一の磁極が近接するよう配置されるインダクタ50と、を備える電子回路装置とする。 (もっと読む)


【課題】 無鉛ハンダによる部品実装において長期に渡りフィレットのクラック等の発生を抑制し、信頼性の高い電子部品実装基板を製造すること
【解決手段】 表面に金属電極部10aを有するプリント配線基板10と、そのプリント配線基板上にハンダ付けにより接合される電子部品13と、を備える。プリント配線基板の、電子部品に対向する表面及びまたは内面に、電子部品を主に構成する部材であるセラミックからなるひずみ抑制体20(セラミックシート)を設ける。すると、電子部品近傍における、温度変化に伴う電子部品とプリント配線基板の伸縮の差が小さくなり、ハンダのフィレット11に加わるストレスが小さくなり、長寿命化する。 (もっと読む)


【課題】 バスバーの端部を回路基板の被接合部位に強固に、かつウィスカが生じないように半田付けする。
【解決手段】 回路基板1上に間隔をおいて配設されるバスバー3の端部に、回路基板1の被接合部位2に対して面接触しうる接合部32が折り曲げにより形成され、その折り曲げ個所Aに、接合部32とそれよりも基端側の部分(脚部31)との間の曲がり角度を一定の角度に保持する補強部33が一体に形成されており、接合部32が被接合部位2に面接触した状態で半田付けされる。接合部32の先端縁は、角の無い形状とすることが望ましい。 (もっと読む)


【課題】放射ノイズの発生を抑えつつ、平坦性を保つことができるプリント基板、および、このようなプリント基板を備えた電子機器を提供する。
【解決手段】絶縁層と、配線パターンが形成された配線層とが交互に積層されると共に、上記いずれかの配線層の配線パターンとコネクタとの間の配線上にノイズ低減素子を配置する領域を有するプリント基板であって、上記プリント基板表面側から見て、上記コネクタから上記ノイズ低減素子間の配線と重なる領域を有する上記配線パターンが、該領域を有さない上記配線パターンと重なる領域を有しない。 (もっと読む)


【課題】本発明は、GNDプレーンの共振周波数を高周波にシフトさせることにより、GNDプレーンのEMIが抑制されたプリント配線板、このプリント配線板を備えた情報処理装置、及び、プリント配線板のEMI抑制方法を提供する。
【解決手段】信号層、グラウンド層、及び電源層が積層されることにより形成されたプリント配線板10であって、グラウンド層の基板における共振点の位置に、誘電体部品18が、プリント配線板10が筐体5に収納される際に、この筐体5に対して接触可能なように設けられた。 (もっと読む)


【課題】一対のランド部間を接続する際に、信号の反射の発生を抑制することが可能なジャンパーチップ部品を提供すること。
【解決手段】ジャンパーチップ部品1は、間隔を有して配置された少なくとも一対のランド部間を接続するジャンパーチップ部品であって、平らな第2の主面12を有している素体10と、素体10の第2の主面12上に配置された外部導体20と、を備えている。外部導体20は、対応するランド部にそれぞれ接続される一対の第1の部分21と一対の第1の部分21の間を連結するように伸びる第2の部分22とからなると共に短冊状を呈している。 (もっと読む)


【課題】 電子部品を回路基板の側面に実装する場合、これをコストアップ無しに実現する。
【解決手段】 基板の半田面、非半田面を挟むようにラジアル部品を取り付け、半田面のリードは短く、非半田面のリードは長くし、部品から近い順に短いリードの半田パッド、長いリードを貫通させる長穴などの大きめの穴、長いリードの半田パットを直線上に並べ配置することにより固定部材や治工具無く部品をライトアングルに固定することを可能とする。 (もっと読む)


【課題】 チップコイルから成る電子部品の周囲の他の電子部品に誘導電流等を生じさせて悪影響を与えることを抑制して、電子部品の周囲に密集させて他の電子部品を実装することができ、また、コイルパターンによって発生した交流磁界による磁束が結果的に信号伝送線路にノイズとして重畳されることを抑制すること。
【解決手段】 電子部品の実装構造は、絶縁基板の内部に信号伝送線路が形成されている回路基板2の主面上にチップコイルから成る電子部品1が実装されており、電子部品1は、コイルパターン5が回路基板2の主面に沿った面上に形成されており、回路基板2は、信号伝送線路がコイルパターン5の下方に位置しないように形成されている。 (もっと読む)


【課題】製品単価を節減することができる電子部品組込み型印刷回路基板及びその製造方法を提供すること。
【解決手段】コア層となる絶縁層110と、絶縁層110の上部に、その一部が突出するように埋設された電子部品120と、電子部品120の突出表面を含めて絶縁層110上に設けられた金属シード層130と、金属シード層130上に設けられたメッキ層140と、絶縁層110に設けられたビアホール113を介して電子部品120のパッドと電気的に接続される回路パターン114と、絶縁層110上に設けられ、回路パターン114と電気的に接続されたビアホール151上にソルダーボール160が付着されるソルダーレジスト層150と、を含んだ印刷回路基板を提供する。 (もっと読む)


61 - 80 / 287