説明

Fターム[5F033VV10]の内容

半導体集積回路装置の内部配線 (234,551) | 配線の用途 (10,506) | 受動素子 (1,084) | 容量 (664)

Fターム[5F033VV10]に分類される特許

61 - 80 / 664


【課題】ロジック回路のコンタクト抵抗の増加を抑制しつつ、メモリ回路のキャパシタ容量を最大限に高めることが実現される半導体装置の構造およびその製造方法を提供する。
【解決手段】半導体装置においては、ロジック回路を構成する配線を有する配線層の層数をMとし、メモリ回路を構成する配線を有する配線層の層数をNとしたとき(MおよびNは自然数であって、M>N)、(M−N)層あるいは(M−N+1)層の配線層にわたって、容量素子150が設けられている。 (もっと読む)


【課題】MIM容量素子形成時に生じる異常放電による容量絶縁膜の絶縁破壊を抑えることができて、高容量密度のMIM容量素子を得る。
【解決手段】半導体基板2上に、下部電極4−容量絶縁膜5−上部電極6からなるMIM容量素子1を有する半導体装置であって、上部電極4を構成する上部電極用金属膜は容量絶縁膜5との界面が、有機金属気相成長法(MOCVD)によりプラズマを用いないで堆積したアモルファス状のTiN膜などの金属窒化膜で構成されている。 (もっと読む)


【課題】接着層の厚さを増加させることなく、銅の下部層との接着性が向上し、銅が下部層に拡散することを防止することができる薄膜形成方法、表示板用金属配線、及びこれを含む薄膜トランジスタ表示板とその製造方法を提供する。
【解決手段】本発明の薄膜形成方法は、基板上にスパッタリング方法により薄膜を形成する方法であって、薄膜は、電力密度が1.5〜3W/cm、非活性気体の圧力が0.2〜0.3Paで形成する。薄膜は、非晶質構造を有することができ、チタニウム、タンタル、又はモリブデンのうちのいずれか一つで形成することができる。 (もっと読む)


【課題】開孔径が均一で開孔径の制御が容易な、微細化に適した開孔パターンを有するマスクを製造する。
【解決手段】第1及び第2のマスク層内に開孔を設ける。この後、第1のマスク層内の開孔の径よりも第2のマスク層内の開孔の径を、Xの量だけ大きくする。この後、第2のマスク層内の開孔内にマスク材料を形成することによって第2のマスク層内の開孔内に、Xの径の空洞部を形成する。この空洞部を開孔として有する第2のマスク層及びマスク材料を、マスクとして形成する。 (もっと読む)


【課題】MIM構造の容量素子を有する半導体装置において、容量素子の信頼性を向上させることのできる技術を提供する。
【解決手段】下部電極DEと、容量絶縁膜CELと、上部電極UEとからなる容量素子において、下部電極DEを、半導体基板1の主面上の絶縁膜に形成された電極溝17aの内部に埋め込まれた金属膜によって構成し、上部電極UEを、TiN膜(下層金属膜)22と、TiN膜(下層金属膜)22上に形成されたTi膜(キャップ金属膜)23との積層膜によって構成する。 (もっと読む)


【課題】設計基準を遵守しつつ容量値を向上しうる容量素子を有する半導体装置及びその製造方法を提供する。
【解決手段】複数の電極パターンをそれぞれ有し、積み重ねるように配置された複数の配線層と、複数の配線層の間にそれぞれ設けられ、隣接する配線層の複数の電極パターンのそれぞれを電気的に接続する複数のビア部と、複数の配線層及び複数のビア部の間隙に形成された絶縁膜とを有する容量素子を有し、ビア部は、電極パターンの中心に対して、電極パターンの延在方向と交差する方向にずらして配置されており、電極パターンは、ビア部が接続された部分において線幅が太くなっており、隣接する電極パターンとの間の間隔が狭まっている。 (もっと読む)


【課題】MISFETのソース/ドレイン間の寄生容量を減少させる電極および配線を有したメモリや、メモリ混載のロジック等の半導体集積回路を提供する。
【解決手段】ゲート電極5より上方に少なくともキャパシタ電極14,16または情報記憶部の一部を有する半導体集積回路装置において、MISFETは、ソース・ドレイン拡散層7に接続する少なくとも1つずつの第1のプラグ9を有する。ソース・ドレイン拡散層7のどちらか一方に、第1のプラグ9を介して接続し、キャパシタまたは情報記憶部の一部の下部電極14と同一工程またはそれより前工程の配線層から成る第1の配線21を設け、一方のソース・ドレイン拡散層7の上方に第1の配線21と他の配線22を接続するプラグを設けず、また、ソース・ドレイン拡散層7の他方の領域の上方に第1の配線21と同一工程の配線を設けないようにする。 (もっと読む)


【課題】少ない工数の追加でロジック回路とメタル容量素子とを混載し、かつ、ロジック動作特性の劣化を生じることがない半導体装置の製造方法を提供する。
【解決手段】基板11上に第1層間絶縁膜13を形成し、第1層間絶縁膜13に導電体柱14A、14Bを形成する。第1層間絶縁膜13の上面に溝配線部絶縁膜15を形成する。導電体柱14Bの上方において溝配線部絶縁膜15を除去して容量用開口部151を形成し、第1層間絶縁膜15の上面に容量素子用絶縁膜16を形成する。導電体柱14Aの上方において容量素子用絶縁膜16および第1層間絶縁膜15を除去して配線用溝152を形成する。容量用開口部151および配線用溝152に金属体17A、17Bを埋め込む。容量用開口部152の金属体17Aを容量素子の上部電極とし、配線溝152の金属体17Bをロジック配線とする。 (もっと読む)


【課題】多くのマスク数を必要とせずに、電極材料やMIMスタック層数の制限が少なくすることのできるスタック型MIMキャパシタおよびその製造方法を提供する。
【解決手段】
スタック型MIMキャパシタ10のMIM電極13A,13Bには、MIM電極13Aの層の表面に小空孔15と大空孔16の2種類の空孔が、表面上において2次元に形成される。さらに、半導体基板11上に形成された保護膜12上に、異なる形状を持つMIM電極13A,13Bを交互に重ね、誘電体膜14を挟んでスタック型MIM構造を形成する。 (もっと読む)


【課題】漏れ電流の大きいキャパシタを電気的に切断することができるキャパシタ・モジュールを含む半導体構造、これを製造する方法、およびこれを動作させる方法を提供する。
【解決手段】モジュール化したキャパシタ・アレイは複数のキャパシタ・モジュールを含む。各キャパシタ・モジュールは、キャパシタと、このキャパシタを電気的に切断するように構成されたスイッチング・デバイスと、を含む。スイッチング・デバイスは、キャパシタの漏れのレベルを検出するように構成された検知ユニットを含み、漏れ電流が所定のレベルを超えるとスイッチング・デバイスがキャパシタを電気的に切断するようになっている。各キャパシタ・モジュールは、単一のキャパシタ・プレート、2つのキャパシタ・プレート、または3つ以上のキャパシタ・プレートを含むことができる。漏れセンサおよびスイッチング・デバイスを用いて、漏れを生じたキャパシタ・アレイのキャパシタ・モジュールを電気的に切断し、これによってキャパシタ・アレイを過剰な電気的漏洩から保護する。 (もっと読む)


【課題】 相互かみ合い型導電線を有するキャパシタ構造体ならびにそれを製造する方法を提供する。
【解決手段】 相互かみ合い型構造体は、少なくとも1つの第1の金属線と、少なくとも1つの第1の金属線に平行で、しかも少なくとも1つの第1の金属線から分離されている少なくとも1つの第2の金属線と、少なくとも1つの第1の金属線の端部に接触し、しかも少なくとも1つの第2の金属線から分離されている第3の金属線とを含むことができる。少なくとも1つの第1の金属線はいずれの金属ビアにも垂直に接触しないが、少なくとも1つの第2の金属線は少なくとも1つの金属ビアに垂直に接触することができる。相互かみ合い型構造体の複数の層を垂直に積み重ねることができる。代わって、相互かみ合い型構造体は、複数の第1の金属線と複数の第2の金属線を含むことができ、それぞれの金属線はいずれの金属ビアにも垂直に接触しない。キャパシタを形成するために、回転の有無を問わず、相互かみ合い型構造体の複数の実例を横方向に複製し接合するか、あるいは垂直に積み重ねるか、またはその両方を行うことができる。 (もっと読む)


【課題】一定の静電容量を確保すると同時に、小型化を図ることが可能なキャパシタを備える半導体装置を提供する。
【解決手段】半導体装置は、金属膜を含むキャパシタ下部電極3aと、キャパシタ下部電極3aの上部表面上に配置され、キャパシタ下部電極3aの厚みより薄い厚みを有する誘電体膜4aと、誘電体膜4a上に配置され、金属膜を含むキャパシタ上部電極6aと、キャパシタ上部電極6aと同一レベルの層により構成される下部配線部分6bと、下部配線部分6b上に配置される層間絶縁膜8と、層間絶縁膜8上に配置される上部配線部分12bとを備える。 (もっと読む)


【課題】 入出力部の電源配線の近傍にバイパスコンデンサを配置する場合、LSIの端子数が多くなると、バイパスコンデンサを配置するための領域を確保することが困難になる。
【解決手段】 半導体基板の表面に、電子回路素子が形成されている電子回路領域が画定される。半導体基板の上に、一方に基準電位が印加され、他方に電源電圧が印加される第1及び第2の配線が配置される。シールリングが、電子回路領域を取り囲むように、半導体基板の上に配置される。シールリングは、第1の配線に電気的に接続される。第1の不純物拡散領域が、シールリングよりも内側において、半導体基板の表層部に形成される。第1の不純物拡散領域の上に誘電体膜が配置される。誘電体膜の上に、シールリングに電気的に接続され、導電材料で形成されたキャパシタ導電膜が配置される。 (もっと読む)


【課題】上層の配線が導電体や不純物拡散層からずれていても、上層の配線を導電体や不純物拡散層に接続することができるようにする。
【解決手段】第1プラグ210は第1絶縁層200に埋め込まれており、不純物拡散層110に接続している。第2プラグ310は第2絶縁層300に埋め込まれており、第1プラグ210に接続している。第3プラグ410は第3絶縁層400に埋め込まれており、第2プラグ310に接続している。第1配線510は第3絶縁層400の表面に位置しており、第3プラグ410に接続している。平面視において、第2プラグ310は、上面及び底面の幅が第1プラグ210及び第3プラグ410の上面及び底面の幅がより大きく、かつ中心が、第1プラグ210の中心及び第3プラグ410の中心の少なくとも一方からずれている。そして第1プラグ210の中心は第3プラグ410の中心からずれている。 (もっと読む)


【課題】本発明によれば、素子や配線の配置面積を縮小しつつ、ビアの高抵抗不良およびオープン不良が発生しないようにする。
【解決手段】半導体装置100は、下部電極106と上部電極110と、その間に形成された容量膜108とを含む容量112と、下部電極106に電気的に接続する一以上の第1のビア(128)を含む第1のビア群と、上部電極110に電気的に接続するとともに第1のビア群と同時に形成される一以上の第2のビア(130)を含む第2のビア群と、を含む。半導体装置100は、容量112の容量値を第1のビア群および第2のビア群に含まれる第1のビア(128)および第2のビア(130)の総数で除した値が所定値以下となるように第1のビアおよび第2のビアの数を設定する工程を含む方法で設計される。 (もっと読む)


【課題】塗装プロセスを用いた印刷技術により必要な配線やトランジスタ等の素子を形成するにあたり、前記配線の精度を容易に確保することができると共に配線形成に要する時間を短縮することができ、そして、これにより必要な配線やトランジスタ等の素子を実装・搭載した半導体デバイスのトータルのタットタイムを短縮することができる有利な構造の素子内蔵型配線フィルムを提供すること。
【解決手段】長尺の絶縁テープ1もしくは絶縁シート上に微細な配線パターン2を形成した配線フィルム3上に、配線パターン2を構成する配線4の一部を取り込んでトランジスタ、キャパシタ、抵抗等の素子を構成する材料を含有するインクを用いた塗装プロセスを施すことにより、前記素子を直接且つ一体に形成した、素子内蔵型配線フィルム。 (もっと読む)


【課題】ヒューズ用開口部からガードリング外への水分等の伝達をより強固に防止する。
【解決手段】下地絶縁膜3上に第1シリコン膜パターンからなるシリコンヒューズとシリコン配線パターン7が形成されている。第1シリコン膜パターンとは別途形成された第2シリコン膜パターンからなり、上方から見てヒューズ5の周囲を取り囲み、一部分がシリコン配線パターン7上を跨いで下地絶縁膜上に環状に形成されたシリコンガードリング11が形成されている。シリコンガードリング11と交差している部分のシリコン配線パターン7表面にシリコン表面絶縁膜9が形成されている。シリコン配線パターン7とシリコンガードリング11はシリコン表面絶縁膜9により互いに絶縁されている。シリコンガードリング11上に金属材料からなる環状のガードリング17,19,25,27が上方から見てヒューズ5の周囲を取り囲んで形成されている。 (もっと読む)


【課題】微細加工技術の進展に対応可能であって、設計自由度が高く、かつ効率よく容量素子を形成することが可能な半導体装置を提供すること。
【解決手段】本発明に係る半導体装置1は、半導体基板2の上方に形成された配線層M1と、平面視上の形状が粒状に配設され、上方側において配線層M1と接続されるように当該配線層M1から下層方向に延在し、かつ第1電極からなるコンタクトプラグ10(A)と第2電極からなるコンタクトプラグ10(B)とを備え、隣接する第1電極からなるコンタクトプラグ10(A)と、第2電極からなるコンタクトプラグ10(B)間において、容量を形成するようにした容量素子領域Rbを具備する。また、容量電極の取り出し口となる配線層を、異なる配線層により構成する。 (もっと読む)


【課題】メモリ機能等を有する機能膜の水による劣化を防止すること。
【解決手段】成膜装置内で、機能膜が形成された基板上に、上記機能膜を覆うように、絶縁膜を形成する絶縁膜形成工程と、形成した上記絶縁膜の表面をプラズマに曝すプラズマ処理工程とを繰り返すこと。 (もっと読む)


【課題】複数の容量部が接続された容量プレート上面とロジック部とで配線層の高さを同じにするメモリ混載の半導体装置、および製造方法を提供する。
【解決手段】半導体装置の製造方法は、ロジック部の第1領域3の第1層間層43、53に配線34を形成する工程と、配線形成後にメモリ部の第2領域2の第1層間層43、53における表面領域をエッチングする工程と、エッチングした領域に容量12用の複数のシリンダ開口部を形成する工程と、複数のシリンダ開口部に下部電極層12C、誘電体層12B及び共通上部電極12A、13を形成して、複数の容量部12を形成する工程とを具備する。複数の容量部12を形成する工程は、第1層間層43、53の上面と共通上部電極12A、13の上面とが略同一平面上になるように共通上部電極12A、13を形成する工程を備える。 (もっと読む)


61 - 80 / 664