説明

Fターム[5F110FF09]の内容

薄膜トランジスタ (412,022) | ゲート絶縁膜 (42,913) | 複数層 (3,434)

Fターム[5F110FF09]の下位に属するFターム

三層以上 (332)

Fターム[5F110FF09]に分類される特許

21 - 40 / 3,102


【課題】低コストかつ簡易なプロセスで保護膜を形成することが可能な半導体装置を提供する。
【解決手段】半導体装置(TFT,バックプレーン等)は、ゲート電極と、ゲート絶縁膜を介してゲート電極と対向配置されると共に、有機半導体を含む半導体層と、半導体層の一部に電気的に接続され、ソースまたはドレインとして機能するソース・ドレイン電極と、半導体層上に設けられ、有機溶媒に可溶であると共に有機半導体と相分離する有機絶縁材料を含む保護膜とを備える。保護膜は、製造プロセスにおいて、有機溶媒に溶かされた状態(溶液の状態)で半導体層上に塗布(または印刷)されることにより形成される。有機溶媒によって半導体層の表面側の一部が溶け出すが、この溶けた部分は上記溶液と相分離する。保護膜に有機絶縁材料を用いる場合であっても、有機溶媒による半導体層の侵食の進行が抑制される。 (もっと読む)


【課題】酸化物半導体膜のソース領域およびドレイン領域の導電率を高めることで、高いオン特性を有する酸化物半導体膜を用いたトランジスタを提供する。
【解決手段】第1の領域および第2の領域を有し、少なくともインジウム(In)を含む酸化物半導体膜と、少なくとも酸化物半導体膜の第1の領域と重畳して設けられたゲート電極と、酸化物半導体膜およびゲート電極の間に設けられたゲート絶縁膜と、少なくとも一部が酸化物半導体膜の第2の領域と接して設けられた電極と、を有し、酸化物半導体膜は、酸化物半導体膜と電極との界面近傍のInの濃度が高く、界面から15nmの範囲で遠ざかるに従いInの濃度が低くなる。なお、酸化物半導体膜の第1の領域はトランジスタのチャネル領域として機能し、第2の領域はトランジスタのソース領域、ドレイン領域として機能する。 (もっと読む)


【課題】結晶異方性を有する領域と結晶異方性を有さない領域とを含む結晶化半導体膜を用いて薄膜トランジスタの集積化を容易に行なうことができる半導体素子基板の製造方法および半導体素子基板を提供する。
【解決手段】絶縁基板上に成膜した非晶質半導体膜56の下方に加熱促進層30を形成した領域と、加熱促進層30を形成しない領域とを設け、非晶質半導体膜56にレーザビーム18を照射する。このとき、加熱促進層30によってレーザビーム18が反射または吸収されることにより、非晶質半導体膜56は裏面側からも結晶化が促進される。これにより、加熱促進層30が形成された領域には結晶の配向が揃った第1の結晶性半導体膜54が形成され、形成されない領域には結晶の配向がランダムな第2の結晶性半導体膜55が形成される。 (もっと読む)


【課題】半導体装置の特性の向上を図る。
【解決手段】本発明の半導体装置は、(a)素子分離領域STIにより囲まれた半導体領域3よりなる活性領域Acに配置されたMISFETと、(b)活性領域Acの下部に配置された絶縁層BOXとを有する。さらに、(c)活性領域Acの下部において、絶縁層BOXを介して配置されたp型の半導体領域1Wと、(d)p型の半導体領域1Wの下部に配置されたp型と逆導電型であるn型の第2半導体領域2Wと、を有する。そして、p型の半導体領域1Wは、絶縁層BOXの下部から延在する接続領域CAを有し、p型の半導体領域1Wと、MISFETのゲート電極Gとは、ゲート電極Gの上部から接続領域CAの上部まで延在する一体の導電性膜であるシェアードプラグSP1により接続されている。 (もっと読む)


【課題】バックライトの間接光に起因するリーク電流を低減可能な薄膜トランジスタを提供する。
【解決手段】表示装置用のボトムゲート型の薄膜トランジスタであって、基板1と、ゲート電極配線2と、ゲート絶縁膜3と、チャネルとなる第1の半導体層4と、第1及び第2のコンタクト層5a、5bとなる第2の半導体層と、ソース又はドレイン電極配線7a、7bとを有し、ソース又はドレイン電極配線7a、7bに対して露出する第2の半導体層の露出部に、絶縁性半導体層6a、6bが形成されている。 (もっと読む)


【課題】酸化物半導体膜と金属膜との接触抵抗を低減させ、オン特性の優れた酸化物半導体膜を用いたトランジスタを提供する。
【解決手段】絶縁表面上の一対の電極と、一対の電極と接して設けられる酸化物半導体膜と、酸化物半導体膜上のゲート絶縁膜と、ゲート絶縁膜を介して酸化物半導体膜と重畳するゲート電極と、を有し、一対の電極において、酸化物半導体膜と接する領域にハロゲン元素を含む半導体装置とする。さらに、一対の電極において、酸化物半導体膜と接する領域にハロゲン元素を含ませる方法として、フッ素を含む雰囲気におけるプラズマ処理を用いることができる。 (もっと読む)


【課題】本発明では、高価かつエネルギー多消費型の大掛かりな装置を必要とせずに、連続性が高い半導体シリコン膜を有する半導体積層体を製造する方法を提供する。また、本発明では、連続性が高い半導体シリコン膜を有する半導体積層体を提供する。
【解決手段】半導体積層体を製造する本発明の方法は、基材の表面上にシリコン粒子分散体膜を形成する工程、シリコン粒子分散体膜を乾燥して、未焼結シリコン膜120を形成する工程、及び未焼結シリコン膜に光200を照射して、半導体シリコン膜130aを形成する工程を含み、かつ基材の表面100aに対する溶融シリコンの接触角が70度以下である。本発明の半導体積層体は、この半導体シリコン膜が、互いに焼結されている複数のシリコン粒子から作られており、かつ基材の表面に対する溶融シリコンの接触角が70度以下である。 (もっと読む)


【課題】画質の低下を防ぎつつ、消費電力の低減を実現することができる、液晶表示装置
の駆動方法を提案する。
【解決手段】液晶素子と、当該液晶素子への画像信号の供給を制御するトランジスタとを
画素に有する。上記トランジスタは、チャネル形成領域に、シリコン半導体よりもバンド
ギャップが広く、真性キャリア密度がシリコンよりも低い半導体を含み、オフ電流の極め
て小さい。そして、画素を反転駆動させる際に、画素電極を間に挟んで配置されている一
対の信号線に、互いに逆の極性を有する画像信号を入力する。上記構成により、液晶素子
に容量素子を接続しなくても、表示される画質が低下するのを防ぐ。 (もっと読む)


【課題】閾値電圧が制御され、動作速度が速く、製造工程が比較的簡単であり、十分な信頼性を有する、酸化物半導体を用いた薄膜トランジスタ、及び薄膜トランジスタの作製方法を提供することを課題の一つとする。
【解決手段】酸化物半導体層に含まれるキャリア濃度に影響する不純物、例えば、水素原子や、HOなど水素原子を含む化合物を排除すればよい。酸化物半導体層に接して未結合手に代表される欠陥を多く含む酸化物絶縁層を形成し、当該酸化物絶縁層に不純物を拡散させ、上記酸化物半導体層中の不純物濃度を低減すればよい。また、酸化物半導体層、又は酸化物半導体層に接する酸化物絶縁層を、クライオポンプを用いて排気して不純物濃度が低減された成膜室内で成膜すればよい。 (もっと読む)


【課題】微細な構造であっても高い電気特性を有するトランジスタを提供する。
【解決手段】ソース電極層及びドレイン電極層上を覆うように酸化物半導体層を成膜した後、ソース電極層及びドレイン電極層と重畳する領域の酸化物半導体層を研磨により除去する。ソース電極層及びドレイン電極層と重畳する領域の酸化物半導体層を除去する工程において、レジストマスクを用いたエッチング工程を用いないため、精密な加工を正確に行うことができる。また、ゲート電極層のチャネル長方向の側面に導電性を有する側壁層を設けることで、当該導電性を有する側壁層がゲート絶縁層を介してソース電極層又はドレイン電極層と重畳し、実質的にLov領域を有するトランジスタとする。 (もっと読む)


【課題】液晶表示装置の消費電力を低減すること及び表示の劣化を抑制すること。また、
温度などの外部因子による表示の劣化を抑制すること。
【解決手段】各画素に設けられるトランジスタとして、チャネル形成領域が酸化物半導体
層によって構成されるトランジスタを適用する。なお、当該酸化物半導体層を高純度化す
ることで、当該トランジスタの室温におけるオフ電流値を10aA/μm以下且つ85℃
におけるオフ電流値を100aA/μm以下とすることが可能である。そのため、液晶表
示装置の消費電力を低減すること及び表示の劣化を抑制することが可能になる。また、上
述したように当該トランジスタは、85℃という高温においてもオフ電流値を100aA
/μm以下とすることが可能である。そのため、温度などの外部因子による液晶表示装置
の表示の劣化を抑制することができる。 (もっと読む)


【課題】酸化物半導体膜の水素濃度および酸素欠損を低減する。また、酸化物半導体膜を用いたトランジスタを有する半導体装置の信頼性を向上させる。
【解決手段】下地絶縁膜と下地絶縁膜上に設けられた酸化物半導体膜と、酸化物半導体膜上に設けられたゲート絶縁膜と、ゲート絶縁膜を介して酸化物半導体膜に重畳して設けられたゲート電極と、を有し、下地絶縁膜は、電子スピン共鳴にてg値が2.01で信号を表し、酸化物半導体膜は、電子スピン共鳴にてg値が1.93で信号を表さない半導体装置である。 (もっと読む)


【課題】半導体記憶装置において誤動作が生じる蓋然性を低減する。
【解決手段】積層配置されるメモリセルアレイ(例えば、酸化物半導体材料を用いて構成されているトランジスタを含むメモリセルアレイ)と周辺回路(例えば、半導体基板を用いて構成されているトランジスタを含む周辺回路)の間に遮蔽層を配置する。これにより、当該メモリセルアレイと当該周辺回路の間に生じる放射ノイズを遮蔽することが可能となる。よって、半導体記憶装置において誤動作が生じる蓋然性を低減することが可能となる。 (もっと読む)


【課題】ゲート絶縁膜近傍の酸化物半導体膜に含まれる不純物元素濃度を低減する。また、ゲート絶縁膜近傍の酸化物半導体膜の結晶性を向上させる。また、当該酸化物半導体膜を用いることにより、安定した電気特性を有する半導体装置を提供する。
【解決手段】下地絶縁膜と、下地絶縁膜上に形成された酸化物半導体膜と、酸化物半導体膜上に形成されたソース電極、及びドレイン電極と、酸化物半導体膜、ソース電極、及びドレイン電極上に形成されたシリコン酸化物を含むゲート絶縁膜と、ゲート絶縁膜と接し、少なくとも前記酸化物半導体膜と重畳する領域に設けられたゲート電極と、を有し、酸化物半導体膜は、ゲート絶縁膜との界面から酸化物半導体膜に向けてシリコン濃度が1.0原子%以下の濃度である領域を有し、少なくとも領域内に、結晶部を含む半導体装置である。 (もっと読む)


【課題】単結晶半導体基板とベース基板の界面に空気層が残ることに起因した、ベース基板から単結晶半導体基板を引き剥がした際に生じる転載不良領域の発生が抑制された、高品位なSOI基板の作製方法および作製に用いる貼り合わせ装置を提供することを課題とする。
【解決手段】ボンド基板を、ベース基板の設置面に対して傾斜角を持たせた状態で貼り合わせる。これにより、貼り合わせ開始箇所を限定できる。また、ボンド基板の一部が支持台からはみ出し、且つ、支持台からはみ出した部分がベース基板に最も近くなる状態にボンド基板を設置した。これにより、ボンド基板とベース基板の接触箇所下部には支持台がなく、ボンド基板の一部は支持台の端部を支点として支持台から浮かんだ状態となり、ベース基板に近づいた部分から順次貼り合わせが進むため、ボンド基板とベース基板の界面に空気層残りが生じることなく安定した貼り合わせを行うことができる。 (もっと読む)


【課題】微細な構造のトランジスタを歩留まりよく提供する。また、該トランジスタのオン特性を向上させ、高速応答、高速駆動が可能な半導体装置を提供する。
【解決手段】酸化物半導体層、ゲート絶縁層、ゲート電極層、絶縁層、導電膜、層間絶縁層が順に積層され、該導電膜を切削することにより、該ゲート電極層及び該絶縁層上の導電膜を除去して、自己整合的に形成されるソース電極層及びドレイン電極層を有し、ソース電極層及びドレイン電極層と接する領域と重畳して酸化物半導体層と接する電極層を設ける。 (もっと読む)


【課題】基板に生じるクラックの発生を防止した薄膜形成方法を提供する。
【解決手段】薄膜形成方法は、基板を準備する基板準備工程と、基板上に第1薄膜を形成する第1薄膜形成工程と、第1薄膜に対して光線を相対走査して照射することにより、第1薄膜を結晶化する結晶化工程と、結晶化工程において第1薄膜に生じる熱の基板への伝導量を低下させる緩和層を、結晶化工程の前に、基板の端部領域及び基板を切断する際に切断線が通る領域の少なくとも一方を含む領域に形成する緩和層形成工程とを含む。 (もっと読む)


【課題】本発明の一態様は、スパッタ法でトランジスタ、ダイオード等の半導体用途に好
適な材料を提供することを課題の一とする。
【解決手段】下地部材上に、第1の酸化物部材を形成し、第1の加熱処理を行って表面か
ら内部に向かって結晶成長し、下地部材に少なくとも一部接する第1の酸化物結晶部材を
形成し、第1の酸化物結晶部材上に第2の酸化物部材を形成し、第2の加熱処理を行って
第1の酸化物結晶部材を種として結晶成長させて第2の酸化物結晶部材を設ける積層酸化
物材料の作製方法である。 (もっと読む)


【課題】微細な構造であっても高い電気的特性を有するトランジスタを歩留まりよく提供する。該トランジスタを含む半導体装置においても、高性能化、高信頼性化、及び高生産化を達成する。
【解決手段】チャネル形成領域、及びチャネル形成領域を挟む低抵抗領域を含む酸化物半導体膜、ゲート絶縁膜、及び上面及び側面を覆う酸化アルミニウム膜を含む絶縁膜が設けられたゲート電極層が順に積層されたトランジスタを有する半導体装置において、ソース電極層及びドレイン電極層は、酸化物半導体膜及び酸化アルミニウム膜を含む絶縁膜の上面及び側面の一部に接して設けられる。 (もっと読む)


【課題】アクティブマトリクス型基板において、薄膜トランジスタと、その端子接続部を同時に作り込み、少ないマスク数で歩留まりの良い表示装置を提供する。
【解決手段】画素部および外部入力端子を有する表示装置であって、画素部は、ゲート電極と、半導体膜と、ゲート電極上に形成された絶縁膜、および絶縁膜上に半導体膜と電気的に接続された電極を有するTFTを有し、外部入力端子は、ゲート電極と同じ層に形成された第1の配線と、電極と同じ層に形成され、絶縁膜に形成されたコンタクトホールを介し第1の配線と接続された第2の配線と、第2の配線に接続され、第2の配線上に形成された透明導電膜と、第2の配線と透明導電膜が接続している位置で透明導電膜と電気的に接続するフレキシブルプリント配線板を有する表示装置。 (もっと読む)


21 - 40 / 3,102