説明

Fターム[5J055BX17]の内容

電子的スイッチ (55,123) | スイッチの種類、機能 (3,337) | ゲート回路(サンプルホールド等) (439)

Fターム[5J055BX17]に分類される特許

41 - 60 / 439


【課題】オン時にパワー素子の立ち上がりが遅くなることを抑制し、負荷への電力供給のバラツキを抑制する。
【解決手段】スイッチ部13およびインピーダンス制御回路14とにより構成されたクランプ動作オフ固定回路を備える。このクランプ動作オフ固定回路により、駆動電圧がクランプオフ制御基準電圧に相当する参照電圧REF2以下のときには、インピーダンス制御回路14にてスイッチ部13を導通させることで、クランプ制御回路8によるクランプ動作をオフさせる。これにより、スイッチング時の基準電圧の変動などによって過渡的にノイズが発生しても、パワー素子5がオン動作を開始するときにクランプ制御回路8が誤動作することを防止することが可能となる。 (もっと読む)


【課題】インバータなどの遅延が無視できない高速動作時において、クロックフィールドスルーの影響を改善するのが困難
【解決手段】MOST4はソース端子に入力されるアナログ入力信号を矩形波パルスのサンプル信号によりオンオフしてサンプリングする。MOST5はMOST4のドレイン端子にソース端子およびドレイン端子が接続されサンプル信号の極性を反転した反転サンプル信号によりオンオフしてMOST4の寄生容量を補償する。論理回路10,11はサンプル信号と反転サンプル信号の位相差を検出して誤差信号を出力する。MOST6,7はMOST5のソース端子およびドレイン端子にソース端子およびドレイン端子が接続され、位相差を補償する。 (もっと読む)


【課題】画像表示装置の昇圧回路の高効率化を図ることが可能な半導体チップと、それを用いた画像表示装置を提供する。
【解決手段】この携帯電話機では、昇圧回路8のトランジスタ12の前段にバッファ14を設け、バッファ14の入力ノードの寄生容量値をトランジスタ12のゲートの寄生容量値よりも小さく設定し、トランジスタ12およびバッファ14を1つの半導体チップ21に搭載する。したがって、トランジスタ12のゲートにおけるPWM信号φPのレベル変化の鈍りを抑制することができ、昇圧回路の高効率化を図ることができる。 (もっと読む)


【課題】 消費電力の少ない回路によって2線式電子スイッチのON/OFF状態を的確に検出できる外部アダプターを提供する。
【解決手段】 外部アダプター11は、電子スイッチ1に接続される2つの入力端子12,13を備える。分圧抵抗器R1,R2は入力電圧を分圧し、分圧抵抗器R2の両端電圧に基づいて、フォトカプラー14が電子スイッチ1のON/OFF状態を検出する。インピーダンス調整回路19は、入力端子12,13間に介装された調整抵抗器R3、フォトカプラー14の出力に応答して調整抵抗器R3への通電/遮断を切り替えるトランジスタQ1およびフォトMOSリレー18を備え、アダプター11の入力インピーダンスを電子スイッチ1の接点導通状態で相対的に高く、接点非導通状態で相対的に低く調整する。 (もっと読む)


【課題】ハイサイドスイッチの過電流の検出精度を高めることが可能なハイサイドスイッチ回路、および、そのハイサイドスイッチ回路を含む装置を提供する。
【解決手段】ハイサイドスイッチ回路10は、入力端子11と出力端子12との間に電気的に接続されるスイッチ(MOSトランジスタ15)と、ゲート制御部16と、過電流検出部20とを備える。過電流検出部20は、抵抗素子21と、比較器22とを含む。比較器22は、抵抗素子21の電圧V1がしきい電圧を超える場合に、過電流を検出する。比較器22は、過電流時の検出電圧V1がしきい電圧を上回るように、予め調整される。抵抗素子21の抵抗値の精度が高くない場合にも、比較器22の調整によって、過電流の検出精度が高められる。 (もっと読む)


【課題】ON状態での低いオン抵抗とOFF状態での小さいオフリーク電流を持つMOSトランジスタスイッチを用いた半導体装置及びサンプルホールド回路を実現する。
【解決手段】PMOSトランジスタM11がON状態の場合には、PMOSトランジスタM12がON状態になりPMOSトランジスタM11のバックゲート端子をPMOSトランジスタM11のソース端子に接続し、PMOSトランジスタM11がOFF状態の場合には、PMOSトランジスタM13がON状態になりPMOSトランジスタM11のバックゲート端子を電源電圧端子VDD1に接続する。 (もっと読む)


【課題】アンテナスイッチのコスト削減を図る観点から、特に、アンテナスイッチをシリコン基板上に形成された電界効果トランジスタから構成する場合であっても、アンテナスイッチで発生する高調波歪みをできるだけ低減できる技術を提供する。
【解決手段】RXスルートランジスタ群TH(RX)は、互いに直列に接続されたMISFETQ1〜Q5において、それぞれのMISFETのボディ領域と、隣接するMISFETのソース領域あるいはドレイン領域とを、それぞれ、ダイオード(整流素子)を介して接続する。そして、特に、nチャネル型MISFETの場合、MISFETのボディ領域から隣接するMISFETのソース領域あるいはドレイン領域へ向う向きが順方向となるようにダイオードを接続する。 (もっと読む)


【課題】リーク電流がスイッチ回路に接続される回路に影響を与えることを抑制することが可能なスイッチ回路の提供。
【解決手段】第1の電位と第2の電位の間の接続状態をオンオフする第1のトランジスタと、該第1のトランジスタのドレインにソースが接続され、前記第1のトランジスタと略同一の特性を有する第2のトランジスタとを備え、前記第1のトランジスタをオフした時に、前記第1のトランジスタのゲート−ソース間電圧VGS1と、前記前記第2のトランジスタのゲート−ソース間電圧VGS2が略等しくなることを特徴とするスイッチ回路。 (もっと読む)


【課題】電源ユニットの出力ラインにおける地絡などの故障に対し、電源の保護及び故障の検知を行う。
【解決手段】サブ電源供給ラインLSに、サブ電源101側をソースとして第1MOSFET102を直列に接続し、第1MOSFET102のドレインにドレインを接続させて第2MOSFET103を直列に接続する。制御ユニット200内のサブ電源供給ラインLSにも、サブ電源101側をソースとして第3MOSFET202を直列に接続し、第3MOSFET202のドレインにドレインを接続させて第4MOSFET203を直列に接続し、第1〜第4MOSFETを制御することで、サブ電源101の電力を負荷201に対して供給する。各MOSFETのドレイン電圧、及び、第2MOSFET103と第3MOSFET202との間の電圧をモニタし、MOSFETの故障及びサブ電源供給ラインLSの故障を診断する。 (もっと読む)


【課題】電源電圧の変動に起因した書込電流の変動を抑制する。
【解決手段】ドライブ回路25において、第1のMOSトランジスタPMは、第1および第2の電源ノード28,29間にデータ書込線DLと直列に設けられる。第2のMOSトランジスタPSは、第1のMOSトランジスタPMと並列に設けられる。第3および第4のMOSトランジスタPa,Pbは、互いに同じ電流電圧特性を有する。第1の素子Eaは、第1および第2の電源ノード28,29間に第3のMOSトランジスタPaと直列に接続される。第2の素子Ebは、第1および第2の電源ノード28,29間に第4のMOSトランジスタPbと直列に接続され、第1の素子Eaの電流電圧特性曲線と交差する電流電圧特性を有する。比較器30は、第1の素子Eaにかかる電圧と第2の素子Ebにかかる電圧とを比較し、比較結果に応じて第2のMOSトランジスタPSをオンまたはオフにする。 (もっと読む)


【課題】入力端子をシンク型又はソース型に切換える場合に、基板を交換する必要がなく、また入力端子に誤って電源を接続してもスイッチング素子の破損を防止することができる入力回路及び該入力回路を備える入力装置を提供する。
【解決手段】ディップスイッチ70にてシンク型入力対応モードを選択した場合に、FET31をオフし、FET32をオンする。作業者が第2入力端子22に外部電源80を誤って接続した場合、FET32に大電流が流れる。定格電流よりも大きな電流がFET32に流れた場合、ヒューズ92は即時に切断される。そのためFET32の破損を防止することができる。またディップスイッチ70にてソース型入力対応モードを選択した場合に、FET31をオンし、FET32をオフするので、基板の交換を行うことなく、入力回路1をシンク型又はソース型に切換えることができる。 (もっと読む)


【課題】負荷に供給する電流を精度よく出力する。
【解決手段】ゲート電極とドレイン電極が短絡されている第1トランジスタTr1と、第1トランジスタTr1のゲート電極に、ゲート電極が接続された第2トランジスタTr2と、を備えるカレントミラー回路10において、第1トランジスタTr1と第2トランジスタTr2は、絶縁膜12を介してゲート電極1の上部に設けられてチャネル領域が形成される半導体膜2と、半導体膜2上のチャネル領域を覆う領域に設けられる保護膜3と、半導体膜2のチャネル領域を挟む一対の端部に離間して設けられるとともに保護膜3の一部に重なって設けられソース電極6及びドレイン電極7とをそれぞれ有するとともに、少なくとも第2トランジスタTr2は、ソース電極6の保護膜3に対するチャネル長方向への重なり長がドレイン電極7の保護膜3に対する重なり長より長い構造を有する。 (もっと読む)


【課題】信頼性が高い省電力モードを実現可能な高周波モジュールを提供する。
【解決手段】例えば、送信ノードTXをアンテナANTに接続するスイッチ用トランジスタTSW2と、TXを接地電源電圧GNDに短絡するスイッチ用トランジスタTSW1と、TSW1,TSW2のオン・オフを正の電源電圧VSWと負の電源電圧(−VSS)で制御するレベルシフト回路LSを備える。LSは、TSW2をオン、TSW1をオフに制御する送信動作モードTXMDの状態でスリープ命令を受けた際に、一旦、TSW2をオフ、TSW1をオンに制御するアイソレーション動作モードISOMDに移行し、一定の期間(Twait)が経過したのち、VSW,−VSSが非活性状態となるスリープモードSLPMDに遷移する。 (もっと読む)


【課題】スイッチの切替時間を短縮できる高周波半導体スイッチ装置を提供する。
【解決手段】制御回路は、負電圧発生回路に接続されるとともに、出力ノードが高周波スイッチ回路に接続され、高周波スイッチ回路に供給するローレベルの制御信号として負電位の信号を供給するレベルシフト回路を有し、出力ノードに蓄積されている電荷を、レベルシフト回路が動作する前に放電させる。 (もっと読む)


【課題】高耐圧の双方向スイッチを小型化する技術を提供する。
【解決手段】MOSFETを用いた双方向スイッチにおいて、MOSFETのソース端子とバックゲート端子間を、トランスファゲートTGを介して接続する。MOSFETのバッグゲート端子とトランスファゲートTG間の接続点と、グラウンド電位(上記MOSFETがnチャネルの場合)または電源電位(上記MOSFETがpチャネルの場合)との間にスイッチを用いてもよい。 (もっと読む)


【課題】より簡易的な構成で半導体スイッチを駆動する回路を実現する。
【解決手段】充放電切替回路11は、プラス側の電力線に挿入される半導体スイッチ12−1および12−2と、入力側の端子に入力される入力電圧を、所定の出力電圧に変換して出力側の端子から出力する絶縁型DCDCコンバータ23−1および23−2とを備える。そして、絶縁型DCDCコンバータ23−1および23−2の出力側のマイナス端子がプラス側の電力線に接続され、絶縁型DCDCコンバータ23−1および23−2の出力側のプラス端子が半導体スイッチ12−1および12−2の開閉を制御する端子に接続される。本発明は、例えば、高電圧の電源の充放電を制御する回路に適用できる。 (もっと読む)


【課題】スナバ回路や波形発生回路等を用いずに、回路面積が大型になったり、生産コストを高くなったりするのを抑えることのできる半導体遮断回路を提供する。
【解決手段】制御部11が、短絡や過電流が発生したと判断して半導体遮断器12が電流を遮断するとき、スイッチS,Sの電気的接続状態をオン状態に切り替え、ゲート電圧調整部の抵抗値を低い状態にして、半導体遮断器12のゲート電圧Vを半導体遮断器12が遮断を開始する閾値電圧Vよりもやや高いレベルまで短時間で一気に減少させる。次に、スイッチS,Sの電気的接続状態をオフ状態に切り替え、ゲート電圧調整部の抵抗値を高い状態にして、半導体遮断器12のゲート電圧Vを半導体遮断器12が遮断を完了する閾値電圧Vよりもやや低いレベルまで緩やかに減少させる。 (もっと読む)


【課題】時分割統合された信号系列に対して、時分割で兼用する場合であっても、各系統間で信号の混ざりを回避するダイレクトサンプリング回路を提供する。
【解決手段】スイッチトキャパシタフィルタ160の前段に系統毎にヒストリキャパシタ153,155を接続し、スイッチトキャパシタフィルタ160の後段に系統毎にバッファキャパシタ173,175を接続し、スイッチトキャパシタフィルタ160のローテーションキャパシタと接続するヒストリキャパシタ及びバッファキャパシタを入力している時分割系統毎に切り替える。 (もっと読む)


【課題】2つのクロック信号を切り替えて出力する切替回路において、出力信号のデューティ比を、入力されるクロック信号のデューティ比に保つこと。
【解決手段】切替回路100は、制御信号CONTに応じて、入力信号IN1,IN2を切り替えて出力信号OUTとして出力する。具体的には、制御信号CONTが「Lレベル」のときには、クロックドインバーターX2が動作し、信号IN1が信号OUTとして出力され、制御信号CONTが「Hレベル」のときには、クロックドインバーターX4が動作し、信号IN2が信号OUTとして出力される。 (もっと読む)


【課題】電源検知回路において、BT劣化によって比較回路のミスマッチが増大することに起因する電源検知信号の精度の劣化を抑制する。
【解決手段】検知用比較回路104は、入力切替信号生成回路112によって、その出力の活性状態と非活性状態との切替時付近では、入力信号102と基準電圧103とを入力して、その両者の比較を行う。一方、前記切替時付近以外では、比較回路非使用時入力電圧110が検知用比較回路104に入力されて、その差動入力が同電位に固定される。従って、BT劣化による電源検知精度の経年劣化が有効に抑制される。 (もっと読む)


41 - 60 / 439