説明

国際特許分類[H01L23/12]の内容

電気 (1,674,590) | 基本的電気素子 (808,144) | 半導体装置,他に属さない電気的固体装置 (445,984) | 半導体または他の固体装置の細部 (40,832) | マウント,例.分離できない絶縁基板 (9,861)

国際特許分類[H01L23/12]の下位に属する分類

国際特許分類[H01L23/12]に分類される特許

141 - 150 / 8,500


【課題】配線基板の反りを抑制し、熱による不具合の発生を防止することができ、かつ配線基板に簡単に接合することのできる補助部材の製造方法を提供すること。
【解決手段】本体41Aを用意し、本体41Aの不要部分を除去することにより、本体41Aを所望形状に加工する第1の工程と、第1の工程にて所望形状に加工された本体41A(41)の一方の面側に接着剤を塗布し、本体41Aの形状に対応した形状の接着層42を形成する第2の工程とを有し、本体41Aと接着層42とによって補強部材4が構成される。 (もっと読む)


【課題】厚みの異なる基材層を備えても、基板の反り抑制の要求を十分に満足することができるセラミック多層基板及びその製造方法を提供する。
【解決手段】セラミック材料が焼結した、厚みが互いに異なる基材層12a〜12j,16a〜16eと、未焼結の無機材料粉末が、溶融後に固化したガラス材料を介して固着された、厚みが互いに異なる拘束層14a〜14j,18a〜18eとを備える。互いに積層された各1層の基材層及び拘束層からなる複数の積層要素11x,11yが互いに積層されている。積層要素のうち最も厚みの薄い基材層を含む積層要素11xの基材層12a及び拘束層14aの厚みをT、Dとし、他の積層要素11yの基材層16a及び拘束層18aの厚みをT、Dとし、(T/D)と(T/D)のうち小さい方をKとすると、
|(T/D)−(T/D)|≦0.2×K
である。 (もっと読む)


【課題】半導体パッケージをより小型とすることができる半導体装置を提供すること。
【解決手段】回路素子の少なくとも一部が形成された半導体基板3と、半導体基板3の表面に配置された1または複数の表面電極41a,41bと、半導体基板3の裏面に配置され、上記回路素子と導通している裏面電極42と、を備え、表面電極41a,41bが上記回路素子と導通している、半導体装置A1であって、上記表面の側に配置されており、かつ、半導体基板3、表面電極41a,41bおよび裏面電極42を支持している支持基板1と、表面電極41a,41bと導通しているとともに半導体基板3を貫通している導電部51a,51bと、をさらに備える。 (もっと読む)


【課題】CuまたはCu合金からなる通電部材(電極端子)に、Cu成分を含有しないはんだを使用しても、通電部材側とはんだとが十分な接合強度を発現するはんだ接続用通電部材、配線用基板及びめっき皮膜の形成方法を提供する。
【解決手段】CuあるいはCu合金を含む通電部材1上に、ピンホール7を有する置換Snめっき皮膜5と、電解Niめっき皮膜4と、電解Pdめっき皮膜3と、電解Auめっき皮膜2と、がこの順に積層されているはんだ接続用通電部材である。 (もっと読む)


【課題】放熱効率の改善と製造コストの低減とを両立することのできる半導体装置を提供すること。
【解決手段】表面側に電極面を有する半導体チップ10と、半導体チップ10の表面側と接合され、半導体チップ10の電極と電気的に接続されて、半導体チップ10の外周よりも外側へその電位を引き出すための配線が設けられた第1配線基板20と、接合材14を介して半導体チップの裏面側と接合された第1支持体30と、を有することを特徴とする半導体装置。 (もっと読む)


【課題】 実装信頼性が高い配線基板および電子装置ならびに電子モジュール装置を提供する。
【解決手段】 本発明の配線基板は、電子部品Eが収納される凹部1aが形成された絶縁基板3と、凹部の底面1cに形成された複数の電極2と、凹部の側壁1bの一部が傾斜しており、凹部の側壁1bの一部と凹部の底面1cとのなす角が鋭角である。 (もっと読む)


【課題】接続信頼性が高く、コストに優れた、狭ピッチ化にも対応可能な接続端子を有する半導体パッケージの製造方法を提供する。
【解決手段】半導体素子をフリップチップ実装する配線基板の最上層の導体回路上に、複数の金属ポスト形成用のソルダーレジスト開口を有するソルダーレジスト層を設け、シード層(無電解金属めっき)を形成し、ソルダーレジスト開口と対応する位置にレジスト開口が形成されたドライフィルムレジスト層を形成し、電解金属めっきで金属ポストを形成した後、前記開口内に前記ドライフィルムレジスト層の表面と同等の高さまではんだペーストを充填する工程を含む。はんだを形成する手法として採用されていた電解めっき工法に替わり、はんだペーストの充填(印刷)手法を採用する。 (もっと読む)


【課題】小型化が可能であると共に内蔵される電子部品のレイアウトの自由度を高めつつ、内蔵された電子部品の放熱特性の向上を図る。
【解決手段】部品内蔵基板実装体100は、部品内蔵基板1と、これが実装された実装基板2とからなる。部品内蔵基板1は、第1〜第4プリント配線基材10〜40を熱圧着により一括積層した構造を備える。第2プリント配線基材20の第2樹脂基材21に形成された開口部29内には電子部品90が内蔵されている。第4プリント配線基材40の実装面2a側にはバンプ49が形成されている。電子部品90の裏面91aに接続されたサーマルビア14及びサーマル配線13を介して、各層のサーマルビア及びサーマル配線を通り、バンプ49から実装基板2に電子部品90の熱が伝わって、実装基板2にて放熱される。 (もっと読む)


【課題】電子機器を配線基板に実装する際における電子機器と配線基板との隙間の不均一を抑制する。
【解決手段】
電子機器は、第1プレートと、前記第1プレート上に配置され、前記第1プレートと向かい合う面の反対面に複数の第1端子を有する配線基板と、前記配線基板上に配置され、前記配線基板と向かい合う面に複数の第2端子を有する電子部品と、前記配線基板と前記電子部品との間に配置され、前記第1端子と前記第2端子とを電気的に接続する接続手段と、前記電子部品上に配置された第2プレートと、前記電子部品の配置領域の外側の領域に配置され、前記第1プレートと前記第2プレートとの間隔を狭めるように前記第1プレート及び前記第2プレートに圧力を加える固定手段と、前記電子部品の配置領域の下方に配置され、前記配線基板を前記電子部品側に押し付ける押付手段とを備える。 (もっと読む)


【課題】ピン接合用はんだの再溶融に伴うピンの軸部へのはんだの這い上がりを防止するとともにピンの軸部を立設した状態で安定して保持することができるピングリッドアレイパッケージ基板およびピングリッドアレイパッケージ基板の製造方法を提供する。
【解決手段】基板本体20の一方の面に複数のはんだバンプ30が形成されている。ピン40は、軸部41の基端に軸部41よりも幅広な鍔部42を有している。複数のピン40が、基板本体20の他方の面から軸部41が立設する状態で鍔部42が基板本体20にピン接合用はんだ50により接合されている。ピン40の鍔部42と基板本体20の他方の面との間にピン接合用はんだ50が介在されている。ピン40毎にコーティング材60が設けられ、ピン接合用はんだ50の表面が熱硬化性樹脂よりなるコーティング材60で覆われている。 (もっと読む)


141 - 150 / 8,500