説明

国際特許分類[H04L25/02]の内容

電気 (1,674,590) | 電気通信技術 (544,871) | デジタル情報の伝送,例.電信通信 (61,356) | ベースバンド方式 (1,966) | 細部 (1,421)

国際特許分類[H04L25/02]の下位に属する分類

送信機または受信機における整形回路網,例.整形回路網を付加するもの (399)
伝送レートを変えるための,伝送前または再送前の電気的又は時期的な信号蓄積
直流レベル再生手段;バイアスひずみ補正 (19)
混信を低減するための変形;線路障害による影響を低減するための変形 (56)
線路平衡の変動の補正 (1)
線路インピーダンスの変動の補正 (2)
チャネル分割配置
補間装置
電信信号を誘導的に発生させるための配置
中継器回路;リレー回路

国際特許分類[H04L25/02]に分類される特許

81 - 90 / 944


【課題】既存のケーブルを使用してネットワークを同期させる。
【解決手段】ローカルエリアネットワーク102の第1のエンドシステム104のマスタ物理インタフェースデバイス131のメッセージ送信機134およびメッセージ受信機138に通信で結合された同期用送信機112と、ローカルエリアネットワークの第2のエンドシステム10)のスレーブデバイス132のメッセージ送信機136およびメッセージ受信機140に通信で結合された同期用受信機118とを含み、同期用送信機は、第1の差動ツイストペア接続108および第2の差動ツイストペア接続110を使用して、同期用受信機にタイミングメッセージを送信するように構成され、同期用送信機は、第1の差動ツイストペア接続および第2の差動ツイストペア接続を使用して、同期用受信機に同期用パルスを送信する。 (もっと読む)


【課題】リンク断転送機能により生じるネットワーク擾乱を防止する。
【解決手段】通信インタフェース装置10は、クライアント装置2との間でクライアント信号を送受信する送受信部50と、クライアント信号の受信停止を検出する検出部51と、伝送路網3上においてクライアント信号を伝送するためのパスの出口の伝送装置4bへ、クライアント装置2bとの間でクライアント信号を送受信するための接続を切断させる指示信号を送信する指示信号送信部61と、第1待機時間に亘ってクライアント信号の受信停止が継続するまで指示信号の送信を停止する指示信号制御部71を備える。 (もっと読む)


【課題】出力信号のスルーレートをより適切に制御することが可能な差動信号出力装置を提供する。
【解決手段】差動信号出力装置は、差動信号およびコモンモード信号を重畳して出力するための第1の送信端子および第2の送信端子を備える。差動信号出力装置は、データ信号に応じて前記差動信号を生成し前記第1の送信端子および前記第2の送信端子に出力する差動信号生成回路を備える。差動信号出力装置は、クロック信号に応じて前記コモンモード信号を生成し前記第1の送信端子および前記第2の送信端子に出力し、且つ、制御信号に応じて前記コモンモード信号のスルーレートを制御するコモンモード信号生成回路を備える。 (もっと読む)


【課題】ノイズの影響による伝送エラーの発生を抑えることができるパルス信号受信装置及び伝送システムを提供する。
【解決手段】パルス信号受信装置20は、ダブルエッジ変調方式によって変調されたパルス信号PSを受信する受信部21と、受信部21で受信されたパルス信号のエッジ間隔を測定するエッジ間隔測定タイマ22aと、パルス信号PSの幅の基準値を示すパルス幅基準値に対するエッジ間隔測定タイマ22aで測定されたエッジ間隔の偏差を検出するパルス幅偏差検出部22cと、パルス幅偏差検出部22cで検出された偏差を用いてエッジ間隔測定タイマ22aで次に測定されるエッジ間隔を補正するパルス幅補正部22bと、パルス幅補正部22bで補正されたパルス信号を復号してディジタル信号D2を得るパルス幅デコード部23とを備える。 (もっと読む)


【課題】複数のデータ伝送路のタイミングを低コストで同期可能な半導体デバイスを提供すること。
【解決手段】送信側から受信側にデータをシリアル送信する半導体デバイス100であって、データ転送の合間に、同期判定用のコードを送信する同期判定コード送信手段301,302と、送信側と受信側に共通のクロック信号を提供するクロック信号提供手段103と、クロック信号に同期して同じデータを送信する複数の伝送路117と、受信側に提供されたクロック信号の位相を、それぞれ異なる所定量遅延させ複数の遅延クロック信号を生成するクロック生成手段110と、遅延クロック信号に同期して伝送路を介して送信されたデータを取り込む複数の受信バッファ111と、コードを予め定められた規則に基づき検証して複数の受信バッファから1つの受信バッファを、複数の遅延クロック信号から1つの遅延クロック信号をそれぞれ選択する選択手段113、115と、を有する。 (もっと読む)


【課題】CMOS伝送回路において、レシーバの動作を不安定にしたり不要輻射を放出したりするリンギングの発生を抑制した電気信号の伝送回路を提供する。
【解決手段】本発明の一態様は、CMOSドライバと伝送線とCMOSレシーバとを有する電気信号の伝送回路において、CMOSドライバのPMOS FET1と並列にアノード電極がドライバ出力端子につながれるように第1のダイオード6を接続し、CMOSドライバのNMOS FET2と並列にカソード電極がドライバ出力端子につながれるように第2のダイオード7を接続し、PMOS FET1のデバイストランスコンダクタンスと第1のダイオード6の(飽和電流)/(理想係数×熱電圧)とが等しくなるようにし、NMOS FET2のデバイストランスコンダクタンスと第2のダイオード7の(飽和電流)/(理想係数×熱電圧)とが等しくなるようにしたことを特徴とする電気信号の伝送回路である。 (もっと読む)


【課題】外乱ノイズが侵入した場合でも、通信線の信号レベルの変動をより確実に防止できる通信ドライバ回路を提供する。
【解決手段】通信ドライバ部11は、信号バス17にノイズが印加されると、信号レベル変化阻止回路14が、出力段がオープンコレクタタイプで構成される反転増幅回路13の出力信号がローレベル側に変化することを阻止するように動作する。 (もっと読む)


【課題】異なるビットレートの信号を時分割で受信した場合においても、ビットレートに関係なく信号断検出時のビットエラーレートを等しくし得る信号断検出回路を提供する。
【解決手段】信号断検出回路1は、複数のビットレートのそれぞれに固有の光受信レベルの閾値(201,601)を用い、信号入力部10の出力信号102に含まれる当該各ビットレートの信号についてその有無を検出する信号検出部(20,60)と、信号入力部10の出力信号102が複数のビットレートのいずれに属するかを判別するビットレート判別部70と、ビットレート判別部70で判別されたビットレートについて信号検出部(20,60)が信号の無を検出した場合に、信号断を示す信号(ローレベル電圧のLOS信号804)を出力する信号断アラーム生成部80と、を備えたことを特徴とする。 (もっと読む)


【課題】通信周波数を微小変動させる技術よりも、ノイズレベルの低減を更に図ることができるPWM制御のデューティ決定方法を提供する。
【解決手段】制御IC63が、駆動回路に出力するPWM信号のデューティを、指令値を中心に、所定期間内における平均が前記指令値に一致するように微小変動させる場合、PC68のデータベース69に、実際にPWM信号を駆動回路に与えることで発生したノイズ成分のレベル測定結果を反映したデータを、そのデューティの変動態様と共に記憶する。そして、データベース69に記憶されているデータを参照し、与えられた動作環境や動作条件等に応じて抑圧対象となる周波数帯のノイズレベルを低減するように、制御IC63によるPWMデューティの変動態様を決定する。 (もっと読む)


【課題】電力消費の無駄を低減する。
【解決手段】加減算部100は第一信号と第二信号とを所定の比率で加減算するものであり、その比率は可変自在である。振幅調整部300は信号の振幅の調整を行うものである。直流レベル調整部400は、加減算部100に入力される信号の直流成分のレベルを調整する。回路への第一の入力信号は第一信号として加減算部100に入力される。回路への第二の入力信号は、振幅調整部300によって振幅の調整が行われると共に直流レベル調整部400によって直流成分のレベルが調整された上で、第二信号として加減算部100に入力される。 (もっと読む)


81 - 90 / 944