説明

PLLシンセサイザおよびロック検出器

【課題】 高速起動性、低消費電力性、定常状態における低スプリアス性を同時に満足することができるPLLシンセサイザおよび同期引き込みを検出するロック検出器を提供する。
【解決手段】 切換型可変分周器を用いた位相同期ループ(PLL)構成により、電圧制御発振器の出力信号の周波数および位相の同期引き込みを行うPLLシンセサイザにおいて、電圧制御発振器の制御電圧Vvco をモニタし、その変動量ΔVvco が所定の範囲よりも大きいか小さいかを判定し、制御電圧の変動量ΔVvco が所定の範囲よりも小さくなったときに同期判定信号を出力するロック検出器を備える。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、送受信装置に用いられるPLLシンセサイザおよび同期引き込みを検出するロック検出器に関する。
【背景技術】
【0002】
図6は、従来の整数分周型のPLLシンセサイザの構成例を示す(非特許文献1)。図6において、整数分周型のPLLシンセサイザは、高精度の基準周波数信号を出力する基準発振器1、基準分周器2、位相比較器3、ループフィルタ4、電圧制御発振器(VCO)5、分周比が可変かつ整数である可変整数分周器6Aにより構成される。
【0003】
電圧制御発振器5の出力信号は、分岐して可変整数分周器6Aに入力され、分周して位相比較器3の一方の入力としてフィードバックされる。基準発振器1から出力される基準周波数信号は基準分周器2で分周され、位相比較器3の他方の入力として与えられる。位相比較器3は、2つの入力信号の位相比較を行い、その出力信号をループフィルタ4を介して電圧制御発振器5に与え、基準周波数に対応する発振周波数になるように制御する。
【0004】
このような構成のPLLシンセサイザにおいて、引き込み時間を短縮するためは基準分周器2の出力周波数を高くする必要がある。ここで、基準分周器2の初期の出力周波数をfr=Δfとし、可変整数分周器6Aがとる分周比を
…,N−1,N,N+1,…
とすると、引き込み後の電圧制御発振器5の出力周波数は、
…,(N−1)Δf,NΔf,(N+1)Δf,…
となり、間隔Δfの周波数チャネルを有することになる。
【0005】
引き込み時間を短縮するために、基準分周器2の出力周波数をL倍(Lは整数)であるfr=LΔfとし、可変整数分周器6Aがとる分周比を
…,N/L−1,N/L,N/L+1,…
とすると(N/Lは整数)、引き込み後の電圧制御発振器5の出力周波数は、
…,(N−L)Δf,NΔf,(N+L)Δf,…
となる。このとき、周波数は間隔LΔfで変化するので、間隔Δfの周波数チャネルに対して使用できない周波数チャネルが生じ、必ずしも収束時間を短縮できない問題がある。
【0006】
図7は、従来の分数分周型(フラクショナルN)のPLLシンセサイザの構成例を示す。図6に示す整数分周型のPLLシンセサイザとの違いは、可変整数分周器6Aに代えて可変分数分周器6Bを用いるところにある。
【0007】
基準分周器2の出力周波数をL倍(Lは整数)であるfr=LΔfとし、可変分数分周器6Bがとる分周比を
N/L,(N+1)/L,(N+2)/L,…
とすると、引き込み後の電圧制御発振器5の出力周波数は、
NΔf,(N+1)Δf,(N+2)Δf,…
となり、周波数は間隔Δfで変化するので、すべての周波数チャネルを使用できることになる。
【0008】
図8は、可変分数分周器6Bの構成例を示す。図8において、可変分数分周器6Bは、可変分周器61とアキュムレータ(ACC)62を用いて構成される。アキュムレータ62は、基準分周器2から基準周波数信号をクロックとして入力し、その1クロックごとにnずつインクリメントし、その内容がm以上になるとオーバーフロー信号を出力し、可変分周器61の分周比をNからN+1に切り替える。
【0009】
すなわち、アキュムレータ62ではα個のクロック入力後の内容はαnになる。ここで、α>1,n≧0,m>nの関係がある整数である。αn≧mとなったときに、アキュムレータ62はオーバーフロー信号を出力し、可変分周器61の分周比をN+1にすると同時に内容をαn−mとし、再び1クロックごとにインクリメントを行う。このように、アキュムレータ62はmクロック中n回オーバーフローを起こすので、可変分周器61の分周比はmクロック中n回はN+1で、残りの(m−n)回はNになる。したがって、このmクロックの1クロック当たりの平均分周比は、
((N+1)n+N(m−n))/m=N+n/m
となる。ここで、m>nなのでn/m<1となる。
【0010】
例えば、m=8,n=3とすると、クロック入力ごとにアキュムレータ62の内容は3,6と累算される。次のクロック入力で9となるが、このときオーバーフローを起こし、8を引いた残りの1を初期値として累算動作を継続する。この結果、アキュムレータ62の内容は、
3,6,,4,7,,5,,3,…
と変化し、8クロックに対して下線を引いた3回のオーバーフローを起こす。可変分周器61は、オーバーフロー信号に応じてその分周比をNからN+1に変更する。したがって、分周比は8クロック中3回がN+1、5回がNとなるので、平均分周比はN+3/8となる。
【0011】
以上説明したように、分数分周型(フラクショナルN)PLLシンセサイザは、可変周波数ステップ幅を増やすことなく、基準分周器2の出力周波数を高くすることができるので、引き込み時間を短縮できる。
【0012】
しかし、この方法では位相比較器3の出力がmクロックの周期性をもって変化するので、電圧制御発振器5の制御電圧が周期性をもち、電圧制御発振器5の出力はスプリアスを生じる。このスプリアスは、PLLシンセサイザの周波数が一定である定常状態においてチャネル間干渉の原因となり、望ましくない。
【0013】
このスプリアスを低減する方法として、図9に示す位相誤差拡散回路が用いられる(非特許文献2,3)。図9において、アキュムレータ(ACC)62−1〜62−4は縦属に接続され、それぞれのオーバーフロー信号OVF1〜OVF4が直接または遅延素子(τ)63を介して加算器64に入力され、加算器64の出力が可変分周器61に与えられる。ここで、遅延素子63は1クロックだけ信号を遅らせる。
【0014】
1段目のACC62−1は、オーバーフローを起こすとその1クロックで分周比を+1とする。2段目のACC62−2は、ACC62−1の出力a1を毎クロック累積した結果として生じたOVF2により分周比を+1とし、次のクロックでは−1とする。3段目のACC62−3は、ACC62−2の出力a2を累積してOVF3で+1、次のクロックで−2、さらに次のクロックで+1とする。4段目のACC62−4は、ACC62−3の出力a3を累積してOVF4で+1、次のクロックで−3、次のクロックで+3、次のクロックで−1とする。
【0015】
これらの信号を受けた加算器64は、分周比Nと分周比変化分の総和を可変分周器61の分周比に設定する。この結果、分周比の変化が頻繁になり、分周比の変化による周波数成分は高周波数域に拡散され、低周波数域のスプリアスが低減される。ここでは、アキュムレータを4段にしたが、さらに多段に接続することにより、低周波数域のスプリアスを低減することができる。アキュムレータの段数と分周比の変化分との関係は、図10のパスカルの三角形で表される(1−z)i、i=(アキュムレータの段数−1)を展開したときのzk (0≦k≦i)の係数と等しくなる。
【非特許文献1】B.Razavi,"Design of analog CMOS integrated circuits", McGrow-Hill, pp.532-576, Aug.2001
【非特許文献2】飯塚伸夫,山川純,「局部発振回路とシンセサイザ」、トランジスタ技術SPECIAL, No.47, pp.36-53
【非特許文献3】足立寿史,他,「分数分周方式を用いた高速周波数切換シンセサイザ」,電子情報通信学会論文誌 C-1, Vol.J76-C-1, No.11, pp.445-452, 1993年11月
【発明の開示】
【発明が解決しようとする課題】
【0016】
上記の従来技術を整理すると、分数分周器を用いたPLLシンセサイザは、可変周波数ステップ幅を増やすことなく基準分周器の出力周波数を高くすることができるので、引き込み時間を短縮し、高速起動を実現することができる。しかし、電圧制御発振器の制御電圧の周期性により出力がスプリアスを生じる問題があった。一方、スプリアスを低減するために位相誤差拡散回路を用いた回路構成は、スプリアス低減効果は期待できるものの、大規模な回路構成が必要となり、消費電力が増大する問題がある。このように、従来のPLLシンセサイザでは、(1) 高速起動性、(2) 低消費電力性、(3) 定常状態における低スプリアス性の3点を同時に満足するものはなかった。
【0017】
本発明は、高速起動性、低消費電力性、定常状態における低スプリアス性を同時に満足することができるPLLシンセサイザおよび同期引き込みを検出するロック検出器を提供することを目的とする。
【課題を解決するための手段】
【0018】
第1の発明は、入力する制御信号に応じた発振周波数の信号を出力する電圧制御発振器と、電圧制御発振器の出力信号を分岐して入力し、可変設定される分周比で分周して出力する可変分周器と、高精度の基準周波数信号を出力する基準発振器と、基準周波数信号を所定の分周比で分周して出力する基準分周器と、基準分周器の出力信号と可変分周器の出力信号を入力して位相比較を行い、その位相差信号を出力する位相比較器と、位相差信号を平滑化して制御信号として電圧制御発振器に与えるループフィルタとを備え、電圧制御発振器の出力信号を可変分周器を介して位相比較器にフィードバックする位相同期ループ(PLL)構成により、基準分周器の出力信号に対して電圧制御発振器の出力信号の周波数および位相の同期引き込みを行うPLLシンセサイザにおいて、電圧制御発振器の制御電圧Vvco をモニタし、その変動量ΔVvco が所定の範囲よりも大きいか小さいかを判定し、制御電圧の変動量ΔVvco が所定の範囲よりも小さくなったときに同期判定信号を出力するロック検出器を備える。
【0019】
第2の発明は、第1の発明におけるPLLシンセサイザにおいて、可変分周器は、分周比が整数である可変整数分周器と、1クロック当たりの平均分周比が分数で表される可変分数分周器としての機能を有し、外部からの切換信号によりこの2つの分周器の機能を切り換える手段を含む切換型可変分周器であり、基準分周器は、外部からの切換信号により分周比の切り換えが可能な切換型基準分周器であり、切換型可変分周器を可変分数分周器として機能させ、かつ切換型基準分周器の出力信号の周波数が電圧制御発振器の出力信号の周波数チャネル間隔より大きくなるようにその分周比を設定する分数分周モードと、切換型可変分周器を可変整数分周器として機能させ、かつ切換型基準分周器の出力信号の周波数が電圧制御発振器の出力信号の周波数チャネル間隔に等しくなるようにその分周比を設定する整数分周モードに対して、ロック検出器の同期判定信号の入力に応じて分数分周モードと整数分周モードとの間で切り替えを行う切換信号を切換型可変分周器および切換型基準分周器に送出する切換制御回路を備える。
【0020】
ロック検出器は、電圧制御発振器の制御電圧Vvco が常時入力される入力端子と出力端子との間に、キャパシタと増幅器を直列に接続し、増幅器に並列に増幅器の入出力間の接続をオンオフするスイッチを接続し、スイッチのオンオフに応じて電圧制御発振器の制御電圧Vvco の変動量ΔVvco を増幅して出力端子に出力する単位増幅回路と、制御電圧Vvco の変動量ΔVvco が所定の範囲にあるか否かを判定し、所定の範囲よりも小さくなったときに同期判定信号を出力する判定手段とを備える。なお、単位増幅回路を2段以上縦属に接続した構成としてもよい。
【0021】
第3の発明は、位相同期ループ(PLL)を構成する電圧制御発振器の制御電圧Vvco をモニタし、該電圧制御発振器の出力信号の周波数および位相の同期引き込み状態の検出を行うロック検出器において、電圧制御発振器の制御電圧Vvco が常時入力される入力端子と出力端子との間に、キャパシタと増幅器を直列に接続し、増幅器に並列に増幅器の入出力間の接続をオンオフするスイッチを接続し、スイッチのオンオフに応じて電圧制御発振器の制御電圧Vvco の変動量ΔVvco を増幅して出力端子に出力する単位増幅回路と、制御電圧Vvco の変動量ΔVvco が所定の範囲にあるか否かを判定し、所定の範囲よりも小さくなったときに同期引き込み完了として同期判定信号を出力する判定手段とを備える。なお、単位増幅回路を2段以上縦属に接続した構成としてもよい。
【発明の効果】
【0022】
本発明のPLLシンセサイザおよびロック検出器は、電圧制御発振器の制御電圧Vvco の変動量ΔVvco をモニタし、それが所定の範囲内になったときに同期引き込み完了として検出することができる。
【0023】
また、本発明のPLLシンセサイザは、ロック検出器により同期引き込み完了を検出し、初期状態から定常状態に遷移するまでの期間は分数分周型として動作させ、その後に整数分周型として動作させることにより、高速起動性と定常状態における低スプリアス性を実現することができる。また、その切換制御は簡単な構成で実現できるので、低消費電力性も併せて実現することができる。これにより、本発明のPLLシンセサイザは、高速起動性、低消費電力性、定常状態における低スプリアス性を同時に満足することができる。
【発明を実施するための最良の形態】
【0024】
(本発明のPLLシンセサイザの実施形態)
図1は、本発明のPLLシンセサイザの実施形態を示す。図1において、本実施形態のPLLシンセサイザは、高精度の基準周波数信号を出力する基準発振器1、分周比の切り換えが可能な切換型基準分周器11、位相比較器3、ループフィルタ4、電圧制御発振器(VCO)5、可変分数分周器と可変整数分周器の切り換えが可能な切換型可変分周器12、切換型可変分周器12の切り換えを制御し、かつその切り換えに対応させて切換型基準分周器11の分周比を切り換える切換制御回路13と、ループフィルタ4の出力信号(電圧制御発振器5の制御電圧Vvco )をモニタしてその変動から同期引き込みの完了を判定し、同期判定信号として切換制御回路13に与えるロック検出器14により構成される。なお、電圧制御発振器5の出力段に分周器7を備え、電圧制御発振器5の出力信号を分周して取り出すようにしてもよい。
【0025】
ここで、基準発振器1の出力信号の周波数をfr 、切換型可変分周器12の可変分数分周器または可変整数分周器の設定に対応して分周比が設定された切換型基準分周器11の出力信号の周波数をff またはfi (ff >fi )、電圧制御発振器5の出力信号の周波数をfv とする。
【0026】
本実施形態におけるPLLシンセサイザとしての基本的な動作は従来構成と同様である。すなわち、電圧制御発振器5の出力信号(fv )は、分岐して切換型可変分周器12に入力され、分周して位相比較器3の一方の入力としてフィードバックされる。基準発振器1の出力信号(基準周波数信号(fr ))は切換型基準分周器11で分周され、位相比較器3の他方の入力(位相比較信号(ff ,fi ))として与えられる。位相比較器3は、2つの入力信号の位相比較を行い、その出力信号をループフィルタ4を介して電圧制御発振器5に与え、所定の発振周波数になるように制御する。
【0027】
本実施形態の特徴とする制御手順について図2を参照して説明する。本実施形態のPLLシンセサイザは、初期状態(休止状態)から定常状態に遷移するまでの起動状態では分数分周モードで動作し、定常状態に移行いた後は整数分周モードに切り換える構成である。その切換タイミングは、ロック検出器14がループフィルタ4の出力信号である電圧制御発振器5の制御電圧Vvco をモニタし、その変動量ΔVvco が閾値Vth未満になったときであり、同期引き込完了とみなして出力する同期判定信号に応じて切換制御回路13が分数分周モードから整数分周モードに切り換える。以下、詳しく説明する。
【0028】
まず、定常状態になるまでの分数分周モード(S1〜S3)では、切換制御回路13は切換型基準分周器11の分周比をfr /ff に設定し、基準周波数信号(fr )から位相比較信号(ff )を生成する。なお、位相比較信号の周波数ff は、電圧制御発振器5の出力信号(fv )の周波数チャネル間隔より大きい。また、切換制御回路13は切換型可変分周器12を分数分周器としてその分周比を
v /ff =Nv +n/m
に設定する。なお、Nv は整数であり、n/m<1である。
【0029】
以上の分数分周モードにより初期状態から位相および周波数の同期引き込み動作を行い、ロック検出器14がループフィルタ4の出力信号である電圧制御発振器5の制御電圧Vvco をモニタする。そして、制御電圧Vvco の変動量ΔVvco と閾値Vthを比較し、ΔVvco <Vthとなったときに、同期引き込完了とみなして同期判定信号を出力し、切換制御回路13は分数分周モードから整数分周モードに移行する。
【0030】
整数分周モード(S2,S4,S5)では、切換型基準分周器11の分周比をfr /fi に切り換え、基準周波数信号(fr )から位相比較信号(fi )を生成する。このときの位相比較信号の周波数fi は、電圧制御発振器5の出力信号(fv )の周波数チャネル間隔と等しい。すなわち、ロック検出したときに、位相比較信号の周波数が周波数fv の周波数チャネル間隔に等しい周波数fi になるように切換型基準分周器11の分周比を切り換える。また、切換制御回路13は切換型可変分周器12を整数分周器としてその分周比をfv /fi に切り換え、位相および周波数の同期動作を行う。
【0031】
本発明のPLLシンセサイザでは、以上説明したように最初は分数分周モードで同期引き込み動作を行い、電圧制御発振器5の制御電圧Vvco の変動量ΔVvco をモニタして発振周波数が一定値に収束したとみなしたときに整数分周モードに切り換える。このように、初期状態から定常状態になるまでは分数分周モードで動作させることにより周波数が一定値に収束する時間を短縮でき、さらに定常状態において整数分周モードで動作させることによりスプリアスの発生を抑制することができる。
【0032】
ところで、ロック検出器14は、電圧制御発振器5の制御電圧Vvco の変動量ΔVvco が所定の範囲内に収束したかどうかを判定する。したがって、ループフィルタ4の出力から電圧制御発振器5の制御電圧Vvco の変動量ΔVvco を検出し、さらに閾値Vthとの比較を高精度に行う必要があるが、できるだけ簡単な構成で実現することが望まれる。
【0033】
(ロック検出器14の構成例)
図3は、ロック検出器14の構成例を示す。図において、ロック検出器14は、複数n段接続した単位増幅回路21−1〜21−nと、量子化器22と、判定回路23を直列に接続した構成である。単位増幅回路21は、入出力端子間にキャパシタ211と増幅器212を直列に接続し、増幅器212に並列にスイッチ213を接続した構成である。スイッチ213は、クロックφの立ち上がり(または立ち下がり)に応じてオン(閉)となり、クロックφの立ち下がり(または立ち上がり)に応じてオフ(開)となる。このクロックφの発生源については省略している。
【0034】
図4は、ロック検出器14の単位増幅回路21の動作例を示す。電圧制御発振器5の制御電圧Vvco は、入力端子を介して単位増幅回路21に常時入力されており、スイッチ213がオンのタイミングで制御電圧Vvco と増幅器212の中心電圧Vref の差電圧がキャパシタ211に蓄えられる。そして、スイッチ213のオフのタイミングで、スイッチ213のオン時の制御電圧Vvco とスイッチ213のオフ時の制御電圧Vvco の差分(制御電圧Vvco の変動)ΔVvco だけ、キャパシタ211と増幅器212の接続点の電位を押し上げ、増幅器212がこの電位変化を増幅して次段の単位増幅器回路21に与える。そして、同様に電圧制御発振器5の制御電圧の変動量ΔVvco が増幅され、最終段の単位増幅器回路21から信号Vout として出力される。
【0035】
信号Vout は、量子化器22で量子化され、次段の判定回路23で量子化された値と所定の閾値Vthが比較される。判定回路23は、量子化器22の出力値が閾値以内(制御電圧Vvco の変動量ΔVvco が所定値以内)であれば同期引き込み完了と判定し、閾値を超えていれば同期引き込み未完了と判定し、それぞれ対応する同期判定信号を切換制御回路13に出力する。
【0036】
なお、ロック検出器14の単位増幅回路21は、図5に示すように1段のみでも構成することが可能である。
【0037】
このようなロック検出器14を用いることにより、簡単な構成で高精度のロック検出を実現することができる。さらに、この切換型基準分周器11および切換型可変分周器12の切り換えを行うPLLシンセサイザの分周モード切り換え機構は、簡単な構成で実現できるので、低消費電力性、高速起動性、定常状態における低スプリアス性を同時に達成することができる。
【0038】
また、図3または図5に示すロック検出器14は、図1に示す分数分周型と整数分周型を切り替えるPLLシンセサイザに限らず、例えば図6に示す従来の整数分周型のPLLシンセサイザや図7に示す従来の分数分周型のPLLシンセサイザなど、さらに一般的な位相同期ループ(PLL)の同期引き込み状態を検出する手段として用いることができる。
【図面の簡単な説明】
【0039】
【図1】本発明のPLLシンセサイザの実施形態を示す図。
【図2】本発明のPLLシンセサイザの特徴とする制御手順を示すフローチャート。
【図3】ロック検出器14の構成例を示す図。
【図4】ロック検出器14の動作例を示す図。
【図5】ロック検出器14の他の構成例を示す図。
【図6】従来の整数分周型のPLLシンセサイザの構成例を示す図。
【図7】従来の分数分周型のPLLシンセサイザの構成例を示す図。
【図8】アキュムレータで可変分数分周器を構成したPLLシンセサイザの構成例を示す図。
【図9】位相誤差拡散回路を用いた可変分数分周器の構成例を示す図。
【図10】アキュムレータの段数と分周比の変化分を示す図。
【符号の説明】
【0040】
1 基準発振器
2 基準分周器
3 位相比較器
4 ループフィルタ
5 電圧制御発振器(VCO)
6A 可変整数分周器
6B 可変分数分周器
7 分周器
11 切換型基準分周器
12 切換型可変分周器
13 切換制御回路
14 ロック検出器
21 単位増幅回路
211 キャパシタ
212 増幅器
213 スイッチ
22 量子化器
23 判定回路
61 可変分周器
62 アキュムレータ(ACC)
63 遅延素子(τ)
64 加算器

【特許請求の範囲】
【請求項1】
入力する制御信号に応じた発振周波数の信号を出力する電圧制御発振器と、
前記電圧制御発振器の出力信号を分岐して入力し、可変設定される分周比で分周して出力する可変分周器と、
高精度の基準周波数信号を出力する基準発振器と、
前記基準周波数信号を所定の分周比で分周して出力する基準分周器と、
前記基準分周器の出力信号と前記可変分周器の出力信号を入力して位相比較を行い、その位相差信号を出力する位相比較器と、
前記位相差信号を平滑化して前記制御信号として前記電圧制御発振器に与えるループフィルタとを備え、
前記電圧制御発振器の出力信号を前記可変分周器を介して前記位相比較器にフィードバックする位相同期ループ(PLL)構成により、前記基準分周器の出力信号に対して前記電圧制御発振器の出力信号の周波数および位相の同期引き込みを行うPLLシンセサイザにおいて、
前記電圧制御発振器の前記制御電圧Vvco をモニタし、その変動量ΔVvco が所定の範囲よりも大きいか小さいかを判定し、前記制御電圧の変動量ΔVvco が所定の範囲よりも小さくなったときに同期判定信号を出力するロック検出器を備えた
ことを特徴とするPLLシンセサイザ。
【請求項2】
入力する制御信号に応じた発振周波数の信号を出力する電圧制御発振器と、
前記電圧制御発振器の出力信号を分岐して入力し、可変設定される分周比で分周して出力する可変分周器と、
高精度の基準周波数信号を出力する基準発振器と、
前記基準周波数信号を所定の分周比で分周して出力する基準分周器と、
前記基準分周器の出力信号と前記可変分周器の出力信号を入力して位相比較を行い、その位相差信号を出力する位相比較器と、
前記位相差信号を平滑化して前記制御信号として前記電圧制御発振器に与えるループフィルタとを備え、
前記電圧制御発振器の出力信号を前記可変分周器を介して前記位相比較器にフィードバックする位相同期ループ(PLL)構成により、前記基準分周器の出力信号に対して前記電圧制御発振器の出力信号の周波数および位相の同期引き込みを行うPLLシンセサイザにおいて、
前記可変分周器は、分周比が整数である可変整数分周器と、1クロック当たりの平均分周比が分数で表される可変分数分周器としての機能を有し、外部からの切換信号によりこの2つの分周器の機能を切り換える手段を含む切換型可変分周器であり、
前記基準分周器は、外部からの切換信号により分周比の切り換えが可能な切換型基準分周器であり、
前記電圧制御発振器の前記制御電圧Vvco をモニタし、その変動量ΔVvco が所定の範囲よりも大きいか小さいかを判定し、前記制御電圧の変動量ΔVvco が所定の範囲よりも小さくなったときに同期判定信号を出力するロック検出器と、
前記切換型可変分周器を前記可変分数分周器として機能させ、かつ前記切換型基準分周器の出力信号の周波数が前記電圧制御発振器の出力信号の周波数チャネル間隔より大きくなるようにその分周比を設定する分数分周モードと、前記切換型可変分周器を前記可変整数分周器として機能させ、かつ前記切換型基準分周器の出力信号の周波数が前記電圧制御発振器の出力信号の周波数チャネル間隔に等しくなるようにその分周比を設定する整数分周モードに対して、前記同期判定信号の入力に応じて分数分周モードと整数分周モードとの間で切り替えを行う前記切換信号を前記切換型可変分周器および前記切換型基準分周器に送出する切換制御回路を備えた
ことを特徴とするPLLシンセサイザ。
【請求項3】
請求項1または請求項2に記載のPLLシンセサイザにおいて、
前記ロック検出器は、
前記電圧制御発振器の制御電圧Vvco が常時入力される入力端子と出力端子との間に、キャパシタと増幅器を直列に接続し、増幅器に並列に増幅器の入出力間の接続をオンオフするスイッチを接続し、スイッチのオンオフに応じて前記電圧制御発振器の制御電圧Vvco の変動量ΔVvco を増幅して出力端子に出力する単位増幅回路と、
前記制御電圧Vvco の変動量ΔVvco が所定の範囲にあるか否かを判定し、所定の範囲よりも小さくなったときに前記同期判定信号を出力する判定手段と
を備えたことを特徴とするPLLシンセサイザ。
【請求項4】
請求項3に記載のPLLシンセサイザにおいて、
前記単位増幅回路を2段以上縦属に接続した構成であることを特徴とするPLLシンセサイザ。
【請求項5】
位相同期ループ(PLL)を構成する電圧制御発振器の制御電圧Vvco をモニタし、該電圧制御発振器の出力信号の周波数および位相の同期引き込み状態の検出を行うロック検出器において、
前記電圧制御発振器の制御電圧Vvco が常時入力される入力端子と出力端子との間に、キャパシタと増幅器を直列に接続し、増幅器に並列に増幅器の入出力間の接続をオンオフするスイッチを接続し、スイッチのオンオフに応じて前記電圧制御発振器の制御電圧Vvco の変動量ΔVvco を増幅して出力端子に出力する単位増幅回路と、
前記制御電圧Vvco の変動量ΔVvco が所定の範囲にあるか否かを判定し、所定の範囲よりも小さくなったときに同期引き込み完了として同期判定信号を出力する判定手段と
を備えたことを特徴とするロック検出器。
【請求項6】
請求項5に記載のロック検出器において、
前記単位増幅回路を2段以上縦属に接続した構成であることを特徴とするロック検出器。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate

【図4】
image rotate

【図5】
image rotate

【図6】
image rotate

【図7】
image rotate

【図8】
image rotate

【図9】
image rotate

【図10】
image rotate


【公開番号】特開2007−329716(P2007−329716A)
【公開日】平成19年12月20日(2007.12.20)
【国際特許分類】
【出願番号】特願2006−159525(P2006−159525)
【出願日】平成18年6月8日(2006.6.8)
【出願人】(000004226)日本電信電話株式会社 (13,992)
【Fターム(参考)】