説明

Fターム[5C006BC12]の内容

液晶表示装置の制御 (150,375) | 表示器駆動回路 (12,655) | 信号(セグメント)側駆動回路 (2,784) | デジタル駆動回路 (1,138)

Fターム[5C006BC12]に分類される特許

101 - 120 / 1,138


【課題】表示パネルを駆動するためのデータドライバ及び該データドライバを備えるディスプレイ装置を提供する。
【解決手段】表示パネルと、マスタークロック信号、デジタルデータ及び駆動指示信号を提供するタイミングコントローラと、それぞれマスタークロック信号を受信し、デジタルデータを受信及び保存し、保存されたデジタルデータによる駆動信号を生成し、対応する駆動信号を表示パネルに提供する複数のデータドライバを備えるデータライン駆動部と、を備えることを特徴とするディスプレイ装置。 (もっと読む)


【課題】容量線を有する電気光学装置を駆動する駆動回路にあって、画素電極へのデータ
の書き込みが終了したときの容量線を所定電位にする。
【解決手段】画素110は、走査線112が選択されたときに導通状態になる画素スイッ
チング素子と、一端が画素容量及び画素スイッチング素子に接続され、他端が容量線13
2に接続される補助容量とを含む。電気光学装置1は、n(nは2以上の整数)本の走査
線112を一組とし、一組毎に走査線112を選択する走査線駆動回路130と、選択さ
れたn本の走査線112に対応する画素110に対し、n本のデータ線114を介してデ
ータ信号を供給するデータ線駆動回路140と、選択されたn本の走査線112に対応し
て設けられたn本の容量線132に印加する電圧を、走査線112が選択されたときに第
1電圧とし、しかる後に第2電圧にシフトさせる容量線駆動回路150とを備える。 (もっと読む)


【課題】 液晶表示装置において、ゲート線の延在方向の画素のTFT素子の書き込み時間のばらつきを低減する。
【解決手段】 複数本のゲート線と複数本のドレイン線がマトリクス状に配置された表示パネルと、各ドレイン線にデータ信号を出力するデータドライバとを有する表示装置であって、前記データドライバは、前記複数本のドレイン線を複数のブロックに分割し、各ブロックのドレイン線へデータ信号を出力するタイミングをブロック毎に設定する内部コントロール信号を生成する内部コントロール信号生成回路と、前記ブロックの分割の設定、前記データ信号を出力するタイミングの遅延方向および遅延幅の設定、内部コントロール信号の立ち上がりおよび立ち下がりの設定を記録したレジスタ回路とを有する。 (もっと読む)


【課題】信号品質を維持しながら画像信号を信号線を介して転送する際のノイズの発生を抑制させる。
【解決手段】画像データをLCDコントローラーから複数の信号線を有する伝送ケーブルを介してLCDに転送して画面表示を行なう場合に、画像データを先頭ラインから順に信号線D0〜D3の数に応じて複数ラインずつ入力し、入力した各ラインにおける画像データのP/T値をそれぞれ計算して割り付け判定用値P/Tとし、割り付け判定用値P/Tが大きい画像データを信号線D0〜D3のうちでグランド線GNDとのループ面積が小さな信号線に割り付けて転送する。これにより、信号の品質を維持しながら、全体で発生する放射ノイズを低減させることができる。 (もっと読む)


【課題】 高速の駆動を可能にしつつ低発熱を実現することができる液晶パネルのソースドライバを提供する。
【解決手段】 画像データに応じた電圧が極性反転された直後の第1所定の期間には、液晶パネルの各列端子が出力端子及び第2スイッチ素子を介して共通ラインに短絡される一方、第1出力増幅手段がハイインピーダンス状態になり、第2出力増幅手段の出力信号が第3スイッチ素子を介して差動増幅手段にフィードバックされ、第1所定の期間終了後から画像データに応じた電圧が次に極性反転されるまでの間内において第1出力増幅手段の出力信号は出力端子にスイッチ素子を介することなく供給される一方、第4スイッチ素子を介して差動増幅手段にフィードバックされ、第2出力増幅手段の出力信号は第1スイッチ素子及び第4スイッチ素子を介して差動増幅手段にフィードバックされる。 (もっと読む)


【課題】素子数、Pch/Nch間の配線接続数、面積を抑制したデコーダを備えたデータドライバ。
【解決手段】第1のレベル電圧群を受けNビットデータの下位Lビットから選択した電圧を出力する第1のサブデコーダ(SD)と、第2のレベル電圧群を入力し、下位Lビットから選択した電圧を出力する第2のSDと、第1、第2のサブデコーダで選択した電圧から上位Mビットによって1つを選択する第3のSDと、第3のレベル電圧群の中から下位Pビットによって選択した電圧を出力する第4のSDと、第4のサブデコーダから出力された電圧から上位Qビットによって選択した1つを選択する第5のSDと、第1のSDの出力と第4のSD出力の間を、Kビットに基づき導通、非導通を制御する第6のSDと、を備え、第1、第2、第3のSDは、第1極性、第4、第5、第6のSDは、第2極性のスイッチからなる。 (もっと読む)


【課題】表示データの持つ色数に合わせ、ラダー抵抗に流れる定常電流を最適化すること。
【解決手段】本発明に係る液晶駆動装置は、複数のドレイン電極とゲート電極、および液晶層の対向側にあるコモン電極のそれぞれに対し、所定の電圧を印加して表示を実現する、アクティブマトリクス型液晶パネルに対し、該ドレイン電極へ表示データに応じた電圧レベルの階調電圧を印加する。前記液晶駆動装置は、入力される電源電圧から複数レベルの正極性用と負極性用の基準電圧を生成する第1と第2のラダー抵抗と、該基準電圧を安定化する正極性用と負極性用のボルテージフォロア回路と、該正極性用と負極性用の基準電圧を外部から入力される交流化信号に応じて選択するスイッチと、選択された該基準電圧から前記階調電圧を生成する第3のラダー抵抗を含む。 (もっと読む)


【課題】低消費電力化を実現できる表示制御回路、及び表示装置を提供する。
【解決手段】本発明に係る表示制御回路は、表示画像データ記憶装置217、比較器218、比較結果記憶装置220、比較結果記憶装置制御部219、表示画像データ記憶装置制御部216、データラッチ部221を備える。記憶装置読み出し表示モード時には、表示画像データ記憶装置217に対して表示画像データを読み出す第1動作と、データラッチ部221に保持されている1ライン前に表示した表示画像データを再度表示するように読み込む第2動作と、表示画像データ記憶装置制御部216に保持されている1読み出し前の表示画像データをデータラッチ部221に取り込む第3動作を具備する。 (もっと読む)


【課題】液晶装置において、消費電力を抑制しつつ長い書込期間を確保する。
【解決手段】液晶装置1を提供する。液晶装置1は、表示すべき階調に応じた大きさのデ
ータ信号を生成しデータ信号生成回路211と、プリチャージ信号Vpreを生成するプ
リチャージ信号生成回路20とを備え、プリチャージ期間Preではプリチャージ信号V
preをデータ線103及び105に供給し、データ期間Daではデータ信号をデータ線
103に供給する。ただし、データ信号生成回路211は、データ信号の極性を所定数の
ドット毎に反転する。また、液晶装置1は、データ線105へのプリチャージ信号Vpr
eの供給の開始からデータ線105の電圧が比較電圧に到達するまでの時間を計測し、計
測した時間に基づいて、データ期間Daにおいて、所定数のドットの各々に対応するデー
タ信号が均等な時間だけ生成されるようにデータ信号生成回路211を制御する。 (もっと読む)


【課題】低振幅のデジタル入力信号を高振幅の電圧信号に高速にレベル変換可能としレベル変換信号の安定な保持を可能とし、構成を簡易化する。
【解決手段】第1のトランジスタM1のゲートと、第2及び第3のトランジスタM2、M3の一方のトランジスタのゲートには、第1の制御信号S1が共通に入力され、第2及び第3のトランジスタM2、M3の他方のトランジスタのゲートには、第1の電源と第2の電源の電源振幅よりも低振幅の入力信号INが入力される入力端子1に接続される。第2の制御信号S2によりオン又はオフに制御されるクロックドインバータ10と、第1の出力端子3に入力が接続されたインバータ20と、第1のノード2とインバータ20の出力との間に接続され、第3の制御信号S3によりオン又はオフに制御されるスイッチSW1を備えている。 (もっと読む)


【課題】特性悪化要因を回避すると共に、チップサイズの増大を抑えること。
【解決手段】D/Aコンバータ(50)は、デジタル信号である階調データに対してデジタル/アナログ(D/A)変換を行い、アナログ信号である出力階調電圧を出力する。出力アンプ部(40)は、その第1入力がD/Aコンバータ(50)の出力に接続され、その出力が出力ノード(OUT)に接続され、その第2入力とその出力とが負帰還配線(43)を介して接続され、動作モードにおいて、制御信号(CTR)に応じて出力階調電圧を出力ノード(OUT)に出力する。テストスイッチ(41)は、出力アンプ部(40)の第1入力と第2入力間に接続され、D/Aコンバータ(50)の出力に関するテストが実施されるテストモードにおいて、テスト信号(TEST)に応じてオンし、出力階調電圧を出力ノード(OUT)に出力する。 (もっと読む)


【課題】消費電力を減少させ且つ高解像度の大画面を実現する表示装置を提供する。
【解決手段】本発明は、互いに接続され、順次に出力信号をそれぞれ生成する複数のステージを有するシフトレジスタを備える表示装置において、各ステージは、走査開始信号または前段ステージのいずれか一つからの出力信号が入力されるセット端子と、後段ステージのいずれか一つからの出力信号が入力されるリセット端子と、第1クロック信号及び第2クロック信号がそれぞれ入力される第1クロック端子及び第2クロック端子と、ゲートオフ電圧が入力されるゲート電圧端子と、少なくとも一つの出力端子とを有し、ステージのうちの隣接した二つのステージのゲート電圧端子は、二つのステージの境界線に対し実質的に対称に配置される、表示装置。 (もっと読む)


【課題】ダミー単位シフトレジスタを必要としない双方向走査型のゲート線駆動回路およびその駆動方法を提供する。
【解決手段】双方向シフトが可能な多段のシフトレジスタを備えるゲート線駆動回路において、多段のシフトレジスタの最前段の単位シフトレジスタSR1と、最後段の単位シフトレジスタSRnにはスタートパルスSPが入力される。順方向シフト時には、最後段の単位シフトレジスタSRnの出力信号Gnの活性期間が終わる時刻t3から、次のフレーム期間にスタートパルスSPが活性化される時刻t1までの間、最後段の単位シフトレジスタSRnに供給するクロック信号/CLKは非活性レベルに維持される。 (もっと読む)


【課題】反転駆動方式を用いる液晶駆動装置の平均描画速度を向上させる。
【解決手段】所定の期間を規定する第1の信号が入力され、前記第1の信号により入力が開始される第1のデータを保持する第1のラッチと、前記第1のデータを基に生成された第2のデータを正極性で出力する第1の期間を規定する第1のレジスターと、を含み、前記第1の期間は前記所定の期間よりも長く、前記第1のラッチに保持された前記第1のデータを基に生成された第3のデータを負極性で出力する第2の期間は前記所定の期間よりも短いことを特徴とする液晶駆動装置を提供する。 (もっと読む)


【課題】消費電力の上昇を抑制しつつ、シフトレジスタ回路の誤動作を防止して動作信頼性を向上させる。
【解決手段】単位シフトレジスタ回路SRは、出力端子OUTにクロック信号CLKを供給するトランジスタQ1と、出力端子OUTを放電する2つのトランジスタQ2A,Q2Bを有している。切替回路としてのトランジスタQ9A,Q9Bは、トランジスタQ1のゲートノードを入力端とするインバータの出力を、互いに相補な第1および第2制御信号VFR,/VFRに基づいて交互にトランジスタQ2A,Q2Bのゲートへ供給する。それによりトランジスタQ2A,Q2Bは交互に交互に動作/休止する。 (もっと読む)


【課題】デジタル駆動方式を採用するにあたって、画素スイッチング回路としてトランスファーゲートを用いた場合でも、画素電極に対するHレベルの電圧書き込み時間とLレベルの電圧書き込み時間との差を短縮することのできる液晶装置、並びに当該液晶装置を備えた電子機器および投射型表示装置を提供すること。
【解決手段】デジタル駆動方式の液晶装置100において、画素スイッチング回路30は、Nチャネル型トランジスター30NとPチャネル型トランジスター30Pとのトランスファーゲートからなる。Nチャネル型トランジスター30Nのチャネル長L1、チャネル幅W1、Pチャネル型トランジスター30Pのチャネル長L2、Pチャネル型トランジスター30Pのチャネル幅W2は、下式
1/L1 < W2/L2
を満たしている。 (もっと読む)


【課題】1つの信号ラインに印加される表示信号電圧の周波数を低くしたドット反転駆動を実現して、低消費電力化を図ることが可能な液晶表示装置を提供すること。
【解決手段】表示パネル100を構成するj列目の信号線S(j)を挟むようにして1列ずつ配列される表示画素Pixを、複数の表示画素Pixからなるユニット単位で薄膜トランジスタを介して接続する。各ユニット内では1列ずつ配列される表示画素Pixをi行目の走査線G(i)の1行毎に交互に信号線S(j)に薄膜トランジスタを介して接続する。また、ユニット内の最下行の表示画素と、このユニットに対して列方向に隣接する次のユニットの最上行の表示画素とは、信号線S(j)を挟むようにして1列ずつ配列される表示画素Pixのうちの同じ列の表示画素Pixとなるように薄膜トランジスタを介して接続する。このような画素構成において、表示信号電圧の極性をユニット毎に反転させる。 (もっと読む)


【課題】パワーオンまたはパワーオフ時に、液晶パネルに意図しない映像データがディスプレイされるのを防止する液晶駆動方法、これを具現するソース・ドライバ及び液晶表示装置を提供する。
【解決手段】ソース・ドライバは、複数個の出力バッファ、複数個の出力パッド及び複数個の出力バッファと複数個の出力パッドとの間に位置し、複数個の出力パッドの電気的連結状態を制御するスイッチング部を含み、該スイッチング部は、電源電圧のレベルアップまたはレベルダウンが感知されれば、既定の区間の間、複数個の出力バッファの出力信号が、対応する出力パッドを介して、液晶パネルに伝達されることを遮断しつつ、複数個の出力パッドを互いに連結するか、複数個の出力パッドから接地への放電経路を提供するかのうち少なくともいずれか一つを行うことを特徴とする液晶パネル駆動方法、これを具現するソース・ドライバ及び液晶表示装置である。 (もっと読む)


【課題】出力可能な電圧レンジを拡大し、スイッチトランジスタのゲートサイズを縮減可能とし、面積の削減を可能とする。
【解決手段】互いに重複しない第1、第2の電圧区間にそれぞれ属する第1及び第2の参照電圧群20A、20Bを出力する参照電圧発生回路20と、第1及び第2の参照電圧群を入力し、入力デジタル信号に対応した参照電圧を選択するデコーダ10を備え、デコーダは第1の参照電圧群20Aを受ける第1のサブデコーダ11と、第2の参照電圧群20Bを受ける2のサブデコーダ12と、第2のサブデコーダ12で選択された参照電圧を受け第1のサブデコーダ11又は出力端子5に出力する第3のサブデコーダ13を含む。各サブデコーダ11、12、13はバックゲートに電源電圧Vbp1、Vbp2が供給されたトランジスタMP1、MP2、MP3を含む。 (もっと読む)


【課題】 表示むらの発生が低減され高品位な表示が可能な液晶表示装置を提供する。
【解決手段】 各画素は液晶容量CLCと補助容量CCSとを備え、補助容量は画素電極PHに電気的に接続された第1電極CSHと、絶縁層を介して第1電極に対向する第2電極とを有する。液晶表示装置は、各行の画素に属する第2電極を互いに接続する複数のCSバスラインCSBLを有し、複数のCSバスラインのいずれかを介して第2電極に、1垂直走査時間内に複数回振動する振動電圧(Vadd)が印加され、任意の行に属する画素の第2電極に印加される振動電圧は実質的に等しい。振動電圧は、第1振動電圧と、第1振動電圧と異なる第2振動電圧を含み、任意の垂直走査時間において、互いに隣接する2行の内の一方の行に属する画素の第2電極に第1振動電圧が印加され、他方の行に属する画素の第2電極に第2振動電圧が印加される。 (もっと読む)


101 - 120 / 1,138