説明

Fターム[5E082CC13]の内容

固定コンデンサ及びコンデンサ製造装置 (37,594) | 複合コンデンサ (1,118) | 結線型 (273) | 並列 (204)

Fターム[5E082CC13]に分類される特許

1 - 20 / 204


【課題】一定水準のESRを具現しながら、同一容量の積層セラミック電子部品におけるQ値の選択幅を広げる。
【解決手段】複数の誘電体層111が積層されたセラミック素体110と、セラミック素体110の内部に形成された第1及び第2内部電極131、132とを含み、第1及び第2内部電極131、132は、銅が80から99.9wt%、及び、ニッケルが0.1から20wt%を含み、周波数が1000MHz以下である積層セラミック電子部品を形成する。 (もっと読む)


【課題】 実装面積をより小さくすることができ、かつ、耐振動性を向上させることが可能な4端子型セラミックコンデンサを提供する。
【解決手段】 4端子型セラミックコンデンサ1は、直方体状のセラミックコンデンサ部10と、対向する側面10a,10bに形成された一対の電極20,21と、一対の電極20,21それぞれに接続されたヘアピン状のリード線30,31とを備える。リード線30(31)は、側面10a(10b)の長手方向に伸びる一対の直線部30a,30b(31a,31b)と、該一対の直線部30a,30b(31a,31b)の端部同士を滑らかに接続する湾曲部30c(31c)とを含む。一方の直線部30a(31a)は電極20(21)に接続され、他方の直線部30b(31b)は電極20(21)と離間して設けられ、湾曲部30c(31c)は、平面視した場合に、側面10a(10b)に対して垂直な方向に伸びる。 (もっと読む)


【課題】本発明は積層セラミックキャパシタに関する。
【解決手段】本発明による積層セラミックキャパシタは、複数の誘電体層が積層されたセラミック素体と、上記複数の誘電体層に形成される複数の内部電極と、上記内部電極が形成されない誘電体層のマージン部に形成され、気孔率が10%以下であるマージン部誘電体層と、上記セラミック素体の外表面に形成される外部電極とを含んでよい。 (もっと読む)


【課題】メタリコン接続につき高信頼性を有する金属化フィルムコンデンサの製造方法を提供する。
【解決手段】金属化高分子フィルムコンデンサの製造方法であって、巻回したフィルムコンデンサ素子の幅方向両端のメタリコン端面部の金属溶射される部位に、平均粒径が5〜100μmであるオレイン酸アミド、エルカ酸アミド、ステアリン酸アミド、ベヘニン酸アミドからなるグループから選ばれた少なくとも一種以上の脂肪酸アミド化合物を10〜30mg/cm付着させた後に、溶射ガンにて金属を溶射して、前記メタリコン部を形成する。 (もっと読む)


【課題】本発明は、積層セラミックキャパシタに関する。
【解決手段】本発明の一実施形態による積層セラミックキャパシタは、セラミック素体と、上記セラミック素体の内部に形成され、上記セラミック素体の第1面及び上記第1面と連結された第3面または第4面に露出し、上記第1面に露出した領域のうち一部が互いに重なる引出し部を有する第1及び第2内部電極と、上記セラミック素体の第1面及び上記第1面から延長されて上記第1面と連結された第3面または第4面に形成され、上記引出し部と夫々連結される第1及び第2外部電極と、上記セラミック素体の第1面、上記第1面と連結された第3面及び第4面に形成される絶縁層と、を含む。 (もっと読む)


【課題】材料的な制約を受けることなく且つ汎用的な構造を含む場合にも適用可能であって、電歪振動を抑制することが可能な積層型コンデンサを提供すること。
【解決手段】誘電体セラミックスによって形成された素体及びその素体内部においてセラミックス層を挟んで重なりあうように配置された複数の内部電極4a,4bを有する積層体2と、を備え、複数の内部電極4a,4bを含むコンデンサ領域CAと、複数の内部電極4a,4bによって生じる電歪現象を低減させ音鳴きを抑制するための第一抑制領域EA及び第二抑制領域DAとが形成されており、第一抑制領域EAはコンデンサ領域CAに隣接し、第二抑制領域DAの厚みは複数の内部電極4a,4bの配置態様に応じて定められるものである。 (もっと読む)


【課題】特性のばらつきが少なく、小型で高容量の電子部品を、低コストで製造することが可能な積層型電子部品の製造方法を提供すること。
【解決手段】グリーンシートに所定パターンで電極ペースト膜を形成する工程と、グリーンシートを積層して積層体4aを準備する工程と、積層体を、支持基板36の粘着層34に付着する工程と、積層方向と直交する第1方向に沿って、支持基板は切断せずに積層体を切断して端子電極接続面15a,15bを形成し、積層方向および第1方向と直交する第2方向に沿って、積層体および支持基板を切断してギャップ面16を形成し、支持基板と一体化された棒状体38を得る工程と、ギャップ面が同一平面に配置されるように複数の棒状体38を並べ、ギャップ面16に、セラミックペースト42を塗布する工程と、粘着層の粘着力を弱め、積層体2aと支持基板36とを分離する工程とを有することを特徴とする。 (もっと読む)


【課題】内部電極の露出部にめっき膜を析出させるにあたって、より確実なめっき成長を実現するため、いずれの内部電極も存在しない外層部にダミー導体を形成したとき、積層セラミック電子部品の信頼性、たとえばBDVが低下することがあった。
【解決手段】高さ方向に沿って2枚以上の外層ダミー導体7を所定間隔で連続的に配置することにより、複数の外層ダミー群31を形成する。外層ダミー群31内における外層ダミー導体7同士の間隔をd、外層ダミー群31同士の間隔をg、としたとき、gがdより大きくなるようにする。これによって、めっき析出ポイントを確保しつつ、外層ダミー群31同士の間隔を遠ざけることにより、外層ダミー導体7による内部電極3,4の押圧を緩和することができ、局所的に内部電極間距離が短くなることを防止でき、BDVの低下を防止できる。 (もっと読む)


【課題】誘電体フィルムの表面に蒸着された蒸着膜中の粒界面積の減少と格子欠陥の修復を図り、電気抵抗率の小さな金属化フィルムコンデンサの内部電極を構成する金属化フィルムとその製造方法を提供する。
【解決手段】金属化フィルムコンデンサ10を構成する誘電体フィルム1と該誘電体フィルム1の表面に配された内部電極層2とからなる金属化フィルム4の製造方法であって、誘電体フィルム1の表面に金属を蒸着させ(蒸着金属2”)て金属蒸着膜2’とし、冷間加工にて金属蒸着膜2’の結晶内に加工歪を導入し、誘電体フィルム1と加工歪を導入した金属蒸着膜2’からなる中間体3を製造する第1のステップ、中間体3を熱処理し、金属蒸着膜2’の少なくとも一部を再結晶化して内部電極層2とし、誘電体フィルム1と内部電極層2とからなる金属化フィルム4を製造する第2のステップからなる。 (もっと読む)


【課題】内部電極層用導電性ペースト組成物及びそれを含む積層セラミックコンデンサを提供する。
【解決手段】本発明による内部電極層用導電性ペースト組成物は金属粉末100モルと、セラミック粉末0.5〜4.0モルと、シリカ(SiO2)粉末0.03〜0.1モルと、を含むことができる。本発明の一実施形態による内部電極用導電性ペースト組成物は、内部電極の焼成収縮温度を高め、内部電極の連結性を向上させることができる。また、誘電体層の緻密度を向上させ、耐電圧特性、信頼性及び誘電特性を向上させることができる。 (もっと読む)


【課題】耐湿性の良好な積層セラミックコンデンサを提供する。
【解決手段】内部電極21が形成された複数の第1のセラミック層22を積層してなる有効層20と、前記有効層20を挟むように内部電極が形成されていない複数の第2のセラミック層31を積層してなる一対の保護層30とを有する積層体10と、該積層体10の外面に形成され前記内部電極21と電気的に接続した外部電極40とを備えた積層セラミックコンデンサにおいて、前記第1のセラミック層21及び第2のセラミック層31はそれぞれSiO2が添加されたセラミック材料からなり、且つ、前記保護層は相対的に互いにSiO2濃度が異なる複数の第2のセラミック層31H,31Lを積層してなる。 (もっと読む)


【課題】 外部電極における下地電極の厚みが薄い場合でも、湿中負荷試験における不良を少なくできる積層セラミックコンデンサを提供する。
【解決手段】 誘電体層5と内部電極層7とが交互に積層されたコンデンサ本体1と、該コンデンサ本体1の前記内部電極層7が露出した端面1aおよび該端面1aに隣接する側面1bに設けられた下地電極3および該下地電極3上に設けられた被覆電極とを含む外部電極とを具備する積層セラミックコンデンサにおいて、前記下地電極3は、銅を主成分とし、かつ亜鉛を含み、緻密度が96%以上であり、前記下地電極3の前記コンデンサ本体1の前記端面1a側における厚みが20μm以下である。 (もっと読む)


【課題】中間層部の緻密化を図り、信頼性の高い電子部品を提供すること。
【解決手段】セラミックコンデンサ101は、複数のセラミック誘電体層105及び複数の内部電極層141,142を積層してなる電極積層部107と、電極積層部107の外面を覆うように設けられたカバー層部108と、電極積層部107の積層途中となる位置に設けられた中間層部109と、電極積層部107の積層方向に延びて複数の内部電極層141,142に接続された複数のコンデンサ内ビア導体131,132とを備える。中間層部109は、自身の厚さの1/10以下の粒径を持つ金属粒子154がセラミック粒子に対して1体積%以上30体積%以下の割合で混合された材料により形成されている。 (もっと読む)


【課題】フィルムを加工することなく、金属化フィルムとメタリコンとの接触部分の機械的強度を向上させること。
【解決手段】フィルムコンデンサ(10)は、それぞれの少なくとも片側の表面に金属膜(21)が形成された第1〜第4フィルム(13〜16)を順に重ね合わせて構成され、第1および第3フィルム(13,15)は第1フィルム対(11)を構成する一方、第2および第4フィルム部材(14,16)は第2フィルム対(12)を構成し、第1フィルム対(11)は、第2フィルム対(12)に対して幅方向の一方に突出して配置される一方、第1フィルム(13)を第3フィルム(15)に対して幅方向の一方向に突出させて金属膜(21)が露出するように配置されている。 (もっと読む)


【課題】電子部品の高密度実装を可能とする電子部品及び電子部品の製造方法を低コストで提供すること。
【解決手段】電子部品1は、素体2、外部電極3,4、及び絶縁層20,21を備えている。素体2は、互いに対向する一対の端面2a,2bと、一対の端面2a,2bを連結するように伸び且つ互いに対向する一対の主面2c,2dと、一対の主面2c,2dを連結するように伸び且つ互いに対向する一対の側面2e,2fと、を有している。外部電極3,4は、素体2の端面2a,2b側に形成され、端面2a,2bに隣接する主面2c,2d及び側面2e,2fの一部を覆う。少なくとも外部電極3,4における側面2e,2f側に位置する電極部分3e,3f,4e,4fの表面が、絶縁層20,21で覆われている。 (もっと読む)


【課題】ケース及び端子板とコンデンサ素子との間に樹脂層を均一化して耐湿性を高め、端子板の固定強度を向上させ、堅牢なコンデンサを提供する。
【解決手段】少なくとも内壁面に複数のリブ(14A、14B)を備え、コンデンサ素子(81、82)が収納されるケース(2)と、前記リブと係合する凹部(32、34)とともに前記リブを係止する係止部(36)を備えて前記ケースに設置され、前記コンデンサ素子と接続された電極端子(20、22)を備えた端子板(18)と、前記ケース内に充填されて前記ケースと前記コンデンサ素子及び前記端子板とを固定する封止樹脂(58)とを備える。 (もっと読む)


【課題】低背型の素体に外部電極の厚みを小さく形成でき、且つ生産性の向上を図ることができる電子部品の製造方法及び電子部品を提供する。
【解決手段】端面2a,2bと、主面2c,2dと、側面2f,2eとを備える素体2と、素体2の端面2a,2b側に形成された外部電極3,4とを備える電子部品1の製造方法では、一対の主面2c,2dの間の高さ寸法Tが一対の側面2f,2eの間の幅寸法Wの1/2以下である素体2を準備する素体準備工程S1と、主面2c,2dの端面2a,2b側にスクリーン印刷によって導電性ペーストPを付与すると共に当該導電性ペーストPを端面2a,2b側に周り込ませ、端面2a,2b及び主面2c,2dに跨って導電性ペーストPを付与する第一ペースト付与工程S4とを有する。 (もっと読む)


【課題】本発明は、積層セラミックコンデンサの回路基板の実装構造に関する
【解決手段】本発明の積層セラミックコンデンサの回路基板の実装構造は、内部電極が形成された誘電体層が積層され、前記内部電極に並列接続される外部電極端子が両端部に形成された積層セラミックコンデンサの回路基板の実装構造において、前記積層セラミックコンデンサの内部電極と回路基板が水平状態になるように配置されて前記外部電極端子と回路基板のランドが導電材により接合され、前記外部電極端子の面積AMLCCに対する前記導電材の接合面積ASOLDERの割合は1.4未満で構成されることにより、振動騒音を著しく減少させることができる作用効果が発揮されることができる。 (もっと読む)


【課題】優れた耐湿性を有する金属化フィルムコンデンサを提供する。
【解決手段】本発明の金属化フィルムコンデンサは、一対の金属化フィルム1、2の金属蒸着電極4a、4bのうち少なくとも一方は、アルミニウムを主成分とし、表面にMgAl24膜が形成されたものとした。これにより本発明は、酸化を抑制でき、容量変化を抑制できる。またMgAl24膜は薄くても高い耐湿性を有するため、金属蒸着電極の膜厚を小さくすることができ、セルフヒーリング性を高めることができる。そしてその結果、耐湿性を高めるとともに、耐電圧特性を向上させることができる。 (もっと読む)


【課題】 生産性に優れる温度補償型の静電容量素子を提供する。
【解決手段】 静電容量素子10は、基板20と、基板20の上に位置する第1コンデンサ30と、基板20の上に位置して第1コンデンサ30と電気的に並列接続されている第2コンデンサ40とを有し、第1コンデンサ30は、第1下部電極31と第1誘電体32と第1上部電極33とで構成され、第2コンデンサ40は、基板20側から順に第1下部電極31と異なる材料からなる第1層41xと、第1下部電極31と同じ材料からなる第2層41yとが積層されてなる第2下部電極41と、第1誘電体32と同じ組成の材料からなる第2誘電体42と、第2上部電極43とで構成され、温度が上昇する際の第1コンデンサ30の静電容量の変化量と第2コンデンサ40の静電容量の変化量とで変化の正負が異なっている。 (もっと読む)


1 - 20 / 204