説明

Fターム[5F152MM04]の内容

再結晶化技術 (53,633) | 半導体素子等への用途 (2,408) | 電子素子 (1,201) | トランジスタ (962) | MOSFET (619)

Fターム[5F152MM04]に分類される特許

141 - 160 / 619


【課題】半導体基板の再生に適した方法を提供することを目的の一とする。または、開示する発明の一態様では、半導体基板の再生に適した方法を用いて再生半導体基板を作製することを目的の一とする。または、開示する発明の一態様では、当該再生半導体基板を用いてSOI基板を作製することを目的の一とする。
【解決手段】損傷半導体領域と絶縁層とを含む凸部が周縁部に存在する半導体基板に対し、前記絶縁層が除去されるエッチング処理と、前記半導体基板を構成する半導体材料を酸化する物質、前記酸化された半導体材料を溶解する物質、および、前記半導体材料の酸化の速度および前記酸化された半導体材料の溶解の速度を制御する物質、を含む混合液を用いて、未損傷の半導体領域に対して前記損傷半導体領域が選択的に除去されるエッチング処理と、を行うことで半導体基板を再生する。 (もっと読む)


【課題】特性の良い光電変換素子を有する半導体装置を提供することを目的の一とする。または、簡単な工程で、特性の良い光センサ光電変換装置を有する半導体装置を提供することを目的の一とする。
【解決手段】光透過性を有する基板と、光透過性を有する基板上の絶縁層と、絶縁層上の、光電変換を奏する半導体領域、第1の導電型を示す半導体領域、および、第2の導電型を示す半導体領域を有する単結晶半導体層と、第1の導電型を示す半導体領域と電気的に接続された第1の電極と、第2の導電型を示す半導体領域と電気的に接続された第2の電極とを有する光電変換素子とを備える半導体装置を提供する。 (もっと読む)


【課題】結晶粒間に鬆がない緻密な結晶性半導体膜(例えば微結晶半導体膜)を作製する技術を提供することを目的とする。
【解決手段】プラズマCVD装置の反応室内における反応ガスの圧力を450Pa〜13332Paとし、当該プラズマCVD装置の第1の電極と第2の電極の間隔を1mm〜20mm、好ましくは4mm以上16mm以下として、前記第1の電極に60MHz以下の高周波電力を供給することにより、第1の電極および第2の電極の間にプラズマ領域を形成し、プラズマ領域を含む気相中において、結晶性を有する半導体でなる堆積前駆体を形成し、堆積前駆体を堆積させることにより、5nm以上15nm以下の結晶核を形成し、結晶核から結晶成長させることにより微結晶半導体膜を形成する。 (もっと読む)


【課題】良好な平坦性を有する半導体基板の再生に適した方法を提供することを課題の一つとし、良好な平坦性を有する半導体基板の再生に適した方法を用いて再生半導体基板を作製することを課題の一つとし、当該再生半導体基板を用いてSOI基板を作製することを課題の一つとする。
【解決手段】イオンの照射等により損傷した半導体領域を選択的に除去することが可能な方法を用いて半導体基板の凸部を除去し、さらに、CMP法をはじめとする研磨処理によって、半導体基板の平坦化を行う際に、半導体基板表面に酸化膜を形成することにより、半導体基板の研磨レートを均一にして、一様に研磨処理を行う。または、上記方法を用いて再生半導体基板を作製し、当該再生半導体基板を用いてSOI基板を作製する。 (もっと読む)


【課題】ナノスケールのエピタキシー技術を用いた高品質のヘテロエピタキシーを提供する。
【解決手段】集積回路構造は、第一半導体材料からなる半導体基板と、半導体基板の二つの絶縁体と、二つの絶縁体間にあってそれらの側壁に隣接する半導体領域とを備える。半導体領域は、第一半導体材料と異なる第二半導体材料からなり、幅は約50 nmより小さい。 (もっと読む)


【課題】異種基板上に高品質半導体結晶からなる島状のGaN系半導体層を基板の湾曲を抑えて成長させることができ、しかもGaN系半導体層が極めて厚くてもクラックなどの発生を抑えることができ、大面積の半導体素子を容易に実現することができる半導体素子およびその製造方法を提供する。
【解決手段】半導体素子は、GaN系半導体と異なる物質からなる基板11と、基板11上に直接または間接的に設けられ、一つまたは複数のストライプ状の開口12aを有する成長マスク12と、成長マスク12を用いて基板11上に(0001)面方位に成長された一つまたは複数の島状のGaN系半導体層13とを有する。成長マスク12のストライプ状の開口12aはGaN系半導体層13の〈1−100〉方向に平行な方向に延在している。 (もっと読む)


【課題】十分に結晶化された多結晶薄膜を提供する。
【解決手段】インジウム元素及び酸素元素を含有した非晶質膜をスパッタリング装置で成膜し加熱することで、X線回折測定において2θが25deg〜35degの範囲に観測される(222)配向のロッキングカーブの半値全幅が0.4deg以下である多結晶薄膜を形成する。又、金属酸化物をスパッタリングによって成膜するに際し、プラズマの照射を2〜5秒間隔として成膜しその後結晶化する。 (もっと読む)


【課題】 本発明は、曲面を有する基材に被剥離層を貼りつけた半導体装置およびその作製方法を提供することを課題とする。特に、曲面を有するディスプレイ、具体的には曲面を有する基材に貼りつけられた有機発光素子を有する発光装置の提供を課題とする。
【解決手段】 金属層または窒化物層からなる第1の材料層と酸化物層からなる第2の材料層との積層を利用して基板に設けられた有機発光素子を含む被剥離層をフィルムに転写し、フィルム及び被剥離層を湾曲させることによって曲面を有するディスプレイを実現する。 (もっと読む)


【課題】ハニカムヘテロエピタキシーを含む半導体装置を提供する。
【解決手段】ハニカムヘテロエピタキシーを含む半導体装置とその製造方法が開示される。一実施例は、貫通する複数のナノサイズの開口を有するマスクをシリコン基板上に定義するステップと、定義ステップ後、マスク開口を介して露出したシリコン基板表面の一部に、本質的に無欠陥の非シリコン半導体ナノアイランドを作成するステップと、作成ステップ後、ナノアイランド上に、高kゲート誘電体を蒸着するステップと、蒸着ステップ後、ナノアイランド上に、トランジスタを構成するステップとを備える方法である。 (もっと読む)


【課題】半導体膜が分離された後の分離後の半導体基板を、SOI基板作製に用いることが可能な再生半導体基板に再生する際に、分離後の半導体基板の取り代を削減し、1枚の半導体基板を再生使用できる回数を増やす半導体基板の再生処理方法を提供することを課題の一つとする。
【解決手段】半導体を酸化する酸化剤として機能する物質と、半導体の酸化物を溶解する物質と、半導体の酸化及び半導体の酸化物の溶解の減速剤として機能する物質と、を含む混合溶液を用いて、分離後の半導体基板の周辺部に残存した脆化層及び半導体層を選択的に除去する半導体基板の再生処理方法である。なお、イオンドーピング装置により水素ガスから生成される、少なくともHイオンを含む複数種のイオンを照射することにより半導体基板に形成する脆化層を用いて、半導体基板から半導体膜を分離する。 (もっと読む)


【課題】 半導体結晶材料の作製またはこの半導体結晶材料を含む構造を提供する。
【解決手段】 第1の半導体結晶材料の表面の粗さは、低減されている。半導体デバイスは、第1の結晶材料の表面上に低欠陥の歪んだ第2の半導体結晶材料を含む。歪んだ第2の半導体結晶材料の表面の粗さは、低減されている。一実施例は、第1および第2の半導体結晶材料間の界面境界の不純物を減少させるプロセスパラメータを作成することによって、粗さが低減された表面を得ることを含む。一実施の形態では、第1の半導体結晶材料は、アスペクト比トラッピング技術を用いて欠陥をトラップするのに十分なアスペクト比を有する絶縁体の開口によって限定されることができる。 (もっと読む)


【課題】 固相エピタキシャル成長によって、所望の面方位を有する結晶を得ることが可能な半導体装置の製造方法を提供する。
【解決手段】 本発明では、第1の面方位を有するシリコン基板11上の一部に、アモルファス層13を形成する工程と、そのアモルファス層13にマイクロ波を照射し、前記アモルファス層13を第1の面方位を有する結晶層とする工程とを有していることを特徴とする半導体装置の製造方法を提供することができる。 (もっと読む)


【課題】基板上に単結晶材料の層を成長させる方法を提供する。
【解決手段】第1単結晶材料から形成された露出領域を有する基板を、プロセスチャンバ中に配置する工程と、拡散制限ガスの存在下で、基板に向かって、第2材料の中性種のビームを供給し、プロセスチャンバ中の圧力を1×10−6torrから1×10−4torrの間にし、第2材料の中性種を露出領域上に吸着され、これにより第1単結晶材料の上にこれと接触して第2材料の単結晶層を成長させる工程とを含み、拡散制限ガスは、非反応性ガスからなる。 (もっと読む)


【課題】高集積度化でき、電気射特性を維持しながら、低コスト化できる電界効果トランジスタの製造方法を実現する。
【解決手段】誘電性絶縁部層2’によって被覆されているバルクシリコンウエハ基板1’上に島状の各活性エリア10を互いに隣り合うようにそれぞれ設定する。バルクシリコンウエハ基板1’の表面上において、各活性エリア10を電界効果トランジスタの本体領域をフィン部3、5の形状で突出するように露出させて形成するために、誘電性絶縁部層2’を厚さ方向にエッチバックして絶縁体層2を形成する。上記本体領域に、チャネル領域部、上記チャネル領域部上のゲート誘電体8、ゲート誘電体8上のゲート電極4、および、ゲート電極4の自己整合マスクにより、チャネル領域部とは反対の伝導性型である不純物原子のドープによりソース領域部5およびドレイン領域部3を形成する。 (もっと読む)


【課題】半導体膜の結晶性若しくは表面の平坦性、又は結晶性及び表面の平坦性を高めることのできるレーザ照射装置を提供することを目的の一とする。
【解決手段】レーザ発振器と、レーザ発振器から射出されたレーザ光を線状に成形する光学系と、光学系によって成形された線状のレーザ光が照射される被照射物を載置するステージと、を有し、ステージは、支持台上に、ヒータ、不純物吸着材及び被照射物を載置する載置台が順に固定されているレーザ照射装置を用いて、絶縁表面上に設けられた半導体膜にレーザ光を照射し、半導体膜を結晶化する。 (もっと読む)


基板ウェーハの裏側及び縁部断面をシールするためのシステム及び方法である。第1の方法の実施例によれば、第1導電型のシリコンウェーハにアクセスする。第1導電型のエピタキシャル層をシリコンウェーハの前面上で成長する。エピタキシャル層をインプラントし、逆の導電型の領域を形成する。成長及びインプラントを繰り返し、逆の導電型の垂直カラムを形成する。ウェーハに更にインプラントを行い、垂直カラムと垂直方向で整合した逆の導電型の領域を形成する。
(もっと読む)


【課題】SiGeストレッサの形成方法と集積回路のトランジスタ構造を提供する。
【解決手段】SiGeストレッサを形成する方法であって、前記方法は、ソース領域とドレイン領域間にチャネルを有する半導体基板上のソース領域とドレイン領域の少なくとも1つに第1SiGe層を堆積するステップ、及び前記第1SiGe層の上部を酸化層に変換し、前記第1SiGe層の底部を第2SiGe層に変換するステップを含み、前記第2SiGe層は、前記第1SiGe層より高いGe濃度を有する方法。 (もっと読む)


【課題】研磨工程の簡略化で生産性が高まり、コストダウンが可能で、鏡面研磨されたウェーハ表面に生じる加工起因のLPDの密度を低減し、ウェーハ表面の表面粗さを改善可能なエピタキシャルシリコンウェーハの製造方法を提供する。
【解決手段】1次、2次研磨のみを行い仕上げ研磨を省略するので、シリコンウェーハの研磨が簡略化し、エピタキシャルシリコンウェーハの生産性が高まり、コストダウンが図れる。また、従来の砥粒を含む1次研磨のみを施した場合に比べて、ウェーハ表面に発生する加工起因のLPDの密度が低減し、ウェーハの表面粗さが小さくなる。さらに、砥粒で酸化膜を除去する1次研磨を行うので、砥粒が存在しない2次研磨時、アルカリ性水溶液による研磨レートが高まる。 (もっと読む)


【課題】シリコンウェーハの鏡面研磨された表面に発生する加工起因のLPDの密度を低減し、かつウェーハ表面の表面粗さを小さくすることで、LPD密度が低く、表面粗さ品質に優れたエピタキシャル膜を有するエピタキシャルシリコンウェーハの製造方法を提供する。
【解決手段】砥粒を含まず水溶性高分子を含むアルカリ性水溶液の研磨液を用いて、シリコンウェーハの表面を鏡面研磨する。水溶性高分子をアルカリ性水溶液に添加したので、摩擦係数を低下させ、鏡面研磨されたウェーハ表層部に発生する加工起因のLPDの密度を低減でき、LPD密度が低いエピタキシャルシリコンウェーハを製造できる。しかも、鏡面研磨されたウェーハ表面に発生する表面粗さを小さくでき、表面粗さ品質に優れたエピタキシャルシリコンウェーハを提供できる。 (もっと読む)


ガリウム及び窒素含有材料の高速成長のための方法が記載される。本方法は、バルクガリウム及び窒素含有基板を提供することを含んでいる。第1の厚さの第1のエピタキシャル材料が、好ましくは擬似形態的プロセスによって、基板上に形成される。本方法は、第1の層上に第2のエピタキシャル層をも形成し、これによってスタック構造がもたらされる。スタック構造は、約2ミクロン未満の全体厚さで構成される。 (もっと読む)


141 - 160 / 619