説明

Fターム[5J022BA01]の内容

アナログ←→デジタル変換 (13,545) | 目的、効果 (2,366) | 高精度化 (1,223)

Fターム[5J022BA01]の下位に属するFターム

Fターム[5J022BA01]に分類される特許

21 - 40 / 318


【課題】遅延素子の伝搬遅延時間の立ち上がりと立ち下がりとの特性に影響されることなく、リニアリティ精度を向上したデジタル出力値を得ることができるA/D変換装置、A/D変換方法および固体撮像装置を提供する。
【解決手段】アナログ入力信号の大きさに応じてパルス信号を遅延させて伝播する遅延ユニットを円環状にn(n:自然数、1≦n)個連結したn段のパルス遅延回路と、遅延ユニットの出力信号に基づいて所定のサンプリング時間内の周回数および遅延ユニットの位置を取得するパルス位置取得回路と、サンプリング時間が終了したときの周回数と遅延ユニットの位置とに応じたデジタル信号を生成するパルス位置数値化回路と、デジタル信号に基づいてパルス信号を伝播させるサンプリング時間を変更し、該変更したサンプリング時間での周回数に基づいて、アナログ入力信号の大きさに応じたデジタル出力値を生成するサンプリング制御回路と、を備える。 (もっと読む)


【課題】動作用電源電圧の中央付近の電圧を含む広範囲のアナログ入力電圧に対し、温度変化にかかわらず高い変換精度を得られ、補正演算や事前の特性測定を不要とする。
【解決手段】第1パルス周回回路2は規定電圧Vccとアナログ入力電圧Vinとの差電圧で動作し、第2パルス周回回路3はアナログ入力電圧Vinで動作する。第1カウンタ20はパルス周回回路2、3のパルス周回数差を出力する。第3パルス周回回路4は規定電圧と設定電圧Vsetとの差電圧で動作し、第4パルス周回回路5は設定電圧Vsetで動作する。第2カウンタ21はパルス周回回路4、5のパルス周回数差を出力する。パルス周回回路2〜5を同時に周回動作させ、第2カウンタ21の出力値が規定値Yに達すると変換データ出力処理信号Saを出力し、その時の第1カウンタ20の出力値をA/D変換データとして出力する。 (もっと読む)


【課題】A/D変換精度を高くする。
【解決手段】一方の電極がトップノードに容量素子群と、容量素子群の他方の電極をアナログ入力端子に接続し、A/D変換時に第1または第2の基準電圧のいずれかに接続する容量スイッチ群とを有する主DACと、主DACのトップノードの電圧を比較基準電圧と比較するコンパレータと、主DACの容量素子群のうち釣り合うべき容量素子対の容量誤差に応じた補正電圧を生成し、主DACのトップノードに供給する補正DACと、補正DACの補正電圧を制御する補正コードとを生成するとともに、A/D変換時に上位ビットから下位ビットまでのコンパレータによる逐次比較結果を出力する制御回路を有する。制御回路は、釣り合うべき容量素子対に対応する内部デジタル入力を切替制御して釣り合うべき容量素子対の容量誤差を測定し、容量誤差から切替制御による測定で生じるオフセットを除去したオフセット除去容量誤差を求める。 (もっと読む)


【課題】逐次比較型アナログデジタル変換回路(SAR−DAC)の回路面積を縮小する。
【解決手段】SAR11は、入力端子116と、参照端子117と、第1キャパシタセット111aと、第2キャパシタセット111bと、ダミーキャパシタと、比較器112と、スイッチ114と、SARL113を備える。第1キャパシタセット111aは、第1容量を有する第1キャパシタと、第1容量と第1キャパシタセットに寄生する寄生容量との和の2倍の第2容量を有する第2キャパシタを備る。ダミーキャパシタは、第2容量未満の第3容量を有る。比較器112は、第1キャパシタセット111aの第1キャパシタ及び第2キャパシタに蓄積された電荷に対応する出力電圧とグラウンド電圧とを比較し、比較結果を出力する。SARL113は、出力電圧を制御するために、比較器112の比較結果に基づいてスイッチ114を切り換える。 (もっと読む)


【課題】消費電流を増加させることなく短時間で、アナログ信号をデジタル信号に高精度に変換する。
【解決手段】デルタシグマ型A/D変換器2において、デジタルフィルタ111によるA/D変換が開始される。デジタルフィルタ111のA/D変換時間が約1/2経過すると、デジタルフィルタ112がA/D変換を開始する。デジタルフィルタ111からA/D変換結果K1が出力されると、デジタルフィルタ111はリセットした後、再びA/D変換を開始する。そして、デジタルフィルタ111のA/D変換時間の約1/2が経過すると、デジタルフィルタ112のA/D変換が終了し、A/D変換結果K2が出力される。このように、A/D変換結果の出力間隔を、1つのデジタルフィルタによる構成と比べて2倍とすることにより、消費電流を増加させることなくA/D変換を高速化する。 (もっと読む)


【課題】パワーおよびエリア比により良い変換率を有するアナログ/デジタル変換器を提供する。
【解決手段】ハイブリッド・アナログ/デジタル変換器100は、複数の変換回路101a〜101nを含む。それぞれの変換回路は、逐次近似変換の結果として、デジタル信号103a〜103nの第1の数のビットを得るために逐次近似変換を実行することによって、さらに、デジタル信号の第2の数のビットを得るために共通可変基準電圧105に基づいて傾斜変換をその後に実行することによって、アナログ入力信号104a〜104nに基づいてデジタル信号を提供するように構成され、第2の数のビットは、アナログ入力信号および逐次近似変換の結果間の残差に対応する。ハイブリッド・アナログ/デジタル変換器は、複数の変換回路のそれぞれの変換回路に共通可変基準電圧を提供するように構成される共通可変基準電圧プロバイダ102をさらに含む。 (もっと読む)


【課題】コンベンショナルな回路形式でありながら、高精度、低消費電力を実現した逐次型AD変換器を提供する。
【解決手段】サンプリング信号を保持する保持回路4と、DA変換回路3により変換された信号との比較回路1と、比較された信号から、近似値を発生し保持する逐次近似レジスタ回路2と、近似値のデータからアナログ量に変換するDA変換回路3とからなる逐次比較型AD変換機において、サンプリング信号とDA変換回路3により変換されたアナログ信号とのいずれかを選択して比較回路1に入力する信号選択手段5と、サンプリング信号をAD変換したデータと、信号選択手段によりデータのアナログ量を比較回路に入力しAD変換したデータとから、データとデータとの差分を倍したデータをデータから差し引き出力する合わせ込み手段6とを有する。 (もっと読む)


【課題】AD変換の際のアナログ入力振幅の収束時間を短縮させつつ、AD変換回路が想定する量子化分解能を最大限に活用することが可能なAD変換器を提供する。
【解決手段】アナログ信号からデジタル信号に変換するAD変換回路へ、アナログ信号の入力の振幅を可変させて出力するAGC回路と、AGC回路が出力するアナログ信号の出力範囲と、既定の電圧の範囲と比較して、該比較の結果に基づいてAGC回路が出力するアナログ信号の出力範囲を制御する第1検波部と、を備える、AD変換器が提供される。これにより、AD変換の際のアナログ入力振幅の収束時間を短縮させつつ、AD変換回路が想定する量子化分解能を最大限に活用することが可能なAD変換器を提供することができる。 (もっと読む)


【課題】多数段の音声処理装置を経由しても信号の劣化が少ない音声伝送システムを提供する。
【解決手段】ルーター1に、(1)入力されたアナログ音声信号をデジタル信号に変換するAD変換装置2、(2) デジタル音声信号に種々の処理を加える複数の音声処理装置3、(3) 処理されたデジタル信号を任意のアナログ音声信号に変換して出力するDA変換装置4を接続する。ルーター1に、他の音声処理システム10に接続される外部端子と、本システムを構成する各機器を制御するコンソール11を接続する。各装置2,3,4とルーター間で授受する信号を、32Bit浮動小数点フォーマットとする。 (もっと読む)


【課題】アナログ回路の特性ばらつきに影響されない高精度かつ高スループットのA/D変換器を実現する。
【解決手段】A/D変換器は、サンプリングクロック信号に同期して、入力されたアナログ電圧を二つの信号の時間差に変換する電圧時間変換器(1)と、二つの信号の時間差をデジタル値に変換する複数の時間デジタル変換器(2)とを備え、複数の時間デジタル変換器(2)がインタリーブ動作する。 (もっと読む)


【課題】上記線状ノイズを低減すると共に高速変換動作を行う。
【解決手段】ゼロ電圧に対応するA/D変換値を記憶する第1変換出力ラッチ8と、シグナル電圧とリセット電圧の差分電圧に対応するA/D変換値を記憶する第2変換出力ラッチ7とを有し、第2変換出力と第1変換出力の減算を行うことでオフセット電圧を解消する。オフセット電圧はゼロ付近の小さな値であるため、アナログランプ電圧の変化量は第1変換動作の方が第2変換動作よりも小さくでき、その結果、全体に要する動作時間に対する第1変換動作の割合は凡そ1割以下にできる。 (もっと読む)


【課題】アナログ入力回路及びA/D変換器を含むアナログ信号入力装置の故障を、高精度かつ汎用性をもって診断できるようにすることを目的とする。
【解決手段】アナログ信号入力装置1は、マルチプレクサ2、アナログ入力回路3、A/D変換器4、D/A変換器5、マイコン6を備えている。そして、故障診断時には、マイコン6からD/A変換器5に対してディジタル信号D2を出力し、D/A変換器5が、ディジタル信号D2をD/A変換して得たアナログ信号A2を、マルチプレクサ2を介してアナログ入力回路3に入力させる。そして、アナログ入力回路3が出力するアナログ信号Afを、A/D変換器4でA/D変換して得たディジタル信号D1をマイコン6に取り込ませる。マイコン6は、ディジタル信号D1が、ディジタル信号D2に見合う範囲内の信号であるか否かに基づいて、マルチプレクサ2、アナログ入力回路3、A/D変換器4、D/A変換器5を含む回路における故障の有無を診断する。 (もっと読む)


【課題】アナログイコライザの前置を不要とするAD変換装置を提供する。
【解決手段】Nビット分解能を有するM個(M≧N+3)の逐次比較型AD変換回路と制御回路とを備え、各逐次比較型AD変換回路(i)は、入力アナログ信号のサンプリング電圧Vs(i)に相当する電荷Q(i)を保持する可変容量キャパシタCv1〜Cvm−1と、各可変容量キャパシタの容量の変更に応じて、逐次比較型AD変換回路(i)〜(i+m−2)内の、容量が変更された可変容量キャパシタCv1〜Cvm−1の端子間に現れる係数乗算電圧Vm(i)〜Vm(i+m−2)と、サンプリングタイミングT(i+m−1)に対応するサンプリング電圧Vs(i+m−1)とに基づいて、前補正電圧Vd(i+m−1)を生成する電圧補正回路と、Nビットのデジタル出力を生成する逐次比較部とを備え、可変容量キャパシタの容量を変化させる容量制御部を備える。 (もっと読む)


【課題】高分解能な逐次比較型A/D変換器の特定を測定するためには、そのA/D変換器の分解能よりも高精度な分解能を持つ測定器が必要である。しかし、このような測定器は高価であるため、低精度な分解能を持つ測定器で高分解能な逐次比較型A/D変換器の特性を測定することが求められる。
【解決手段】逐次比較型A/D変換器の精度は、その内部のD/A変換器の精度に依存する。そこで、A/D変換器の特性測定時には、D/A変換器に対する入力のうち上位側の入力でD/A変換する動作と、下位側の入力でD/A変換動作とに分けることで実際の分解能よりも低い分解能を持つA/D変換器として動作させる。 (もっと読む)


【課題】AD変換の精度を向上させる。
【解決手段】AD変換装置1は、大きさが互いに異なるn(nは2以上の自然数)個の偏移信号δを生成する偏移信号生成部20と、偏移信号生成部20を制御する偏移信号制御部10と、入力アナログ信号Cinとn個の偏移信号δとを順次加算してn個の第1信号S1を生成する偏移信号加算部30と、n個の第1信号S1をAD変換してn個の第2信号S2を生成するAD変換部40と、n個の第2信号S1に平均処理を施して出力デジタル信号Coutを生成する信号処理部50とを備える。 (もっと読む)


【課題】入力範囲に応じて精度の異なるパイプライン・AD変換回路の実現。
【解決手段】直列に接続された複数のアナログ/デジタル変換ユニット30,37と、複数のアナログ/デジタル変換ユニットのサブ変換結果から、入力アナログ信号Vinのデジタル変換値Doutを算出するデジタル演算回路38と、を備え、各アナログ/デジタル変換ユニット30は、サブAD変換器32と、アナログ入力信号からサブAD値に応じたアナログ減算信号を減算して残差信号を発生し、残差信号を増幅して出力する増幅DA変換器39と、を備えるパイプライン・AD変換回路であって、初段のサブAD変換器32は、入力範囲-Vref,Vrefを少なくとも4個以上のサブ範囲に分割して、入力アナログ信号がいずれのサブ範囲に入るかを判定し、4個以上のサブ範囲の大きさが異なる。 (もっと読む)


【課題】超高精度を決める基本項目を、計測制御システムを用いることなく、自律的に校正できるD/A変換技術を提供する。
【解決手段】周辺回路は、D/A変換器の出力を所望のアナログ量に変換するA/A(アナログ/アナログ)変換回路と、A/A変換回路の出力を減衰する減衰回路と、標準信号源とを備えている。D/A変換器は、nビットのD/A変換を行う上位D/A変換回路、及びmビットのD/A変換を行う下位D/A変換回路を有するD/A変換基本部と、その出力信号を調整する補正用D/A変換器、及び補正用D/A変換器の出力を所望のアナログ信号に変換する回路から構成する補正部と、A/A変換回路の出力と、減衰回路の出力と、標準信号源の出力の中から2つの信号を時分割制御にて選択し、選択した2信号の差を交流増幅して大小判定する判定部と、判定部の差信号を極小にする制御部とを備えている。 (もっと読む)


【課題】従来のデューティ比/電圧変換回路に比べて、出力電圧のリップルを小さくし、且つ応答性をも改善したデューティ比/電圧変換回路の提供。
【解決手段】入力信号のデューティ比を電圧レベルに変換して出力するデューティ比/電圧変換回路であって、上記入力信号を入力する入力端子と、上記入力端子から入力された上記入力信号を積分する第1CR積分回路と、上記第1CR積分回路の出力点に一端が接続され他端が接地された負荷抵抗と、上記負荷抵抗に接続された出力端子とを備え、上記第1CR積分回路は、第1抵抗を有する第1経路と、位相反転手段と第2抵抗と第1コンデンサとが直列接続された第2経路とを含み、上記第1経路の一端および他端がそれぞれ上記第2経路の一端および他端に接続された並列回路とされ、上記一端同士の接続点が上記入力端子に接続され、上記他端同士の接続点が上記出力点とされている。 (もっと読む)


【課題】相互オフセット較正型A/D変換器において、キャリブレーション終了後には不要となるA/D変換器を有効活用し、A/D変換の精度を高めたA/D変換器を提供する。
【解決手段】2つのA/D変換器を有し、相互にオフセットを較正するA/D変換器では、キャリブレーション終了後においては両者のトランスファーカーブ特性は同じものとなる。そこで、実際のA/D変換の際には、両者のA/D変換器のトランスファーカーブの関係をその分解能の1LSBの半分である0.5LSBずらして両A/D変換器を動作させる。その後、同一時刻にサンプリングした両A/D変換器の出力の和または平均値を出力する。 (もっと読む)


【課題】入力アナログ電圧とデジタル出力信号との間の精度を向上する。
【解決手段】バックグランドデジタル補正型A/D変換器は、参照用A/D変換ユニット10とメインA/D変換ユニット13とデジタル補正部18を具備する。メインA/D変換ユニット13は高速でA/D変換動作を、参照用A/D変換ユニット10は高分解能でA/D変換動作をそれぞれ実行する。メインA/D変換ユニット13のメインデジタル出力信号と参照用A/D変換ユニット10の参照デジタル出力信号はデジタル補正部18の一方の入力端子と他方の入力端子にそれぞれ供給され、デジタル補正部18は補正処理デジタル出力信号を出力する。参照用A/D変換ユニット10はΣΔA/D変換器22とナイキストフィルタ23とを含み、ナイキストフィルタ23はΣΔアナログデジタル変換器22の高周波量子化誤差を抑圧する。 (もっと読む)


21 - 40 / 318