説明

Fターム[5J081EE18]の内容

LC分布定数、CR発振器 (9,854) | 周波数決定素子 (1,325) | 副次的要素 (315) | バラクタダイオード (260)

Fターム[5J081EE18]に分類される特許

101 - 120 / 260


【課題】可変容量素子の容量可変域に応じた広い周波数可変域を確保することができる電圧制御型可変周波数発振回路を提供する。
【解決手段】コイルL1,L2および可変容量素子111,112を有する共振回路101と、負性抵抗回路102とを含む発振回路部103を備える電圧制御型可変周波数発振回路である。発振回路部103と電源電位VDDとの間に第1の抵抗301を設ける。また、発振回路部と接地電位端との間には第2の抵抗302を接続するとよい。 (もっと読む)


【課題】周波数変換により広帯域な高周波を出力可能な高周波発振装置およびそれを制御する電圧変換回路を得る。
【解決手段】高周波を出力する高周波出力端子と、第1および第2の入力端子を有し、高周波出力端子に接続されたミクサ21と、第1の入力端子に接続されて、第1の制御電圧に応じた第1の発振周波数を出力する発振器11と、第2の入力端子に接続されて、第2の制御電圧に応じた第2の発振周波数を出力する発振器12とを備えている。発振器11、12の各発振周波数特性は、第1の制御電圧に対する第1の発振周波数の変化特性と、第2の制御電圧に対する第2の発振周波数の変化特性とが、互いに逆の関係になるように設定され、第1および第2の発振周波数の一方の最低値が、第1および第2の発振周波数の他方の最高値よりも高くなるように設定されている。 (もっと読む)


【課題】90度ハイブリッド回路を用いて、低周波の基本周波数から位相雑音特性に優れた高周波出力信号を効率よく取り出すことができるマイクロ波発振器を提供する。
【解決手段】第1の発振器1から基本周波数の第1の発振信号を出力し、第2の発振器2から第1の発振信号に対して逆位相となる基本周波数の第2の発振信号を出力する。90度ハイブリット回路HYB1が、第1の発振器1から出力された第1の発振信号と第2の発振器2から出力された第2の発振信号とを同位相で合成し、出力ポートP5から基本周波数f1の4倍周波数の高周波信号を出力する。このとき、基本周波数f1、2倍の周波数f2、及び3倍の周波数f3の振幅はゼロとなって出力されない。よって、基本周波数f1の4倍周波数の高周波信号は低位相雑音となって出力される。 (もっと読む)


【課題】消費電力を低減すると共に、外部へ出力する発振信号の周波数安定性を良好にした圧電発振器およびリアルタイムクロックを提供する。
【解決手段】圧電発振器10は、圧電振動子12に接続し、発振信号を出力する発振回路14と、発振信号を入力し、且つ、発振信号を外部に出力するか否かを選択する制御信号に基づいて、発振信号を外部に出力するか否かを切り替える出力切替部16と、発振回路14に接続し、発振信号を外部出力しない制御信号を入力すると、発振信号を外部出力するときに比べて負荷容量を小さくする負荷容量可変回路20とを備えた構成である。 (もっと読む)


【課題】定電流源が有する雑音、電流の増幅及び折り返しのために使用するカレントミラー回路で発生するトランジスタのショット雑音並びにフリッカー雑音の影響を排除することができる共振型の電圧制御発振器を得る。
【解決手段】可変抵抗制御回路12の第1制御回路部21で生成された第1制御信号SR[n−1:0]を可変抵抗7に出力すると共に、可変抵抗制御回路12の第2制御回路部22で生成された第2制御信号DR[m−1:0]を可変抵抗8に出力することにより、発振回路11は、定電流源を有することなく消費電流が一定になり、所望の動作点を得ることができ、定電流源が有する雑音、電流の増幅及び折り返しのために使用するカレントミラー回路で発生するトランジスタのショット雑音並びにフリッカー雑音の影響を排除することができるようにした。 (もっと読む)


【課題】位相雑音とDCバイアス電流特性上第1領域にて動作させることで安定した位相雑音特性を有する電圧制御発振器を得る。
【解決手段】インダクタL1、L2と可変容量素子M1、M2からなるLCタンク回路と負性抵抗を発生するバイポーラトランジスタQ1、Q2とを備える電圧制御発振器にあって、バイポーラトランジスタQ1、Q2のコレクターエミッタ間電圧Vcは、発振動作中バイポーラトランジスタのベースーエミッタ間電圧VBE以上であり、しかもバイポーラトランジスQ1、Q2タのトランジスタ耐圧BVCEO以下とするようにした。 (もっと読む)


【課題】複数のVCOを切り替えて使用するPLL回路において、VCOの位相雑音を最適化することである。
【解決手段】PLL回路11の複数のVCO12−1〜12−nの内の1つの選択は、VCO選択データにより行われ、キャパシタの選択はVSBデータにより行われる。バイアス電流設定回路25は、VCO選択データとVSBデータと制御電圧のデジタル変換値VTDをデコードして、予め定めたバイアス設定値を可変電流源I1に出力する。 (もっと読む)


本発明による差動及び直交電圧制御発振器は、電流の再使用構造によって低電力駆動が可能であり、トランスを用いたカップリングにより優れた位相雑音特性を有する。また、周波数可変のための可変キャパシタンス部が粗同調用と微細同調用とに分けられるので、これによって電圧発振利得を低減しつつ広帯域同調範囲を得ることができる。また、抵抗を用いた制御電圧の分配によって各可変キャパシタンス部が全体キャパシタンス領域で線形的に動作するように構成されているので、これによって線形的な制御電圧−発振周波数特性を得ることができる。また、本発明による直交電圧制御発振器は、スイッチングトランジスタによる電流消耗と基板損失なしに、優れた位相雑音特性を有しながら4位相の直交信号を出力することができる。
(もっと読む)


【課題】プロセスによる抵抗のバラツキの影響を受けにくい電流源回路を提供する。
【解決手段】上記課題を解決するために、電流源回路100に、MOSトランジスタQ6とQ7のドレイン電圧を入力としそれらの比較の結果を制御部104に出力するコンパレータ103と、コンパレータ103の出力に応じたデジタル制御信号を可変抵抗R1およびR2に出力して両抵抗値を変更する制御部104と、を有する抵抗値制御回路101を備える。 (もっと読む)


【課題】発振信号の周波数帯域を広くさせつつ、位相雑音を低減することが可能な電圧制御発振回路を提供することを目的とする。
【解決手段】電圧制御発振器7〜10と、選択信号Vout_SELに対応する発振信号を選択するセレクタ11と、セレクタ11により選択された発振信号の振幅値Vout_Levを検出する検出回路12と、スイッチ13、14と、スイッチ13を介して入力される電圧Vtuneに対応するデジタル値Daを出力するとともに、スイッチ14を介して入力される振幅値Vout_Levに対応するデジタル値Dbを出力するADC回路15と、選択信号Vout_SEL及び選択信号Vout_CAPをデジタル値Daに基づいて出力するとともに、電圧制御発振器に流れる電流値をデジタル値Dbに基づいて制御する制御回路16とを備えて電圧制御発振回路2を構成する。 (もっと読む)


【課題】特別の部品を追加することなく、平衡型の発振回路のC/N特性を改善すること。
【解決手段】VHFローバンド及びVHFハイバンドのテレビジョン信号を受信するための局部発振器を不平衡型の発振回路11,12で構成し、UHFのテレビジョン信号を受信するための局部発振器を平衡型の発振回路13で構成し、VHFバンド用発振回路11,12のC/N特性改善のために設けている抵抗R2の接続点を、UHF用発振回路13に接続した共振回路23のインダクタンス素子23aの一端に接続し、平衡型のUHF用発振回路13に対してラインフィルタ31,32を両側に配置する。 (もっと読む)


【課題】発振器において、発振周波数可変範囲を狭めることなく位相雑音を低減する。
【解決手段】バイポーラトランジスタTr1のコレクタとベース間にバイアス回路を備える発振器において、電源Vccとコレクタとの間に発振周波数よりも低いベースバンド周波数帯域において十分に高いインピーダンスを示す素子や回路、例えばベースバンドチョークコイル16を接続する。ベースバンド周波数帯域のノイズ信号はチョークコイル16により電源側に漏れることなくバイアス回路を介して負帰還される。チョークコイル16の代わりにカレントミラー回路を設けてもよい。 (もっと読む)


【課題】同調範囲と位相雑音とは、線路共振器への能動回路と同調回路の接続位置に関する値δで関連づけられており、それぞれの特性がトレードオフの関係にあり、設定の自由度が小さい。そこで、同調範囲と位相雑音の設定の自由度を高めた電圧制御発振器を得ることを目的とする。
【解決手段】線路長が基本波周波数において1/2波長となる両端開放線路からなる線路共振器と、反射利得を有する能動回路と、制御電圧によってリアクタンス値が可変である同調回路と、を備え、前記能動回路を前記両端開放線路の前記基本波周波数におけるショート位置から所定の位相雑音に基づいて選定された波長分θ1隔てた位置で前記両端開放線路に接続し、前記同調回路を前記両端開放線路の前記基本波周波数におけるショート位置から所定の周波数同調範囲に基づいて選定された波長分θ2隔てた位置で前記両端開放線路に接続した。 (もっと読む)


【課題】発振回路の発振周波数の制御が簡単な構成でできるようにする。
【解決手段】所定長の第1及び第2の分布定数線路11,12をほぼ平行に配置し、その第1及び第2の分布定数線路11,12の一端に所定の直流電圧VDDもしくは直流電流を供給する。第1の分布定数線路11の途中と、第2の分布定数線路12の途中との間に、1つ又は複数の容量素子C11,C12,・・・を接続する。第1及び第2の分布定数線路11,12の他端と、接地電位部との間には、スイッチング手段Q11,Q12を相互に接続した発振回路を構成させる。そして、第1,第2の分布定数線路11,12中の容量素子C11,C12,・・・の接続位置の設定で、発振周波数を制御できるようにする。 (もっと読む)


【課題】分配器を用いることなく、位相同期した多数の発振信号を供給すること。
【解決手段】複数の発振周波数を同期させた発振器において、複数の発振器と、これらの複数の発振器のゲート/ベースを、全周長が発振周波数の1波長のマイクロストリップ線路から成る閉線路の各ポートに接続した線路で結合したリング共振器と、リング共振器の線路に挿入された励振位相を一方向に固定する励振方向固定装置とから成る発振装置である。閉線路間に配設される共通の発振器は、差動発振器で構成されている。 (もっと読む)


電圧制御発振器(VCO)は出力バッファを有し、これは、第1のトランジスタを含む第1のバッファ段と、第2のトランジスタを含む第2のバッファ段とを備えている。第1および第2のトランジスタはカスケード接続されたエミッタフォロワバッファ回路として配置されている。
(もっと読む)


【課題】発振周波数を所定の範囲で変化させた場合において、負性抵抗回路と誘電体共振器との間の位相ずれを順次補正することにより、低い位相雑音特性とする誘電体発振器とその制御方法を提供する。
【解決手段】誘電体発振器100は、誘電体共振器10と位置検出器21と周波数変換器22と補正値変換器23と負性抵抗回路30とを含み、誘電体共振器10は、誘電体14と調整ねじ11と該ねじのひさし部13の位置を検知する位置検出センサ18と、を有している。位置検出器21は位置検出センサ18からの信号に基づいて、位置情報を周波数変換器22に送る。周波数変換器22は、位置情報と共振周波数との対応情報から共振周波数を補正値変換器23へ送る。補正値変換器23は共振周波数の帯域と帰還容量との対応情報に基づいて帰還容量を設定することで、位相ずれを補正する。 (もっと読む)


2つのインダクタ(L、L)と、トランジスタ(Q)と、バラクタ(C)とを備えるハートレー電圧制御発振器(VCO)回路において、2つのインダクタ(L、L)は結合インダクタ対として配列され、その間に正の相互インダクタンス(M)を可能にし、VCOのサイズを小さくする。 (もっと読む)


【課題】広い周波数範囲で安定して動作する電圧制御発振器を提供する。
【解決手段】電圧制御発振器11の差動増幅器12の出力を入力側に帰還する帰還キャパシタC1と、帰還キャパシタC1と差動増幅器12の入力端子の接続点に一端が接続され、他端が接地された可変容量素子VCを有する。電圧制御発振器11の発振周波数が変更されると、制御部13は、可変容量素子VCに印加する電圧を制御してその容量値を変化させ、電圧制御発振器11のオープンループゲインがほぼ一定になるようにする。 (もっと読む)


【課題】周波数が直線的に変化する範囲が広く且つ占有面積が小さいデジタル発振回路を実現できるようにする。
【解決手段】デジタル制御発振回路10は、複数の第1の可変容量素子からなる第1の容量素子群14及び複数の第2の可変容量素子からなる第2の容量素子群14を含む可変容量部12を有し、可変容量部12の容量値に対応した発振周波数の信号を生成する発振部を備えている。第1の可変容量素子の第1の容量変化量は、第2の可変容量素子の第2の容量変化量に2以上の整数値を乗じた値であり、第2の可変容量素子の個数は、2以上の整数値から1を減じた値以上である (もっと読む)


101 - 120 / 260