説明

Fターム[5J500AM13]の内容

増幅器一般 (93,357) | 接続及び構成 (5,069) | フィードバック(帰還)構成 (1,498) | 負帰還(単なるエミッタ帰還抵抗を除く) (832)

Fターム[5J500AM13]に分類される特許

101 - 120 / 832


【課題】 差動増幅装置が出力するオフセット電圧を充分に抑制する。
【解決手段】 差動増幅器10は、キャパシタCを介して+IN端子に入力される信号と、−IN端子に入力される信号の差分を増幅する。スイッチS1は、+IN端子が、キャパシタCを介した信号を入力するか否かを切り替える。抵抗RINは、+IN端子と−IN端子の間に接続される。オフセット電圧補正回路20は、+IN端子がキャパシタCを介した信号を入力しないようにスイッチS1が制御された補正期間において、差動増幅器10の出力信号に基づき差動増幅器10のオフセット電圧を補正する。 (もっと読む)


【課題】タイムスロットの前後で急激な電流変動が発生するのを回避でき、且つ、送信パワーが低く設定された場合には送信パワーに応じて消費電流の低減を図ることのできる無線送信機を提供する。
【解決手段】無線信号を所定のタイムスロットSaで送信するように構成された無線送信機である。そして、送信信号をアンテナに出力するゲイン可変型のファイナルアンプと、ファイナルアンプより前段に設けられ送信信号をファイナルアンプへ送るゲイン可変型のAGCアンプと、ファイナルアンプとAGCアンプのゲイン制御を行う制御手段とを備え、制御手段は、タイムスロットSaの開始の際、先ず、ファイナルアンプのゲインを上昇させ、その後、AGCアンプのゲインを上昇させて、送信パワーを立ち上げるように構成する。 (もっと読む)


【課題】アナログスイッチとアナログスイッチ及びアナログスイッチと電荷信号を放電させるリセット回路とを備えることでオペアンプの入力端には流れこまないようにした、漏れ電流が信号に影響を与えないようにしたチャージアンプを提供する。
【解決手段】オペアンプ2の出力端子6とオペアンプ−入力端3に接続された積分コンデンサ7に、直列に接続したアナログスイッチS1とアナログスイッチS2を並列に接続し、更に前記アナログスイッチS1と前記アナログスイッチS2の接続点から接地点との間にアナログスイッチS3を接続し、前記積分コンデンサに充電した電荷信号を前記スイッチS1及びS2とで放電させるリセット回路とを備えたことを特徴とする圧電型センサの電荷信号を電圧信号に変換するチャージアンプにより提供される。 (もっと読む)


【課題】オフセットを迅速に検出しつつ、低域信号のカットを防止する。
【解決手段】オフセット検出回路(22a,22b,24,26)は、利得可変アンプ18の出力を所定の時定数で平滑して、直流成分であるオフセットを検出する。検出されたオフセットは加算回路28において利得可変アンプの入力に加算して、利得可変アンプ18の出力におけるオフセットを補正する。オフセット検出回路における時定数は、可変抵抗22a,22bの抵抗値により変更される。そして、時定数は、利得可変アンプ18の利得が変更されたときに、小さな時定数、その後大きな時定数に変更される。 (もっと読む)


【課題】コンパレータを使用せずに、調整電圧の傾きの切り替えを滑らかに行って温度特性の補正精度を向上させることのできる温度特性補正回路及びセンサ用増幅回路を提供すること。
【解決手段】所定の温度特性を備えた温度依存電圧Vtあるいはその温度依存電圧Vtを反転させた反転電圧XVtと、温度に関わらず一定電圧である基準電圧Vrefとに基づいて、第1及び第2補正電圧Vc1,Vc2をそれぞれ生成する補正用増幅器20,30を備えた。この補正用増幅器20,30の各出力端子をワイヤードオア接続した。 (もっと読む)


【課題】セトリング速度を向上させる。
【解決手段】差動入力信号を増幅する差動対(M1、M2、M19)と、差動対の一方および他方の出力端にそれぞれ接続される一方および他方のカスコード増幅器対(M9、M10)と、カスコード増幅器対の一方および他方の出力端にそれぞれゲートを接続し、差動対の一方および他方の出力端にそれぞれドレインを接続するソース接地の第1のMOSトランジスタ対(M11a、M12a)と、を備える。カスコード増幅器対の一方および他方の出力端にそれぞれゲートを接続し、差動対の他方および一方の出力端にそれぞれドレインを接続する、第1のMOSトランジスタ対と同一の導電型であるソース接地の第2のMOSトランジスタ対(M3a、M4a)をさらに備える。 (もっと読む)


【課題】歪みやノイズの発生箇所を問わず、Dクラスアンプの音質の劣化を改善することができるオーディオ信号増幅装置及びオーディオ信号増幅方法を提供する。
【解決手段】PWM変換回路11は、入力オーディオ信号をパルス幅変調し、PWM信号を生成する。出力段トランジスタ13は、生成されたPWM信号に基づいてスイッチングし、出力可変電源装置17から印加された電圧に基づいて、PWM信号を増幅する。出力フィルタ14は、増幅されたPWM信号を復調し、出力オーディオ信号を生成する。出力可変電源装置17は、出力オーディオ信号と入力オーディオ信号との差分に基づいて、出力段トランジスタ13に印加される電圧を制御する。 (もっと読む)


【課題】低消費電力を実現する低コストの送信電力制御回路を提供する。
【解決手段】入力された入力信号を減衰させる利得調整手段(PINダイオード6)と、前記利得調整手段の出力信号を増幅する増幅手段(増幅器7)とからなる送信電力制御回路において、前記増幅手段のドレインバイアス供給端子(ドレインバイアス供給端子4)へ供給するドレイン電流に応じて前記利得調整手段の減衰量を制御することを特徴とする。 (もっと読む)


【課題】電源ノイズによる受信感度の劣化を防ぐとともに、ダイナミックレンジの減少を防ぐことが可能な半導体集積回路、増幅器および光モジュールを提供する。
【解決手段】半導体集積回路101は、供給された第1の電源電圧によって動作する。半導体集積回路101は、受けた信号を増幅するための増幅回路2と、第1の電源電圧から第2の電源電圧を生成するための安定化電源5と、第1の電源電圧および第2の電源電圧を受けて、増幅回路2に対して供給する電圧として、第1の電源電圧と第2の電源電圧とを選択可能な電源選択回路6とを備える。 (もっと読む)


【課題】電流源の誤差やカレントミラーのミラー精度の誤差による同相出力電圧の出力オフセット電圧を補正し、より正確に同相出力電圧を制御することができる演算増幅回路を提供する。
【解決手段】入力切替回路14がコモンモード参照電圧を選択してコモンモード基準電圧として出力したときの全差動増幅回路10の同相出力電圧をコモンモード検出回路11が検出した後、S/H回路12がコモンモード検出回路11の出力のサンプル及びホールドを行い、演算回路13がS/H回路12の出力とコモンモード参照電圧とのずれ量とコモンモード参照電圧とに基づく電圧を出力し、入力切替回路14が演算回路13の出力を選択してコモンモード基準電圧として出力する。 (もっと読む)


【課題】 仮想接地ノードの電位に誤差が生じた場合でも制御性良く動作する低消費電力のスイッチトキャパシタ型積分器を提供する。
【解決手段】 入力信号の電荷をサンプリングするサンプリングキャパシタC1と、サンプリングキャパシタC1の電荷を仮想接地ノード4を介して蓄積する蓄積キャパシタC2と、蓄積キャパシタC2にサンプルキャパシタC1の電荷を供給する主トランジスタMP1、MN1と、そのゲート端子と仮想接地ノード4との間に挿入された校正キャパシタC3,C4と、校正キャパシタC3,C4に対して、仮想接地ノード4が基準電位Vcmとなる電位差が生じるように電荷を供給する校正装置12と、仮想接地ノードの電位を増幅した電位を主トランジスタMP1,MN1に出力する増幅器とを備える。 (もっと読む)


【課題】SEPP回路の温度上昇の熱が放熱器を介してバイアス回路に伝わるまでの熱結合によるタイムラグを解消して、熱暴走の発生を未然に防止する。
【解決手段】トランジスタ素子を有して構成されるトランジスタQ1と、トランジスタQ1のトランジスタ素子とは逆極性のトランジスタ素子を有して構成されるトランジスタQ2と、が直列接続されると共に、両端が電源に接続されたシングルエンデッド・プッシュプル回路と、トランジスタQ1回路にバイアス電圧を印加するバイアス回路を構成するトランジスタQ5と、トランジスタQ2にバイアス電圧を印加するバイアス回路を構成するトランジスタQ6と、トランジスタQ1のベース電圧を検出してトランジスタQ5にフィードバックする直列接続の抵抗R3、R4と、トランジスタQ2のベース電圧を検出してトランジスタQ6にフィードバックする直列接続の抵抗R5、R6と、を備えている。 (もっと読む)


【課題】 任意の周波数帯域における歪み補償の性能を向上させることができる歪み補償回路を提供する。
【解決手段】 アンプ3からのフィードバック信号をADC5でディジタル変換し、使用周波数帯域を含む特定帯域の通過特性を有するFIRフィルタ12にADC5からの出力を通過させて直交復調器13に出力し、直交復調器13で直交復調し、LUT係数演算部14でLUT係数を演算し、包絡線演算部15で包絡線の値を演算し、LUT係数設定部16でルックアップテーブルから包絡線の値に対するLUT係数を読み出し、乗算器17a,17bに出力し、乗算器17a,17bで送信信号とLUT係数を乗算して歪み補償を行う歪み補償回路である。 (もっと読む)


【課題】増幅装置及び信号の増幅方法を提供する。
【解決手段】増幅装置は、信号入力(31)と、帰還入力(32)と、信号出力(33)とを備えた増幅器(3)を有する。第1の結合路(FB1)は、第1のインピーダンス素子(R1)を備え、帰還入力(32)を信号出力(33)に接続する。第2の結合路(FB2)は、直列に接続したフィルタ装置(4)と、バッファ回路(5)と、第2のインピーダンス素子(R2)を有し、帰還入力(32)を信号出力(33)または信号入力(31)に接続する。 (もっと読む)


【課題】工数や費用を抑えたまま冗長度を小さくすることのできる送信装置を提供する。
【解決手段】この実施形態の送信装置は、送信信号を増幅して第1の増幅信号を出力する励振増幅器と、第1の増幅信号を複数の分配信号に分配する分配器と、分配信号それぞれを増幅して第2の増幅信号を出力する複数の電力増幅器と、複数の電力増幅器が出力した第2の増幅信号を合成して合成信号を出力する合成器とを備えている。そして、複数の電力増幅器それぞれの出力電力を検出する複数の増幅信号検出器と、増幅信号検出器それぞれの検出結果に基づいて、それぞれの出力電力が同一レベルとなるように複数の電力増幅器を制御する増幅レベル制御器と、合成器の出力電力または合成信号の歪み成分の少なくとも一方を検出する送信信号検出器と、送信信号検出器の検出結果に基づいて、合成器の出力電力または合成信号の歪み成分が第1のレベルとなるように励振増幅器を制御する送信レベル制御器とを有している。 (もっと読む)


【課題】光ファイバ受信器やハードディスクドライブ向けに、大きい帯域幅及び高利得TIAを提供する。
【解決手段】入れ子状のトランスインピーダンス増幅器(TIA)回路は、入力及び出力を有する0次のTIAと、第1の演算増幅器(オペアンプ)と、を備えている。オペアンプは、0次のTIAの出力に接続する入力と、該入力によって駆動される第1のトランジスタと、第1のバイアス電圧によって駆動され且つ上記第1のトランジスタに接続する第2のトランジスタと、第2のトランジスタに接続する第1の電流源と、第1のトランジスタと第2のトランジスタの間のノードに存在する出力と、を備えている。 (もっと読む)


【課題】MIC増幅回路における雑音と歪とを低減する。
【課題を解決するための手段】基板実装型MICコネクタを実装した第一の基板に、電源重畳回路と信号入力結合回路と入力音声増幅回路とを、表面実装部品の第一の演算増幅器とアナログスイッチICと金属皮膜抵抗と容量として実装し、前記信号入力結合回路は、前記第一の演算増幅器の正入力と接地間の抵抗と正入力と低電圧電源間の抵抗とが設置され、前記第一の基板と接続された第二の基板に電源発生部と平衡出力音声増幅回路とを第二の演算増幅器とアナログスイッチICと金属皮膜抵抗と容量として実装し、前記第二の演算増幅器の正入力と接地間の抵抗と正入力と低電圧電源間の抵抗とが設置され、前記平衡出力音声増幅回路の共通帰還回路がタンタル電解コンデンサの逆極性の直列接続または低歪率セラミックコンデンサで容量結合されたことを特徴とする音声増幅回路。
(もっと読む)


【課題】制御開始のタイムラグを低減したアンプ回路とそれを備える充電または放電制御回路とその制御方法とを提供することを目的とする。
【解決手段】誤差アンプと、誤差アンプの出力にベースが接続されたトランジスタと、トランジスタのコレクタとエミッタとの間に接続された負荷と、誤差アンプの出力と誤差アンプのマイナス側入力との間に接続された位相補償コンデンサと、を備えるアンプ回路において、位相補償コンデンサと直列に接続されたフォトモススイッチを備え、フォトモススイッチは、トランジスタのベース電流の有無に対応してオン・オフが制御されるアンプ回路とする。 (もっと読む)


【課題】 増幅器の出力に負荷が接続された場合、その増幅器の出力段が持つ出力インピーダンスと接続した負荷によって、出力が理想値からずれる。本発明はこの負荷効果による出力のずれを自動的に補正する負荷効果低減回路を提供することを課題とする。
【解決手段】 増幅器の出力部と負荷との節点に設けられ、増幅器の入力電圧と出力電圧の差電圧に応じた電流を自動的に負荷に供給することを特徴とする負荷効果低減回路により解決される。上記回路は、増幅器の入力電圧及び上記節点の電圧を入力とする差動アンプと、該差動アンプの出力電圧と該節点の電圧とを加算する加算器と、該加算器の出力を入力とし該節点に電流として出力する電圧−電流変換回路とを含む。 (もっと読む)


入力信号(x)を処理する信号処理装置が、適応型プレディストータ(110,160)、増幅器(130)、及びダウンコンバータ(150)を備える。増幅器(130)は処理された信号(y’)を増幅して増幅された信号(y’’)を得るように構成されている。ダウンコンバータ(150)は、信号バージョンンの1つが位相シフトである、処理された信号(y’)のバージョンと増幅された信号(y’’)のバージョンとを乗算して、第1のダウンコンバートされた信号(zl,z1’)を取得し、処理された信号(y’)に、増幅された信号(y’’)を乗算して第2のダウンコンバートされた信号(z2,z2’)を取得するように構成されている。プレディストータ(110、160)は、入力信号(x)をプレディストーション特性に従って、予め歪ませて処理された信号(y’)を取得するように構成されている。そしてプレディストータ(110、160)はさらに、第1のダウンコンバートされた信号(zl,z1’)と第2のダウンコンバートされた信号(z2,z2’)に基づいてプレディストーション特性を適応させるように構成されている。
(もっと読む)


101 - 120 / 832