説明

国際特許分類[H01L23/52]の内容

電気 (1,674,590) | 基本的電気素子 (808,144) | 半導体装置,他に属さない電気的固体装置 (445,984) | 半導体または他の固体装置の細部 (40,832) | 動作中の装置内の1つの構成部品から他の構成部品へ電流を導く装置 (7,814)

国際特許分類[H01L23/52]の下位に属する分類

国際特許分類[H01L23/52]に分類される特許

61 - 70 / 4,946


【課題】半導体ウェハの保護層に形成された溝のアスペクト比が0.5以上である場合においても、再配線を形成する際のレジスト膜に破壊が生じることを防止する手段を提供する。
【解決手段】半導体ウェハが、集積回路を形成した複数の能動領域と、隣合う能動領域間に設けられたダイシング領域と、能動領域とダイシング領域とを覆う保護層5と、保護層の能動領域の外側を掘込んで形成されたガイド溝21と、能動領域の保護層上を覆う保護膜7と、保護膜上に形成され、集積回路に電気的に接続する第2の配線9とを備え、ガイド溝のアスペクト比が0.5以上の場合にそのガイド溝を保護膜で覆う。 (もっと読む)


【課題】 アンダーフィル材を用いなくとも、柱状電極と半田端子との接合強度不足や、信頼性の低下を抑制する。
【解決手段】 半導体装置は、半導体基板と、半導体基板上に設けられた複数の配線と、複数の配線上にそれぞれ接続された複数の半田端子と、複数の配線の少なくとも一部を覆う樹脂層と、を備えている。樹脂層上には、少なくとも半田端子の周囲を覆うオーバーコート膜が被膜され、隣接する半田端子間のオーバーコート膜の高さは、半田端子の高さよりも低い。 (もっと読む)


【課題】より低抵抗な配線層を有する不揮発性記憶装置を提供する。
【解決手段】実施形態の不揮発性記憶装置は、書き替え可能な複数の不揮発性メモリセルと、前記複数のメモリセルのそれぞれに電気的に接続可能な配線層と、を備えた不揮発性半導体記憶装置である。前記配線層は、絶縁層に設けられたトレンチ内に設けられ、前記配線層は、第1導電層と、前記第1導電層の上に設けられた第2導電層と、を有し、前記配線層が充填されていない前記トレンチに対する前記第1導電層の埋め込み性は、前記配線層が充填されていない前記トレンチに対する前記第2導電層の埋め込み性よりも高く、前記第2導電層の比抵抗は、前記第1導電層の比抵抗よりも低い。 (もっと読む)


【課題】 所望の配線構造を形成することができ、かつウエハ有効領域の欠陥率の増加を防止することのできる半導体ウエハ装置の製造方法を提供する。
【解決手段】 半導体ウエハ装置の製造方法は、(a)回路領域に半導体素子を形成した半導体ウエハ上に半導体素子に接続された下層配線パターンを形成する工程と、(b)下層配線パターンを覆って半導体ウエハ上に層間絶縁膜を形成する工程と、(c)回路領域上で下層配線パターンに接続されたビア導電体とその上に配置された配線パターンとを、回路領域外の周辺領域上で配線パターンに対応する導電体パターンを、層間絶縁膜に埋め込んで形成する工程とを含む。導電体パターンは電気的に分離された状態で形成される。 (もっと読む)


【課題】半導体装置の電位コントラスト像から配線のコントラストを簡便かつ正確に認識し、抽出することのできる半導体装置のコントラスト画像処理方法、処理装置、処理プログラムを提供する。
【解決手段】解析装置から得られた半導体装置のコントラスト像をコントラスト像に合わせて自動的に減色する減色処理と、減色されたコントラスト像に含まれる画素をあらかじめ設定したコントラスト閾値を基準に分類し、複数のコントラストに分別された配線パターンを抽出する配線コントラスト抽出処理と、配線パターンの輪郭部分に含まれるノイズを輪郭部分のシフトにより除去するシフト処理と、を含み、解析装置から得られた半導体装置のコントラスト像に含まれる配線パターンを所定のコントラストに区分して抽出する。 (もっと読む)


【課題】フォトリソグラフィ工程を行う際に、光が乱反射することを抑制することができる半導体装置の製造方法を提供する。
【解決手段】基板1上に下層配線構成膜2aを形成し、当該下層配線構成膜2aをパターニングして下層配線2を形成する工程と、基板1に下層配線2を覆う層間絶縁膜4を形成し、層間絶縁膜4にビアホールを形成する工程と、スパッタ法により層間絶縁膜4上に第1上層配線構成膜7aを形成する工程と、第1上層配線構成膜7aを形成する工程の温度より高い温度で、第1上層配線構成膜7aをリフローする工程と、リフローする工程より低い温度のスパッタ法により第1上層配線構成膜7a上に第2上層配線構成膜8aを形成する工程と、第2上層配線構成膜8a上に反射防止膜9を成膜する工程と、反射防止膜9上にレジストを形成する工程と、を含む工程を行う。 (もっと読む)


【課題】封止膜の材料を容易に選定することができる半導体装置を提供する。
【解決手段】半導体基板11上に複数の接続端子12が形成された半導体デバイスウェハ10と、前記半導体デバイスウェハ10の表面を覆うとともに前記接続端子12を露出させる開口14aが設けられた第1絶縁膜14と、前記第1絶縁膜14上に形成され一端面が前記接続端子12と接続された複数の再配線30と、前記再配線30の他端面上に形成された複数の柱状電極21と、前記再配線30の側面を被覆する第2絶縁膜15と、前記再配線30及び前記第2絶縁膜15を封止するとともに前記柱状電極21の表面を露出させる封止膜22と、を備えることを特徴とする半導体装置1Bである。 (もっと読む)


【課題】銅のワイヤを用いたボンディングに関し、効率の良い製造が可能な半導体装置とその製造方法を提供する。
【解決手段】基材2上に形成されている銅の電極パッド3と、前記電極パッド3を覆うように設けられている金の金属層4と、前記金属層4上にボンディングされている銅のワイヤ5とを有することを特徴としている。 (もっと読む)


【課題】 ダイシングラインの寸法を縮小された半導体装置およびその製造方法を提供する。
【解決手段】 半導体装置は、複数のチップ領域2を有する半導体基板1を含む。絶縁膜11、13、15は、半導体基板を覆う。半導体基板上および層間膜中に設けられた電子素子4および配線5、6を含んだ電気回路は、チップ領域内に、チップ領域ごとに相互に電気的に独立して設けられる。導電性の境界パターン12は、複数のチップ領域の相互間の境界領域3中の層間膜中に形成され、チップ領域を囲み、電子素子から電気的に独立しかつ間に間隔を有する。 (もっと読む)


【課題】本発明は、半導体集積回路上及びスクライブ領域上を覆うパッシベーション膜を備えた半導体装置の製造装置に関し、パッシベーション膜に起因する半導体基板の反りを低減することを課題とする。
【解決手段】スクライブ領域B上に設けられたパッシベーション膜13に、複数の回路形成領域Aを囲むように格子状の溝47を形成した。 (もっと読む)


61 - 70 / 4,946