説明

Fターム[5F045AE25]の内容

気相成長(金属層を除く) (114,827) | 成膜条件−成膜時の圧力 (3,707) | 減圧(圧力が明示されていない) (3,333) | 76≦P<760Torr(0.1≦P<1気圧 101.3≦P<1013hPa) (540)

Fターム[5F045AE25]に分類される特許

21 - 40 / 540


【課題】処理室へ供給されるガスを充分に加熱することにより、ヘイズやスリップに起因する成膜不良を抑制することができる技術を提供する。
【解決手段】本発明における特徴は、例えば、図2に示すように、処理室209の外壁205とインナーチューブ206の間にガス導入空間210を設け、このガス導入空間210内に誘導加熱するための加熱体207を設けている点にある。これにより、ガス供給部211から供給される原料ガスは、まず、処理室209の内部に導入される前に先立って、ガス導入空間210内に導入され、このガス導入空間210に設けられている加熱体207によって加熱される。 (もっと読む)


【課題】高品質かつ高信頼性の素子を作製できるSiCエピタキシャルウエハ、およびそれを用いて得られるSiC半導体素子を提供すること
【解決手段】(0001)面に対して4°以下のオフ角θで傾斜したSi面が主面4とされたSiC基板2と、SiC基板2の主面4に形成されたSiCエピタキシャル層3とを含むSiCエピタキシャルウエハ1において、SiC基板2の主面4のオフ方向Dを、[11−20]軸方向および[01−10]軸方向に対して15°+/−10°の角度θで傾斜した方向にする。 (もっと読む)


【課題】成膜時の温度制御が可能となり、ウェーハ上に成膜された膜厚のバラツキを極めて少なくし、生産性を高めた半導体製造装置および半導体製造方法を提供する。
【解決手段】サセプタ11は、ウェーハwの径より小さく、表面に凸部12b(温度制御板となる)を有するインナーサセプタ12と、中心部に開口部を有し、インナーサセプタを開口部が遮蔽されるように載置するための第1の段部と、この第1の段部の上段に設けられ、ウェーハを載置するための第2の段部を有するアウターサセプタ13を備える。 (もっと読む)


【課題】得られるコーティングが0.5マイクロ秒〜1000マイクロ秒のキャリアライフタイムを有するように、シリコンカーバイドコーティングを基板上に堆積させる方法を提供する。
【解決手段】a.ジクロロシランガス、メチルハイドロジェンジクロロシランガス、ジメチルジクロロシランガス、及びそれらの混合物から選択されるクロロシランガスと、炭素含有ガスと、水素ガスとを含む混合ガスを、単結晶シリコンカーバイド基板を含有する反応チャンバ内に導入すること、及びb.1200℃より高いが1800℃より低い温度に基板を加熱すること、を含むが、但し、反応チャンバ内の圧力は10torr〜250torrの範囲に維持されるものとする。 (もっと読む)


【課題】処理室へ供給されるガスを充分に加熱することにより、ヘイズやスリップに起因する成膜不良を抑制することができる技術を提供する。
【解決手段】本発明によれば、ガスノズルに比べて遥かに表面積の大きなガス導入空間205を設けているので、表面積の大きなガス導入空間205の内部で予めガスを充分に加熱することができる。このため、処理室203に導入されるガスを加熱することができ、この結果、処理室203の内部に配置されているウェハWFとの温度差を小さくすることができる。したがって、本発明によれば、処理室203に導入されるガスと、処理室203の内部に配置されているウェハWFとの温度差に起因するヘイズやスリップを抑制することができ、ウェハWF上に形成される膜の品質を向上させることができる。 (もっと読む)


【課題】ゲート電極によるチャネルのポテンシャル制御性を大幅に向上させ、信頼性の高い所期の高耐圧及び高出力を得ることのできる化合物半導体装置を実現する。
【解決手段】AlGaN/GaN・HEMTは、Si基板1と、Si基板1の上方に形成された電子走行層2bと、電子走行層2bの上方に形成された電子供給層2cと、電子供給層2cの上方に形成されたソース電極4、ドレイン電極5及びゲート電極6とを含み構成されており、電子走行層2cは、平面視でソース電極4とドレイン電極5とを結ぶ方向と交差する方向に並ぶ複数の段差、例えば第1の段差2ca、第2の段差2cb、第3の段差2ccを有する。 (もっと読む)


【課題】非極性面及び半極性面を主面とした結晶成長において、多結晶が発生することにより生じる、結晶の厚膜成長阻害を防ぐことを課題とする。
【解決手段】III族窒化物結晶からなり非極性面又は半極性面を主面とする下地基板上に、III族窒化物半導体結晶を成長させるIII族窒化物半導体結晶の製造方法において、前記主面からc軸方向に±90°傾斜した面をK面と定義したとき、該K面に対して特定の角度の面を有する側面を持った下地基板を用いることで多結晶発生の問題を解決する。 (もっと読む)


【課題】逆方向漏れ電流が抑制されてなるとともに二次元電子ガスの移動度が高い半導体素子を提供する。
【解決手段】下地基板1の上にIII族窒化物層群を(0001)結晶面が基板面に対し略平行となるよう積層形成したエピタキシャル基板10と、ショットキー性電極9と、を備える半導体素子20において、エピタキシャル基板10が、Inx1Aly1Gaz1N(x1+y1+z1=1、z1>0)なる組成の第1のIII族窒化物からなるチャネル層3と、Inx2Aly2N(x2+y2=1、x2>0、y2>0)なる組成の第2のIII族窒化物からなる障壁層5と、GaNからなり障壁層5に隣接する中間層6aと、AlNからなり中間層に隣接するキャップ6b層と、を備え、ショットキー性電極9がキャップ層6bに接合されてなるようにする。 (もっと読む)


【課題】ウェハの全面にステップバンチングがない、ステップバンチングフリーのSiCエピタキシャルウェハ及びその製造方法を提供する。
【解決手段】本発明のSiCエピタキシャルウェハは、0.4°〜5°のオフ角で傾斜させた4H−SiC単結晶基板上にSiCのエピタキシャル層を形成したSiCエピタキシャルウェハであって、短いステップバンチングがないことを特徴とする。 (もっと読む)


【課題】ヘテロ接合電界効果型トランジスタに用いられ得る窒化物系半導体層を含むエピタキシャルウエハの反りと結晶性を改善する。
【解決手段】ヘテロ接合電界効果型トランジスタに用いられ得る窒化物系半導体層を含むエピタキシャルウエハは、Si基板上においてAlNまたはAlONの第1バッファ層、Al組成比を段階的に減少させたAlGaNの第2バッファ層、第2バッファ層の上に配置されていてAlGa1−aN層/AlGa1−bN層の繰返し多層からなる第3バッファ層、GaNチャネル層、および電子供給層をこの順に含み、第2バッファ層の最上部のAl組成比xが0≦x≦0.3の範囲内にある。 (もっと読む)


【課題】縦型の熱処理炉内に混入するパーティクルを低減し、基板(ウエハ)へのパーティクル付着を抑えることができる技術を提供すること。
【解決手段】ウエハボート3を縦型の熱処理炉2内に、当該熱処理炉の下方側に形成された炉口20から搬入し、熱処理を行う装置において、前記ウエハボート3が前記熱処理炉2の下方側に位置しているときに、前記炉口20を塞ぐ蓋体61を設ける。この蓋体61は前記炉口20を塞ぐ位置と開く位置との間で移動自在に設けられており、蓋体61が前記炉口20を塞ぐ位置から外れているときに、当該蓋体61の上面のパーティクルをクリーニングノズル7により吸引して除去する。このため、次に蓋体61が炉口20を塞いだ時に、熱処理炉2内に持ち込まれるパーティクル量を低減できるので、ウエハへのパーティクル付着を抑えることができる。 (もっと読む)


【課題】オフ電流を低減した優れた特性を有する薄膜トランジスタを作製する。
【解決手段】p型の逆スタガ型の薄膜トランジスタにおいて、ゲート絶縁膜側から、微結晶半導体領域、非晶質半導体領域、及び不純物半導体領域が積層される半導体膜と、一対の配線とが接する領域が、ゲート絶縁膜を介してゲート電極と重畳し、一対の配線の仕事関数と、微結晶半導体領域を構成する微結晶半導体の電子親和力の差である電子のショットキーバリアφBnは0.65eV以上である。 (もっと読む)


【課題】エピタキシャル成長層の結晶品質を向上させることができ、厚膜のエピタキシャル成長層を形成する場合においてもキャリア移動度の低下が生じず、素子抵抗の低い炭化珪素エピタキシャルウエハおよび炭化珪素半導体素子を提供する。
【解決手段】炭化珪素半導体素子は、ドーピングにより格子定数が減少するドーパントを濃度Aでドーピングした基板と、ドーパントを基板よりも小さい濃度Bでドーピングしたエピタキシャル成長層と、基板とエピタキシャル層との間に、ドーパントをドーピングした2層以上積層した多層構造で形成されたバッファ層とを有し、多層構造の各層のドーパントのドーピング濃度Cが、バッファ層の厚さをd、エピタキシャル成長層からの各層までの平均距離をx、所定の割合をPとして、[B+(A−B)×x/d]×(1−P)≦C≦[B+(A−B)×x/d]×(1+P)とした。 (もっと読む)


【課題】デバイス化の工程で割れが発生することを抑制することが可能なIII族窒化物エピタキシャル基板およびその製造方法を提供する。
【解決手段】本発明のIII族窒化物エピタキシャル基板10は、Si基板11と、該Si基板11と接する初期層14と、該初期層14上に形成され、Al組成比が0.5超え1以下のAlGaNからなる第1層15A1(15B1)およびAl組成比が0超え0.5以下のAlGaNからなる第2層15A2(15B2)を順次有する積層体を複数組有する超格子積層体15と、を有し、前記第2層のAl組成比が、前記基板から離れるほど漸減することを特徴とする。 (もっと読む)


【課題】高温処理においても、サセプタ変形を抑制することができる基板処理技術を提供する。
【解決手段】基板が載置された載置体と、前記載置体が複数支持された載置体支持具と、前記載置体支持具が収容される反応管と、前記反応管の外側に設けられ、前記反応管内に収容された基板を加熱する加熱部とを備え、前記載置体の、前記基板と接触する面と前記載置体支持具と接触する面が、同じ粗さに表面加工されるように基板処理装置を構成する。 (もっと読む)


【課題】一度に処理する基板の枚数を増大させ、GaNのエピタキシャル膜の生産性を向上させることができる膜の形成方法及び基板処理装置を提供する。
【解決手段】エピタキシャル膜を有する基板を処理する基板処理装置において、前記基板処理装置は、前記基板を処理する処理室201と、前記処理室内に少なくとも前記エピタキシャル膜を形成する原料ガスとクリーニングガスを供給するガス供給源240と、前記処理室内の少なくとも温度と圧力を制御する制御部280と、前記制御部は、前記処理室内が予め定められた温度および圧力になると前記処理室内をクリーニングガスを供給するように前記ガス供給源を制御する、ことを特徴とした基板処理装置。 (もっと読む)


【課題】リーク電流を低減でき、かつ、良好な電流コラプス特性が得られる窒化物半導体装置を提供する。
【解決手段】Si基板1上に順に積層されたチャネルGaN層5およびそのチャネルGaN層5とヘテロ界面を形成するバリアAlGaN層6を含む窒化物半導体層を備える。上記バリアAlGaN層6は、炭素濃度を5×1017/cm以上とする。また、チャネルGaN層5は、炭素濃度を6×1016/cm未満とし、かつ、膜厚を500nm以上とする。 (もっと読む)


【課題】1以上の窒化物材料を形成するためのMOCVDシステム及び製造方法を提供する。
【解決手段】該システムは、中心軸128の周りを回転するように構成されているサセプタ120、及び該サセプタ上部に、サセプタとは直接接触していない状態で配置されるシャワーヘッド110を含む。加えて、該システムは、該サセプタ上に配置され、中心軸の周りを回転し、かつ対応するホルダ軸126の周りもそれぞれ回転するように構成されている1以上の基板ホルダ130を含む。更に該システムは、該中心部品内部に形成された1以上の第1の入口101、1以上の第2の入口102、及びシャワーヘッド内部に形成され、かつ中心部品からの距離が該1以上の第2の入口102より更に離れて配置される1以上の第3の入口103を含む。 (もっと読む)


【課題】発生したプラズマ励起ガスを効率的に取り出すことができる、簡易な構成のプラズマ発生装置を提供する。
【解決手段】プラズマ発生装置は、電極セルと、当該電極セルに交流電圧を印加する電源部17と、前記電極セルを囲繞する筐体と、当該筺体外部から前記電極セルの外周部へと原料ガスを供給する原料ガス供給部とを、備えている。前記電極セルは、低圧電極1と高圧電極3と誘電体2a,2bとを備え、誘電体バリア放電空間6を有し、貫通口PHを有するドーナツ形状である。また、プラズマ発生装置は、貫通口PHの内部に配設されている円筒形状の側面部に噴出孔21xを有する絶縁筒部21と、絶縁筒部21の空洞部21A内の圧力を減圧する、減圧装置とをさらに備えている。 (もっと読む)


【課題】カバレッジ性能、及び、表面ラフネスの良好なアモルファスカーボン膜の形成方法および形成装置を提供する。
【解決手段】制御部100は、昇温用ヒータ16を制御して、複数枚の半導体ウエハWが収容された反応管2内を800℃〜950℃に加熱する。次に、制御部100は、MFC制御部を制御して、加熱された反応管2内にアンモニアガスを供給する。続いて、制御部100は、昇温用ヒータ16を制御して、反応管2内を所定の温度に加熱し、MFC制御部を制御して、加熱された反応管2内に処理ガス導入管17からエチレンを供給する。これにより、半導体ウエハWにアモルファスカーボン膜が形成される。 (もっと読む)


21 - 40 / 540