説明

Fターム[5J500AH38]の内容

増幅器一般 (93,357) | 回路素子 (16,323) | スイッチ (1,913)

Fターム[5J500AH38]の下位に属するFターム

Fターム[5J500AH38]に分類される特許

101 - 120 / 999


【課題】 各アンテナへ供給可能な最大電力の配分をフレキシブルに変更可能な送信機及びアンプ制御方法を提供する。
【解決手段】 送信機は、第1乃至第3のアンプと、入力側及び出力側スイッチ部と、切替制御部とを具備する。第1のアンプは、第1のアンテナの第1の接続経路に接続される。第2のアンプは、第2のアンテナの第2の接続経路に接続される。入力側スイッチ部は、第1のアンプと第3のアンプとの間を接続する第1の入力スイッチと、第2のアンプと第3のアンプとの間を接続する第2の入力スイッチとを有する。出力側スイッチ部は、第1のアンプと第3のアンプとの間を接続する第1の出力スイッチと、第2のアンプと第3のアンプとの間を接続する第2の出力スイッチとを有する。切替制御部は、入力切替信号及び出力切替信号を同期して入力側スイッチ部及び出力側スイッチ部へ出力し、第3のアンプが第1及び第2のアンプのいずれに接続するか制御する。 (もっと読む)


【課題】部品の使用点数を減少させて実装面積を縮小すると共に、信号のスイッチ通過による通過損失を抑制する高周波電力増幅器を提供する。
【解決手段】整合回路23,25,26,27と少なくとも1以上の高周波電力増幅素子24とを有する高周波電力増幅器21であって、前記整合回路は2つのリアクタンス素子37,38,39,40が直列に接続された第1の整合ライン41及び第2の整合ライン42が並列に接続された回路と、前記第1の整合ラインの前記リアクタンス素子間及び前記第2の整合ラインの前記リアクタンス素子間とグランドに接続され何れか一方を選択可能なスイッチ43とを有し、該スイッチを切替えることで前記第1の整合ライン及び前記第2の整合ラインの何れか一方に信号を伝搬させ、他方を前記グランドに接続させる。 (もっと読む)


【課題】演算増幅回路が有限の周波数特性およびスルーレートを有することに起因して発生するグリッチングを抑制し、高調波歪のより少ない出力信号を得ることができるチョッパスタビライズドアンプを提供する。
【解決手段】変調回路MODは、所定の周波数を有する矩形波である変調信号を使って、入力信号をデジタル的に第1の被変調信号に変換する。演算増幅回路AMPは、第1の被変調信号を増幅して、第2の被変調信号に変換する。復調回路DEMODは、第1の被変調信号と第2の被変調信号の周波数成分の違いに対応する波形をもった復調信号を使って、アナログ的に第2の被変調信号を出力信号に変換する。 (もっと読む)


【課題】定電流回路の定電流源トランジスタを破損せずに、安定的にシャットダウンを行う。
【解決手段】電流切り替え回路は、エミッタフォロア回路(EF回路)と、定電流回路と、定電流回路をオン/オフするスイッチSW1とを備える。EF回路は、ベースが信号入力端子IN1に接続され、コレクタが電源VCC1に接続され、エミッタが信号出力端子OUT1に接続されたトランジスタQ1からなる。定電流回路は、ベースがスイッチSW1の出力に接続され、コレクタがトランジスタQ1のエミッタに接続されたトランジスタQ2と、第1の端子がトランジスタQ2のエミッタに接続され、第2の端子が電源VEE1に接続された抵抗RS1と、第1の端子がトランジスタQ2のコレクタに接続され、第2の端子が電源VEE1に接続されたリーク電流源JREAK1とからなる。 (もっと読む)


【課題】バイアスの供給のオン・オフを切り替える際の、過剰な貫通電流の発生を防止する。
【解決手段】ソース端子が接地されたHEMT1にバイアスを供給するHEMTバイアス回路10であって、オペアンプAMP1と、抵抗素子RIと、スイッチSWgと、スイッチSWdと、基準電圧源VREFと、基準電圧源VDRAINと、負電源電圧源VNEGとを備え、オペアンプAMP1は、正入力端子がHEMT1のドレイン端子に接続され、負入力端子が基準電圧源VDRAINに接続され、出力端子がHEMT1のゲート端子に接続され、負電源端子がスイッチSWgの切り替えにより負電源電圧源VNEGまたはグランドに接続可能とされ、抵抗素子RIは、第1端子および第2端子を有し、該第1端子がHEMT1のドレイン端子に接続され、該第2端子がスイッチSWdの切り替えにより基準電圧源VREFまたはグランドに接続可能とされている。 (もっと読む)


【課題】出力波形のオーバーシュート又はアンダーシュートを抑制することが可能な出力回路を提供すること。
【解決手段】本発明にかかる出力回路は、高電位側電源端子と外部出力端子との間に設けられ、外部入力信号に基づいてソース−ドレイン間に流れる電流が制御される出力トランジスタMP13と、低電位側電源端子と外部出力端子との間に設けられ、外部入力信号に基づいてソース−ドレイン間に流れる電流が制御される出力トランジスタMN14と、出力トランジスタMP13のゲートに第1の端子及び制御端子が接続され、出力トランジスタMP13のドレインに第2の端子が接続されたクランプ用トランジスタMP15と、を備える。 (もっと読む)


【課題】電荷電圧変換後の電圧信号のS/Nを向上する電荷電圧変換回路、検出装置及び電子機器等を提供すること。
【解決手段】電荷電圧変換回路は、キャパシターC1と、差動電流信号を構成する第1の信号ISPが供給される第1の入力ノードNI1と、キャパシターC1の一端側のノードである第1のノードN1との間に設けられる第1の入力用スイッチ素子NI1と、差動電流信号を構成する第2の信号ISMが供給される第2の入力ノードNI2と、第1のノードN1との間に設けられる第2の入力用スイッチ素子NI2と、キャパシターC1に蓄積された電荷に対応する電圧信号を出力するための出力用スイッチ素子SQ1と、を含む。 (もっと読む)


【課題】出力電流特性を改善することが可能な差動増幅器を提供すること。
【解決手段】ソースが共通に第1電流源に接続されて差動対を構成する第1トランジスタ及び第2トランジスタを含み、第1トランジスタ及び第2トランジスタのゲートに入力される差動入力電圧に応じた出力電流を出力する第1ドライバ回路と、差動入力電圧の上限を第1トランジスタ及び第2トランジスタのオーバードライブ電圧に比例した上限電圧に設定するリミット回路を含み、入力信号に基づいて第1トランジスタ及び第2トランジスタを駆動する第2ドライバ回路と、を備える。 (もっと読む)


【課題】オーバーシュートやアンダーシュートを低減し、安定した出力電圧を生成することが可能な差動増幅器を提供すること。
【解決手段】本発明にかかる差動増幅器は、入力信号Vinとフィードバック信号とに応じた1対の信号を出力する差動増幅段回路110と、1対の信号に基づいて出力電圧VOUTを生成する出力段回路120と、を備える。出力段回路120は、外部出力端子と高電位側電源端子との間に設けられ、1対の信号の一方に基づいて抵抗値が制御されるトランジスタ11と、外部出力端子と中間電源端子との間に設けられ、1対の信号の他方に基づいて抵抗値が制御されるトランジスタ12と、外部出力端子と2種類の電源電圧を排他的に切り替えて出力する切り替えスイッチSW3、SW4との間に設けられ、1対の信号の他方に基づいて抵抗値が制御されるトランジスタ15と、2種類の電源電圧として、中間電圧と接地電圧とを備える。 (もっと読む)


【課題】ゲインと最大入力振幅とを独立して制御可能な増幅回路及びそれを有する受信装置を提供する。
【解決手段】増幅回路は,入力信号がゲートに入力され可変ゲート幅を有するソース接地トランジスタと,ソース接地トランジスタのドレインと電源との間に設けられた可変電流源と,ドレインと可変電流源との接続ノードに接続された出力端子と,出力端子と基準直流電源との間に設けられた可変抵抗負荷とを有する増幅器と,ゲイン制御信号と最大入力振幅制御信号に基づいて,ソース接地トランジスタのゲート幅と,可変電流源の電流値と,可変抵抗負荷の抵抗値とを制御する増幅器制御回路とを有する。 (もっと読む)


【課題】広帯域増幅部に供給するDC電圧幅を大電圧高速変調電源の出力電圧幅よりも低くすることができ、広帯域増幅部における電力損失を低減することができる変調電源を提供すること。
【解決手段】大電圧高速変調電源100は、多値DC電圧源111から供給された複数のDC電圧を入力AM信号に応じて離散的に切り換え出力するDC電圧切換部112と、DC電圧切換部112の出力電圧を基準電位とするフローティング構造のDC電圧源150と、DC電圧源150を電源電圧とし、入力信号を線形に増幅する広帯域増幅部120と、広帯域増幅部120を流れる瞬時電流を検出する電流検出部130と、広帯域増幅部120に流れる瞬時電流に応じて供給されるDC電圧をオン/オフ制御するスイッチング部141とを備える。スイッチング部141は、広帯域増幅部120の動作電流が一定範囲内に収まるようにオン/オフ制御する。 (もっと読む)


【課題】精度および高速性能を損なうことなくアンプシェア動作を実現可能なスイッチドキャパシタ増幅回路、パイプライン型AD変換器、および信号処理システムを提供する。
【解決手段】複数のスイッチドキャパシタ回路210,220で共有される演算増幅器AMP11を有し、複数のスイッチドキャパシタ回路は演算増幅器の入力および出力と切り離すように複数のスイッチが制御されて複数の容量で第1のアナログ信号をサンプリングするサンプルモードと、サンプリングした容量を演算増幅器の入力および出力と選択的に接続するように複数のスイッチが制御されて、演算増幅器のサンプルモードでサンプリングした信号と第2のアナログ信号との差分を2N倍に増幅するホールドモードとが相補的に設定され、サンプルモード時に演算増幅器の入力および演算増幅器の内部における電圧が固定されていないノードを共通電位にリセットするスイッチswrを有する。 (もっと読む)


【課題】小さな回路規模の回路で電源電圧変動による誤差を低減する。
【解決手段】D級増幅器(10)は、ブリッジ回路(24)と、電源電圧検知部(30)と、PWM利得制御部(22)とを具備する。ブリッジ回路(24)は、誘導性負荷(40)を駆動する。電源電圧検知部(30)は、ブリッジ回路(24)に供給する電源電圧の電圧変動を示す量子化電源電圧信号を出力する。PWM利得制御部(22)は、量子化電源電圧信号に基づいて利得を制御し、入力信号を増幅して前記ブリッジ回路に出力する。電源電圧検知部(30)は、ブリッジ回路に供給する電源電圧と量子化電源電圧信号との差分を積分して量子化信号を出力する誤差積分部(39)と、量子化信号の高周波成分を除去して量子化電源電圧信号を出力するデジタルフィルタ(38)とを備える。PWM利得制御部(22)は、電源電圧の変動を相殺するように入力信号を増幅する利得を制御する。 (もっと読む)


【課題】高圧側オペアンプ及び低圧側オペアンプのいずれかに過電流が発生することを防止できる駆動回路を提供する。
【解決手段】駆動回路は、高圧側オペアンプ37B、低圧側オペアンプ37A及びスイッチ回路381を備える。高圧側オペアンプ37Bは、VMM電源ラインに接続されたアノードと高圧側オペアンプ37Bの出力端子NBに接続されたカソードとを有する寄生ダイオード70と、スイッチ回路381により出力端子NBの接続先がデータ線31Bからデータ線31Aに切り替えられるときに、寄生ダイオード70のアノードを電源電圧VMMよりも低い電圧VSSを供給する第1の電圧供給ラインに接続する保護スイッチ回路62とを含む。 (もっと読む)


【課題】適切な利得制御を行うことが可能な電子回路を提供すること。
【解決手段】入力信号Iinを増幅する増幅器10と、増幅器10から出力された出力信号Vtiaを、時定数に基づいて平均化して制御信号Vagcを生成するとともに、時定数τs1と、時定数τs1より大きい時定数τl1との間で時定数を切り替え可能な制御回路20と、制御信号Vagcに基づいて第1時定数制御信号を生成し、制御回路20の時定数を時定数τs1から時定数τl1に切り替える第1時定数制御回路30と、増幅器10から出力された出力信号Vtiaを、時定数τs1より大きく、かつ時定数τl1より小さい時定数τl2に基づいて平均化して第2時定数制御信号を生成し、制御回路20の時定数を時定数τl1から時定数τs1へと切り替える第2時定数制御回路60と、制御信号Vagcに基づいて、入力信号Iinをバイパスするバイパス回路40と、を具備する電子回路。 (もっと読む)


【課題】小さな回路面積で安定した出力電流が得られる電流源回路を提供する。
【解決手段】入力側トランジスタに流れる入力電流に比例する出力電流が流れるように複数の入力側トランジスタMiと複数の出力側トランジスタMoとがカレントミラー接続されている電流源回路11にて、切り替え制御部13が、活性化する入力側トランジスタを順次切り替えて複数の入力トランジスタの一部を活性化し、かつ常に一定数の入力側トランジスタを活性化するようにして、各入力側トランジスタがもつ特性ばらつきを平均化し、プロセス相対ばらつきによる入力側トランジスタの特性ばらつきを低減し、出力電流の安定性を向上させる。 (もっと読む)


【課題】入力変調信号のエンベロープのダイナミックレンジが大きい場合においても、利得の低下を抑えることができるエンベロープトラッキング方式の高周波増幅器を提供すること。
【解決手段】変調電源回路100は、エンベロープ信号に対応した変調電源制御信号に応じて出力電圧を可変する変調電源120と、前記出力電圧が高い第1の電圧領域で最適な動作をする第1の高周波デバイス140と、前記出力電圧が第1の電圧領域より低い第2の電圧領域で最適な動作をする第2の高周波デバイス150と、第1の高周波デバイス140又は第2の高周波デバイス150のどちらかの通過経路及び出力信号を切り替える入力RFスイッチ160及び出力RFスイッチ170と、入力RFスイッチ160及び出力RFスイッチ170を切替制御する切替信号を生成する切替信号生成部112とを備える。 (もっと読む)


【課題】スイッチング制御時の電圧幅を小さくすることができ、変調電源の最大出力電圧よりも低い耐電圧のスイッチング素子を採用することができる変調電源を提供すること。
【解決手段】大電圧高速変調電源100は、DC電圧切換部112の出力に接続され、広帯域増幅部120の動作電流に応じてDC電圧切換部112の出力電圧をスイッチング制御するスイッチング部114を備える。スイッチング部114は、DC電圧切換部112の出力電圧に対して、特定のDC電圧値(Vdc0)を加算/非加算制御する電圧シフト機能を備える。スイッチング部114は、広帯域増幅部120の動作電流が閾値以上の場合、DC電圧切換部112の出力電圧に特定のDC電圧値(Vdc0)を加算して出力電圧をシフトし、広帯域増幅部120の動作電流が閾値より小さい場合はDC電圧切換部112の出力電圧に特定のDC電圧値(Vdc0)を非加算とする。 (もっと読む)


【課題】複数の帰還抵抗、及び、入力ノードの配線長による寄生容量を増加させ得る。
【解決手段】集積回路は、第1のトランスインピーダンス増幅器、第2のトランスインピーダンス増幅器を備えている。この集積回路では、第1のトランスインピーダンス増幅器及び第2のトランスインピーダンス増幅器の一方が動作状態となり、他方が非動作状態となる。第1のトランスインピーダンス増幅器及び第2のトランスインピーダンス増幅器は入力トランジスタを共有している。第1のトランスインピーダンス増幅器は、その帰還ノードと入力トランジスタに接続する入力ノードとの間に設けられた第1の抵抗を有している。第2のトランスインピーダンス増幅器は、その帰還ノードと第1の抵抗との間に設けられた第2の抵抗を有している。第2のトランスインピーダンス増幅器の帰還抵抗は、第1の抵抗と第2の抵抗の直列接続により構成されている。 (もっと読む)


【課題】低コストで信頼性が高く、かつ、小型化が可能なパルス電力増幅器を提供すること。
【解決手段】増幅器11と、増幅器11のドレイン端子Dに接続され、第1の制御パルスP1に従って動作が制御されるスイッチ17と、スイッチ17に接続された正電圧源18と、増幅器11のゲート端子Gに並列に接続された第1の抵抗19、第2の抵抗20と、第1の抵抗19に接続された負電圧源21と、第1の制御パルスP1に同期して入力された第2の制御パルスP2を微分波形P3に変換して、増幅器11のゲート端子Gに出力するキャパシタ22と、を具備し、第1、第2の抵抗値19、20、およびキャパシタ22の容量値は、これらの値によって定められる微分波形P3の時定数が、増幅器11の熱時定数に一致する値であり、ゲート端子Gとキャパシタ22の他端との間から入力された高周波を、スイッチ17の動作に対応した高周波パルスに変換して、ドレイン端子Dとスイッチ17の一端との間から出力するパルス電力増幅器。 (もっと読む)


101 - 120 / 999