説明

Fターム[5J500AK02]の内容

増幅器一般 (93,357) | 回路要素 (18,409) | 差動増幅器 (1,173)

Fターム[5J500AK02]に分類される特許

101 - 120 / 1,173


【課題】良好な雑音性能を有しかつ大きい干渉信号に対処できる増幅器を提供する。
【解決手段】集積フィルタを備えた増幅器320b(例えば,LNA)は利得ステージ330、フィルタ・ステージ340およびバッファ・ステージ350を含んでいてもよい。利得ステージは、入力信号に対して信号増幅を提供する。フィルタ・ステージは、入力信号に対してフィルタリングを提供する。バッファ・ステージは、フィルタ・ステージからのフィルタされた信号をバッファする。増幅器は、第2のフィルタ・ステージ360及び第2のバッファ・ステージ370をさらに含んでいてもよい。 (もっと読む)


【課題】高周波電力増幅器において、利得の温度依存性を抑制し、高温時に利得が低下しないようにすること。
【解決手段】PTAT電流源20は、正の温度依存性を有した電流I1を生成し、VBE依存電流源30は、負の温度依存性を有した電流I2を生成する。電流加減算回路40は、電流I1と電流I2を加算して温度依存性のない電流I3を生成し、電流I1から電流I3を減算して電流I4を生成し、電流I1から電流I4を減算して電流I5を生成する。電流I5は、所定の温度までは温度上昇に対して電流量が増加し、所定の温度以上では温度依存性がなく一定の電流量となる温度特性である。この電流I5がエミッタ接地増幅回路10に供給されることで、利得の温度依存性が抑制され、高温時においても利得が急激に低下しないようにすることができる。 (もっと読む)


無線周波数電力増幅器に電源を供給する集積回路が記載される。当該集積回路は、スイッチング・レギュレータを含む低周波数電源経路と、負荷に結合するための前記集積回路の出力ポートにおいて結合された電源の出力電圧を調整するよう構成された高周波数電源経路とを有する。結合された電源は、前記低周波数電源経路と前記高周波数電源経路とにより供給される。高周波数電源経路は、電圧帰還を含み、前記高周波数電源経路に電源信号を駆動するよう構成された増幅器と、前記増幅器の出力に結合され、前記電源信号のDCレベル・シフトを実行するよう構成されたキャパシタとを有する。
(もっと読む)


【課題】低消費電力なクロック入力インターフェース回路を提供する。
【解決手段】クロック入力インターフェース回路1は、インピーダンス整合・出力電圧調整抵抗R11,R13と、出力電圧調整抵抗R12,R14と、電流安定化抵抗R15,R16と、反射防止終端抵抗R17と、DCレベル阻止容量C1,C2と、RFバイパス容量C3,C4と、電流源トランジスタQ1,Q2とから成る。クロック入力端子CKにクロック信号を入力する伝送線路とインピーダンス整合し、かつ次段の回路の入力端子で必要とされるDCバイアス電圧を出力端子OT,OCに与えることができるように、抵抗R11〜R14,R17の値および容量C1〜C4の値が設定される。 (もっと読む)


【課題】電流源の誤差やカレントミラーのミラー精度の誤差による同相出力電圧の出力オフセット電圧を補正し、より正確に同相出力電圧を制御することができる演算増幅回路を提供する。
【解決手段】入力切替回路14がコモンモード参照電圧を選択してコモンモード基準電圧として出力したときの全差動増幅回路10の同相出力電圧をコモンモード検出回路11が検出した後、S/H回路12がコモンモード検出回路11の出力のサンプル及びホールドを行い、演算回路13がS/H回路12の出力とコモンモード参照電圧とのずれ量とコモンモード参照電圧とに基づく電圧を出力し、入力切替回路14が演算回路13の出力を選択してコモンモード基準電圧として出力する。 (もっと読む)


【課題】複数の増幅段で構成される電圧増幅装置において、回路規模を抑えつつ、出力信号が含む電源電圧のリップル成分を抑制することが可能にする。
【解決手段】 一の電源電圧(VDD)から第一、第二基準電圧(V1、V2)を生成するバイアス回路(200)と、第一基準電圧を用いて入力信号(Vin)を増幅して第一出力信号(Vout1)を出力する第一増幅器(101)と、第二基準電圧を用いて第一出力信号を増幅して第二出力信号(Vout2)を出力する第二増幅器(102)とを備える。第一、第二基準電圧は、電源電圧のリップル成分を含む。第二増幅器は、互いに同相である第一出力信号が含むリップル成分と第二基準電圧が含むリップル成分とを入力して、第二基準電圧が含むリップル成分を第一出力信号が含むリップル成分により抑制する。 (もっと読む)


【課題】電源ノイズによる受信感度の劣化を防ぐとともに、ダイナミックレンジの減少を防ぐことが可能な半導体集積回路、増幅器および光モジュールを提供する。
【解決手段】半導体集積回路101は、供給された第1の電源電圧によって動作する。半導体集積回路101は、受けた信号を増幅するための増幅回路2と、第1の電源電圧から第2の電源電圧を生成するための安定化電源5と、第1の電源電圧および第2の電源電圧を受けて、増幅回路2に対して供給する電圧として、第1の電源電圧と第2の電源電圧とを選択可能な電源選択回路6とを備える。 (もっと読む)


【課題】 仮想接地ノードの電位に誤差が生じた場合でも制御性良く動作する低消費電力のスイッチトキャパシタ型積分器を提供する。
【解決手段】 入力信号の電荷をサンプリングするサンプリングキャパシタC1と、サンプリングキャパシタC1の電荷を仮想接地ノード4を介して蓄積する蓄積キャパシタC2と、蓄積キャパシタC2にサンプルキャパシタC1の電荷を供給する主トランジスタMP1、MN1と、そのゲート端子と仮想接地ノード4との間に挿入された校正キャパシタC3,C4と、校正キャパシタC3,C4に対して、仮想接地ノード4が基準電位Vcmとなる電位差が生じるように電荷を供給する校正装置12と、仮想接地ノードの電位を増幅した電位を主トランジスタMP1,MN1に出力する増幅器とを備える。 (もっと読む)


【課題】増幅装置及び信号の増幅方法を提供する。
【解決手段】増幅装置は、信号入力(31)と、帰還入力(32)と、信号出力(33)とを備えた増幅器(3)を有する。第1の結合路(FB1)は、第1のインピーダンス素子(R1)を備え、帰還入力(32)を信号出力(33)に接続する。第2の結合路(FB2)は、直列に接続したフィルタ装置(4)と、バッファ回路(5)と、第2のインピーダンス素子(R2)を有し、帰還入力(32)を信号出力(33)または信号入力(31)に接続する。 (もっと読む)


【課題】光ファイバ受信器やハードディスクドライブ向けに、大きい帯域幅及び高利得TIAを提供する。
【解決手段】入れ子状のトランスインピーダンス増幅器(TIA)回路は、入力及び出力を有する0次のTIAと、第1の演算増幅器(オペアンプ)と、を備えている。オペアンプは、0次のTIAの出力に接続する入力と、該入力によって駆動される第1のトランジスタと、第1のバイアス電圧によって駆動され且つ上記第1のトランジスタに接続する第2のトランジスタと、第2のトランジスタに接続する第1の電流源と、第1のトランジスタと第2のトランジスタの間のノードに存在する出力と、を備えている。 (もっと読む)


【課題】演算増幅回路を安定に動作させつつスルーレートを向上させる。
【解決手段】第1差動増幅部(311)は、P型差動対(P1/P2)のソースと正側電源電圧(VDD)との間に、並列に接続される第1電流源(I1)と第1容量(C1)とを備え、P型差動対(P1/P2)のソースと第1容量(C1)との間に挿入される第1スイッチ(SW1)をさらに備える。第2差動増幅部(312)は、N型差動対(N1/N2)のソースと負側電源電圧(VSS)との間に、並列に接続される第2電流源(I2)と第2容量(C2)とを備え、N型差動対(N1/N2)のソースと第2容量(C2)との間に挿入される第2スイッチ(SW2)をさらに備える。第1スイッチ(SW1)と第2スイッチ(SW2)とは、第1差動増幅部(311)および第2差動増幅部(312)に入力される入力差動信号に同期して交互に回路を開閉する。 (もっと読む)


【課題】 増幅器の出力に負荷が接続された場合、その増幅器の出力段が持つ出力インピーダンスと接続した負荷によって、出力が理想値からずれる。本発明はこの負荷効果による出力のずれを自動的に補正する負荷効果低減回路を提供することを課題とする。
【解決手段】 増幅器の出力部と負荷との節点に設けられ、増幅器の入力電圧と出力電圧の差電圧に応じた電流を自動的に負荷に供給することを特徴とする負荷効果低減回路により解決される。上記回路は、増幅器の入力電圧及び上記節点の電圧を入力とする差動アンプと、該差動アンプの出力電圧と該節点の電圧とを加算する加算器と、該加算器の出力を入力とし該節点に電流として出力する電圧−電流変換回路とを含む。 (もっと読む)


【課題】回路面積が小さな電流源回路を提供する。
【解決手段】この電流源回路では、直流電圧V1に応じた値の参照電流I1を生成し、その電流I1のうちの電流IrをダイオードD1に流し、残りの電流I1−IrをダイオードD2に流し、ダイオードD1,D2のアノードの電圧VR1,VR2を差動増幅回路のトランジスタQ1,Q2のベースに与える。また、直流電圧V2に応じた値の参照電流I2を生成し、その電流I2を差動増幅回路の駆動電流とする。トランジスタQ1のコレクタに流れる定電流Io=Ir・(V2/V1)が電流源回路の出力電流Ioとなる。したがって、外付け用の端子および外部抵抗器が不要となる。 (もっと読む)


【課題】制御開始のタイムラグを低減したアンプ回路とそれを備える充電または放電制御回路とその制御方法とを提供することを目的とする。
【解決手段】誤差アンプと、誤差アンプの出力にベースが接続されたトランジスタと、トランジスタのコレクタとエミッタとの間に接続された負荷と、誤差アンプの出力と誤差アンプのマイナス側入力との間に接続された位相補償コンデンサと、を備えるアンプ回路において、位相補償コンデンサと直列に接続されたフォトモススイッチを備え、フォトモススイッチは、トランジスタのベース電流の有無に対応してオン・オフが制御されるアンプ回路とする。 (もっと読む)


【課題】各動作モードにおいてレベルシフト回路を用いることなく所望の入力電圧範囲となる多入力差動増幅器を提供する。
【解決手段】差動部1は、バイアス部2と出力部3との間に設けられ、第一入力部10と第二入力部20とを有する。第一入力部10は、ソースがバイアス部2と接続され、ドレインが出力部3と接続された1個のn型MOSFET(M11)からなる。第二入力部20は、直列接続される2個のn型MOSFET(M21)、(M22)と、直列接続される2個のn型MOSFET(M23)、(M24)とが2列に並列接続される。また、入力端INaはM11のゲートに接続され、入力端INxはM22とM23のゲートに接続され、入力端INyはM21とM24のゲートに接続される。バイアス部2は1つの定電流源21を有し、出力部3は2つのp型MOSFET(Q1、Q2)で構成のカレントミラー回路を有する。 (もっと読む)


【課題】従来の差動増幅器は出力誤差が増大する問題がある。
【解決手段】本発明の差動増幅器は、内挿機能を有し、第1導電型トランジスタで形成される第1、第2の差動対(21、22)と、第2導電型トランジスタで形成される第3、第4の差動対(23、24)と、第1、第2の差動対に動作電流を供給する第1、第2の電流源(41、42)と、第3、第4の差動対に動作電流を供給する第3、第4の電流源(43、44)と、第1、第2の差動対にそれぞれ流れる電流量が第1、第2の電流源が出力する動作電流よりも小さくなる第1の動作範囲において、第1の差動対に供給される動作電流の変化点を制御する第1の制御回路51と、第3、第4の差動対にそれぞれ流れる電流量が第3、第4の電流源が出力する動作電流よりも小さくなる第2の動作範囲において、第4の差動対に供給される動作電流の変化点を制御する第2の制御回路52と、を有する。 (もっと読む)


【課題】非対称な信号の非対称性を補正する。
【解決手段】第1抵抗は、増幅器の入力ノード及び出力ノードの間に接続され、入力ノードは非対称信号を受信する。第2抵抗は、増幅器の入力ノードに接続される。第2抵抗は、線形レジスタを含む。第3抵抗は、第2抵抗に接続される。出力ノードにおける非対称信号を補正するべく、増幅器によって提供される非対称補正量を調整するように第3抵抗を変化させる。非対称補正量は、第1抵抗及び第2抵抗と第3抵抗との組み合わせの関数である。 (もっと読む)


【課題】端子切替時の応答特性を改善した半導体スイッチを提供する。
【解決手段】電源回路部は、正の電源電位よりも高い第1の電位と、負の第2の電位と、を生成する。駆動回路部は、前記電源回路部に接続され、端子切替信号に応じて前記第1の電位をハイレベルとし前記第2の電位をローレベルとする制御信号を出力する。スイッチ部は、制御信号を入力して端子間の接続を切り替える。前記駆動回路部は、第1と、第2のレベルシフタと、第1の回路と、を有する。前記第2のレベルシフタは、前記第1のレベルシフタの出力電位に応じて互いに排他的にオンする第2のハイサイドスイッチと第2のローサイドスイッチとを有し、前記制御信号を出力する。前記第1の回路は、前記端子切替信号に応じて、前記制御信号の電位の変化よりも前に前記第2のローサイドスイッチに前記電源電位を供給し、または前記ハイサイドスイッチに前記接地電位を供給する。 (もっと読む)


【課題】動的な非線形歪を補償する増幅装置を提供することを目的とする。
【解決手段】上記課題を解決するため、増幅装置は、ドレイン電圧の電圧値に基づいて入力信号を増幅し送信信号を出力する第1増幅部と、該入力信号の電力振幅と該第1増幅部から出力される該送信信号の電力振幅との差分値に基づいて該入力信号の電力振幅を補正する歪補償部と、補正前の入力信号の電力振幅に基づいて該ドレイン電圧を生成するドレイン電圧制御部と、該差分値に基づいて該ドレイン電圧を補正するドレイン電圧補正部を有する。 (もっと読む)


【課題】高速シリアルインターフェイスおよび他の用途のために等化器および他の連続時間回路を改善すること。
【解決手段】マルチステージ増幅器チェーンであって、該マルチステージ増幅器チェーンは、該チェーン内に第1の増幅器ステージと最後の増幅器ステージとを含む、マルチステージ増幅器チェーンと、該最後の増幅器ステージの出力を受信することと、オフセット補正電圧信号を該第1の増幅器ステージに提供することとを行うように構成されているオフセットキャンセレーションループとを備えている、回路。 (もっと読む)


101 - 120 / 1,173