説明

Fターム[5J500AK05]の内容

増幅器一般 (93,357) | 回路要素 (18,409) | 記号又は1本の抵抗の定電流源 (1,226)

Fターム[5J500AK05]に分類される特許

121 - 140 / 1,226


【課題】 電源パンピング現象によって生じる回路素子の破損を、動作を停止させることなく防止すること。
【解決手段】 コンデンサC1の充電電圧の絶対値が所定値以上であることを検出回路25が検出すると、定電流生成手段のスイッチ手段がオン状態にされ、定電流Iの電流値が大きくなる。これにより、第1電流I1および第2電流I2の電流値が大きく、かつ、その比が小さくなる。従って、コンデンサC1、C2の充電速度の比が小さくなり、PWM信号OUTの変調度が低下する。従って、MOSFET16が長期間連続してオン状態になることがなくなり、コンデンサC1の充電電圧が所定値以上である状態が回避され、コンデンサC1の破損を防止できる。 (もっと読む)


【課題】回路およびデバイスにおいて電力消費および遅延の両方を減らすこと。
【解決手段】ダイナミックコンパレータおよび電流モード加算器を有する埋め込み型ダイナミックプリアンプに関する方法およびシステムを提供するものであり、これは、予備充電のための差動スイッチ、すなわち評価のためのスイッチと、参照セクションと、フィードフォワード入力セクションとを備えている。差動スイッチが閉状態のとき、OUTNおよびOUTPは予備充電される。評価の間、放電電流は入力および参照値によって部分的に決定される。後続のラッチがOUTNおよびOUTPの間の放電差分を増幅する。 (もっと読む)


【課題】出力信号遅延を抑制し、消費電流の増大を抑制する出力回路の提供。
【解決手段】入力端子101と出力端子102の電圧を差動入力する差動入力段110からなる差動増幅回路と、第1及び第2の電源端子VDD、VSSに接続された第1及び第2のカレントミラー130、140と、前記第1及び第2のカレントミラーの入力間、出力間に接続される第1、第2の連絡回路150L、150Rと、第1導電型の第1のトランジスタ121と第2導電型の第2のトランジスタ122とからなる出力増幅回路と、前記第1、第2の電源端子VDD、VSSの電源電圧の間の電圧が供給される第3の電源端子VMLの電圧に応じたバイアス信号を受ける第1導電型の第3のトランジスタ161からなる制御回路160と、を備えている。 (もっと読む)


【課題】回路構成を簡素化し、消費電流を削減する。
【解決手段】入力される包絡線信号の振幅に応じて第1の電流(Isense)を出力する第1の出力部(PMOS216、NMOS220が相当)と、第1の電流の電流値に比例し、第1の電流の電流値よりも絶対値が大きな電流値である第2の電流(Imain)を出力する第2の出力部(PMOS218、NMOS222が相当)と、を有する増幅器(206が相当)と、第1の電流の電流値を判断する比較部(208aが相当)と、比較部の判断結果に応じて断続される電流をインダクタ(228が相当)を介し第2の電流と加算して出力端から出力する出力部(210が相当)と、を備え、第1の電流を出力部に供給することなく終端するように構成する。 (もっと読む)


【課題】パススルーモード時の通過特性を向上できかつ低電源電圧化に対応できるパススルー付き増幅器を提供する。
【解決手段】パススルーモード時に、信号伝達用トランジスタ(M1)とともにバイアス制御用トランジスタ(M2)をオンさせて、出力端子OUTの電圧をバイアス制御用トランジスタ及び抵抗(R1)を介してグランド電位に維持させる。これにより、信号伝達用トランジスタの制御端子には電源電圧が印加され、信号伝達用トランジスタの一方の主端子はグランド電位に維持されるので、信号伝達用トランジスタのオン抵抗が最大限に減少する。 (もっと読む)


【課題】スイッチトキャパシタの負荷を有する高利得増幅器の駆動容量を高めるコンパレータベースのバッファ方法及びシステムを提供することを目的とする。
【解決手段】電流源と、コンパレータと、スイッチと、サンプリングキャパシタと、オーバーシュート訂正抵抗を含む。充電経路内の抵抗及び訂正位相を使用する訂正の解決法は、電力消費を制約し、コンポーネントを最小化する一方で、出力電圧のオーバーシュートを低減する。Spectre(登録商標)シミュレーションは、本発明の効果を確証する。 (もっと読む)


【課題】高速動作に対応可能とし、消費電力を抑制可能とし、差動段を単一導電型に簡素化した構成においても、充電及び放電における出力電圧波形の対称性を実現する。
【解決手段】第1の差動対111、112と、第1のカレントミラー130と、第2のカレントミラー140と、第1の浮遊電流源回路150と、第2の浮遊電流源回路160を備えた差動入力段と、第1導電型の第1のトランジスタ101と、第2導電型の第2のトランジスタ102と、を備えた出力増幅段110と、第1及び第2の電流源121、123と、第3のトランジスタ103と、第4のトランジスタ105と、第3及び第4の電流源122、124と、第5のトランジスタ104と、第6のトランジスタ106とを備えた電流制御回路120とを含む。 (もっと読む)


【課題】線形動作範囲の劣化を抑制することができる増幅回路を提供する。
【解決手段】増幅回路は、一対の相補信号がそれぞれ入力する入力端子であるエミッタEと、制御端子であるベースBと、出力端子であるコレクタCと、を具備する一対のトランジスタQ5及びQ6を有するコモンベース回路30と、一対のトランジスタQ5及びQ6が出力する一対の相補信号を差動増幅する差動増幅回路32と、差動増幅回路32が出力する一対の相補信号から、差動増幅回路32が出力する一対の相補信号間のオフセットを調整するためのオフセット信号を生成し、オフセット信号を一対のトランジスタQ5及びQ6の制御端子Bにそれぞれ出力するオフセット信号生成回路40と、を備える。 (もっと読む)


【課題】従来の受光回路では、オフセット電圧を十分に抑制できない問題があった。
【解決手段】本発明の受光回路は、第1の基準電流I11とフォトダイオードPD1が受光した光の光量に応じて生成した受光電流Ipd1とを加算した入力電流が入力され、入力電流に対応した信号電流Inを出力する第1のベース接地回路Q13と、第1の基準電流I11に対応した電流量を有する第2の基準電流I12が入力され、第2の基準電流I12に対応したダミー電流Ipを出力する第2のベース接地回路Q15と、出力端子と負極端子と正極端子とを備え、負極端子に信号電流Inが入力され、正極端子にダミー電流Ipが入力される増幅回路と、出力端子と負極端子との間に接続される帰還抵抗R2と、基準電圧VCが入力される基準電圧入力端子と正極端子との間に設けられるオフセット補正抵抗R1と、を有する。 (もっと読む)


【課題】適切な利得制御を行うことが可能な電子回路を提供すること。
【解決手段】入力信号Iinを増幅する増幅器10と、増幅器10から出力された出力信号Vtiaを、時定数に基づいて平均化して制御信号Vagcを生成するとともに、時定数τs1と、時定数τs1より大きい時定数τl1との間で時定数を切り替え可能な制御回路20と、制御信号Vagcに基づいて第1時定数制御信号を生成し、制御回路20の時定数を時定数τs1から時定数τl1に切り替える第1時定数制御回路30と、増幅器10から出力された出力信号Vtiaを、時定数τs1より大きく、かつ時定数τl1より小さい時定数τl2に基づいて平均化して第2時定数制御信号を生成し、制御回路20の時定数を時定数τl1から時定数τs1へと切り替える第2時定数制御回路60と、制御信号Vagcに基づいて、入力信号Iinをバイパスするバイパス回路40と、を具備する電子回路。 (もっと読む)


【課題】出力電流の変動の少ないカレントミラー回路を提供する。
【解決手段】ゲート電極同士が接続された第1および第2MOSトランジスタ11、12と、ソース電極が第1MOSトランジスタ11のドレイント電極に接続され、ドレイン電極が第1および第2MOSトランジスタ11、12ゲート電極に接続されて電流入力端子15に接続された第3MOSトランジスタ13と、ゲート電極が第3MOSトランジスタ13のゲート電極に接続され、ソース電極が第2MOSトランジスタ12のドレイン電極に接続され、ドレイン電極が電流出力端子16となる第4MOSトランジスタ14と、第3および第4MOSトランジスタ13、14のゲート電極にバイアス電圧を与えるためのバイアス回路17と、を具備する。 (もっと読む)


【課題】入力MOSトランジスタのオーバードライブ電圧が低い場合でも、出力信号が歪まないソースフォロワ回路を提供することを目的とする。
【解決手段】ソースフォロワ回路を、MOSトランジスタ(Tr)1、Tr2でなるTr対、ドレインがTr1のソース及び出力端子17に接続するTr3、ドレインがTr2のソース及び出力端子18に接続するTr4でなるTr対、ゲートとドレインがTr3のゲートに接続してTr3と電流ミラーを構成するTr7、Tr7のドレインに接続してTr7に電流を供給する電流源9、ゲートとドレインがTr4のゲートに接続してTr4と電流ミラーを構成するTr8、Tr8のドレインに接続してTr8に電流を供給する電流源10、Tr7のゲートと出力端子18との間に接続される容量素子11、Tr8のゲートと出力端子17との間に接続される容量素子12によって構成する。 (もっと読む)


【課題】高利得特性を有するとともに、小型でかつ安定な差動増幅動作を実現した差動増幅回路を得る。
【解決手段】1対のバイポーラトランジスタ1、2と、1対のバイポーラトランジスタ1、2の各々に対する出力バイアス印加回路および入力バイアス印加回路と、1対のバイポーラトランジスタ1、2の2つの出力端子の一方を接地するための終端抵抗15と、を備えている。1対のバイポーラトランジスタ1、2は、互いに異なるサイズからなり、2つの出力端子の他方は、振幅が大きい線路側に設けられている。 (もっと読む)


【課題】動作電源電圧以上のアナロ信号を入力するための回路の回路規模を削減できる半導体装置を提供する。
【解決手段】アナログ信号(ISin)と基準電圧信号(HAVC)の夫々の外部入力端子からの入力に対して、対応する入力端子に一端が接続された入力抵抗素子(11,21)と、入力抵抗素子の他端に接続され電流経路を形成するトランジスタ(14,24)と、対応する入力抵抗素子の他端に接続して当該他端の電圧を所定の一定電圧とするように前記トランジスタのコンダクタンスをフィードバック制御する定電流回路(16,26)とを設け、アナログ信号側の前記トランジスタに流れる電流と基準電圧信号側の前記トランジスタに流れる電流とをカレントミラー回路で夫々鏡映し、前記カレントミラー回路で得られる一対のミラー電流に応ずる差動信号を差動回路(40)に供給する。差動回路は差動信号の差に基づいてアナログ信号の信号成分を出力する。 (もっと読む)


【課題】線形性の悪化を抑制可能な抵抗回路を有する半導体装置を提供する。
【解決手段】アナログ信号が入力される入力端子と、ドレインがこの入力端子に接続され、ゲートが抵抗36の一端に接続されたトランジスタ31、ドレインがトランジスタ31のソースに接続され、ゲートが抵抗36の他端に接続され、ソースが接地されたトランジスタ33、トランジスタ31のドレインとゲートの間に接続されたコンデンサ35、並びに抵抗36の他端及びトランジスタ33のゲートと接続され、一定の電圧を供給する電圧供給回路38を有する抵抗回路17とを備えている。 (もっと読む)


【課題】入力電圧範囲を広くしても線形性能の優れ、かつトランスコンダクタンス値精度の優れたOTA、OTAを用いたフィルタ回路を提供する。
【解決手段】I−V変換器と、内部抵抗素子の抵抗値に比例する増幅率でI−V変換器の出力電流を増幅する電流制御回路1、2とによってOTAを構成する。そして、電流制御回路1、2を、入力電流が入力されるドレイン、第1制御電圧が供給されるゲートを有するMOSトランジスタ10、出力電流が出力されるドレインを有するMOSトランジスタ13、第2制御電圧が供給されるゲートを有するMOSトランジスタ11、MOSトランジスタ10のドレインと接続される非反転入力端子、MOSトランジスタ13のゲートと接続される出力端子、MOSトランジスタ13のソース及びMOSトランジスタ11のドレインと接続される反転入力端子を有する差動増幅器12によって構成する。 (もっと読む)


【課題】 伝達特性への影響を抑えながら、帯域を調整することが可能なトランスインピーダンスアンプ及び光レシーバを提供する。
【解決手段】 本発明のトランスインピーダンスアンプは、入力端子60に接続された制御端子、第1端子及び第2端子を有する第1トランジスタQ1と、第1トランジスタQ1の第2端子に接続された制御端子、出力端子に接続された第1端子及び第2端子を有する第2トランジスタQ2と、アノードが第1トランジスタQ1の第1端子に接続され、カソードが接地されるダイオードD1と、第1トランジスタQ1の第1端子とダイオードD1のアノードとの間に可変電流を付加する第1電流源Is1と、第1トランジスタQ1の制御端子と第2トランジスタQ2の第1端子との間に接続された帰還抵抗RFと、第2トランジスタQ2の第1端子に接続された第2電流源Is2と、を備えることを特徴とする。 (もっと読む)


【課題】MOSトランジスタのしきい値電圧の絶対値が低い場合でも優れた線形性能を確保しつつ、入力信号レベルを大きくすることができるオペレイショナル・トランスコンダクタンス・アンプを提供する。
【解決手段】信号が入力され、信号を出力するNMOSトランジスタ(以下、Tr)11、12、ドレインがTr11のソースに接続され、ゲートがTr12のソースに接続されるTr13、ドレインがTr12のソースに接続され、ゲートがTr11のソースに接続されるTr14、Tr13に電流を供給する電流源17、Tr14に電流を供給する電流源18、Tr13のソースとTr14のソースとの間に接続される抵抗素子19、Tr13、14に対し、それらトランジスタの動作点が飽和領域内の線形領域に近い側から遠い側に向かう方向にシフトするように電圧を印加する電圧源21、22によってOTAを構成する。 (もっと読む)


【課題】トランスインピーダンス値や負荷抵抗値を変えることなく、周波数帯域の調整が可能なトランスインピーダンス型前置増幅器を提供する
【解決手段】増幅部と該増幅部の出力信号を帰還するトランスインピーダンス部を備えた前置増幅器で、入力部(初段)の負荷抵抗R0に供給される電源電圧(Vcc’)の電圧生成手段13が、前置増幅器を形成する同じ集積回路10内に設けられ、電圧生成手段により入力部の電源電圧が調整可能とされている。前記の電圧生成手段13は、基準電圧源(Vcc)に接続された定電流源16と抵抗(R3〜Rn)の直列回路からなり、該抵抗の抵抗値が調整可能とされる。この抵抗の抵抗値の調整には、該抵抗から複数の接続タップ(15a〜15n)を引出しておき、接続タップを選択してワイヤ14により接続する。 (もっと読む)


【課題】差動増幅器が持つ周波数帯域を広げることができるジャイレータ回路、及びこのジャイレータ回路を有する広帯域増幅器及び無線通信装置を提供すること。
【解決手段】ベースを差動入力端子T1,T2とし、コレクタを差動出力端子T3,T4とする一対のトランジスタQ3,Q4からなる第1のトランスコンダクタンスアンプ31と、第1のトランスコンダクタンスアンプ31の差動出力端子T3,T4間に接続されたコンデンサC1と、エミッタを差動入力端子T5,T6とし、コレクタを差動出力端子T7,T8とする一対のトランジスタQ5,Q6からなる第2のトランスコンダクタンスアンプ32とを有し、第1のトランスコンダクタンスアンプ31の差動入力端子T1,T2と第2のトランスコンダクタンスアンプ32の差動出力端子T7,T8とを分離した状態としてジャイレータ回路を構成する。 (もっと読む)


121 - 140 / 1,226