説明

Fターム[5J500AK05]の内容

増幅器一般 (93,357) | 回路要素 (18,409) | 記号又は1本の抵抗の定電流源 (1,226)

Fターム[5J500AK05]に分類される特許

101 - 120 / 1,226


【課題】負帰還回路の構成によってゲインが変化することを防止できる増幅回路を提供する。
【解決手段】オペアンプ1において、初段増幅回路10は、反転入力端子41に入力される入力信号61と、非反転入力端子42に入力される入力信号62とを増幅して初段増幅信号を出力する。後段増幅回路20は、後段増幅信号を出力する。初段増幅回路10において、トランジスタTR1は、正成分61Aを入力とするエミッタフォロワ回路を形成する。トランジスタTR2は、負成分61Bを入力とするエミッタフォロワ回路を形成する。これにより、オペアンプ1における反転入力端子41側の入力インピーダンスを高くすることができる。トランジスタTR5は、正成分61A,62Aを増幅して初段増幅信号の正成分を出力する。トランジスタTR6は、負成分61B,62Bを増幅して初段増幅信号の負成分を出力する。 (もっと読む)


【課題】オフセットの環境変動を小さくする。
【解決手段】第1の温度特性を備えた第1の電圧信号を出力する第1の電圧源と、入力電圧信号を第1のバイアス信号に応じて増幅し、第2の電圧信号として出力するプリアンプと、前記プリアンプのレプリカ回路構成を備え、入力した所定の電圧を前記第1のバイアス信号に応じて増幅し、コモン電圧信号として出力するレプリカプリアンプと、前記第1の電圧信号と、前記コモン電圧信号との電圧差から前記第1のバイアス信号を生成する誤差アンプと、前記第2の電圧信号に応じた出力電圧信号を出力し、オフセット制御信号に応じて、前記出力電圧信号のオフセット電圧を調整する増幅器と、を有する増幅回路。 (もっと読む)


【課題】DCオフセットキャンセル回路の回路規模と消費電力とを低減する。
【解決手段】差動増幅器5の非反転出力端子と反転出力端子にDCオフセットキャンセル回路51の差動入力端子が接続され、キャンセル回路51の出力信号は差動増幅器5の出力DCオフセット電圧を低減する。回路51はオンチップローパスフィルタ51と直流制御増幅器512を有し、フィルタ511は第1定電流源CS1、差動対の第1と第2のトランジスタ素子Mp1、Mp2、オンチップ容量C1を含む。第1定電流源CS1は素子Mp1、Mp2の共通電極に接続され、回路51の差動入力端子Vinp、Viinは素子Mp1、Mp2の制御入力電極に接続される。オンチップ容量C1の一端と他端に素子Mp1、Mp2の出力電極とが接続され、直流制御増幅器512は容量C1の両端の電圧に直流的に応答する。 (もっと読む)


【課題】回路規模が小さく、温度変化や抵抗のばらつきに関係なく出力を一定にできる出力バッファ回路を提供する。
【解決手段】入力部20は、帰還抵抗22を持つソース接地増幅器で、負荷は2つの出力ノード35,36をもつカレントミラー部30の入力ノード34に接続される。カレントミラー部30の出力は、電流電圧変換部40に接続される。電流電圧変換部40は、2つのダイオード接続されたトランジスタ41,42を有し、それぞれのドレインはカレントミラー部の出力ノードに接続され、トランジスタ42のソースはノード47および抵抗43を介してGND80に接地し、他方のトランジスタ41のソースは直接GNDに接地し、さらにノード45と47間に抵抗44が繋がれている。帰還抵抗22と抵抗44の値はそれぞれ等しい。ノード46は電流電圧変換部40の出力であり、出力回路50のトランジスタ51のゲートに入力される。 (もっと読む)


【課題】入力されるパルス幅の長短に拘らず、コンパレータにおけるパルス幅歪みおよび誤出力を低減させる光受信回路を提供する。
【解決手段】本発明の実施形態にかかる光受信回路10は、入力光に応じて電流を出力する受光手段12と、入力端子に前記受光手段が接続された反転増幅器13と、反転増幅器13の入出力間に接続された帰還回路14を具備する。この帰還回路14は、反転増幅器13のトランスインピーダンス特性がポールとゼロの複数組が設けられるように、一方が反転増幅器13の入力端子に接続され、他方が抵抗R2と抵抗R3と抵抗R4と共通接続される抵抗R1と、他方が反転増幅器13の出力端子に接続される抵抗R2と、他方がキャパシタC1と接続される抵抗R3と、他方がキャパシタC2と接続される抵抗R4と、他方が接地されたキャパシタC1と、他方が接地されたキャパシタC2とを具備する。 (もっと読む)


【課題】ゲートリーク電流による影響を軽減させることができ、なおかつ、高周波ノイズに対する耐性を向上させることができるカレントミラー回路を提供する。
【解決手段】カレントミラー回路は、ミラー元となる第1のMOSトランジスタと、ミラー先となる第2のMOSトランジスタのゲートと、第1のMOSトランジスタのゲートと第2のMOSトランジスタのゲートとの間に、この順序で直列に接続された第4、第2、第1および第3の抵抗と、第1の抵抗および第3の抵抗の間のノード、ならびに、第2の抵抗および第4の抵抗の間のノードを入力とし、第1および第2の抵抗の間のノードを出力とする差動増幅回路とを備える。第3の抵抗は第1の抵抗よりも大きい抵抗値に設定され、第4の抵抗は第2の抵抗よりも大きい抵抗値に設定され、第3の抵抗は第4の抵抗よりも大きい抵抗値に設定されている。 (もっと読む)


【課題】0VからVDDの範囲でダイナミックに変化する差動入力電圧の全ての入力電圧範囲において出力電流を変化させることができる電圧電流変換回路を提供する。
【解決手段】電圧電流変換回路は、第1および第2の負荷抵抗と第1の電流源との間に接続された第1および第2のMOSトランジスタと、第1および第2の負荷抵抗と第2の電流源との間に接続された第3および第4のMOSトランジスタとを備える。第1および第4のMOSトランジスタのゲートには差動入力電圧の一方および他方が入力され、第2および第3のMOSトランジスタのゲートにはバイアス電圧が入力される。バイアス電圧は、差動入力電圧のいずれかが電源電圧のときを除いて第2および第3のMOSトランジスタの両方がオンする電圧に設定されている。 (もっと読む)


【課題】アンプの動作周波数に依存性を有するバイアス電流を供給することにより、消費電流を大幅に低減する。
【解決手段】DLL回路2は、入力されたクロック信号CKに基づいて、該クロック信号CKの周波数に比例関係を持つ制御電圧VCNTLを生成する。トランスリニア回路3は、DLL回路2が生成した制御電圧VCNTLに基づいて、クロック信号CKの周波数の2乗の関係を持つ電流を生成する。カレントミラー回路5は、トランスリニア回路3が生成した電流からアンプ電流を生成し、アンプ4のテール電流として該アンプ4に供給する。 (もっと読む)


【課題】半導体素子を用いた音響用増幅装置において、その特性を三極管アンプの特性に近似させると共に、負荷に供給される出力信号の歪み成分を低減することを目的とする。
【解決手段】入力端子T1は、差動増幅回路12の正相端子に接続されている。差動増幅回路12の逆相端子はトランジスタ10のエミッタ電極に接続され、出力端子はトランジスタ10のベース電極に接続されている。トランジスタ10のコレクタ電極と入力端子T1との間には、入力側抵抗器R2が接続され、入力端子T1と接地導体との間には副入力側抵抗器R3が接続されている。トランジスタ10のエミッタ電極と接地導体との間には出力側抵抗器R1が接続されている。そして、トランジスタ10のコレクタ電極には、負荷端子TLが接続されている。 (もっと読む)


【課題】出力電圧におけるひずみを低減すること。
【解決手段】制御回路27は、第1の差動対21と高電位電源VDとの間に接続されたトランジスタTP11に流れるバイアス電流ia1と等しい電流ia3を高電位電源VDとノードN13との間に生成する。また、制御回路27は、バイアス電圧VG1に応じた電流ib2をノードN13とグランドGNDとの間に生成する。ノードN13は、トランジスタTP13に接続され、電流源として動作するトランジスタTP12は、トランジスタTP13に流れる電流ia5と等しいバイアス電流ia2を第2の差動対22に供給する。そして、制御回路27は、入力電圧VPがゲートに供給されるトランジスタTN33により、ノードN13とグランドGNDとの間に流れる電流を制限する。 (もっと読む)


【課題】 センサ回路の帯域を広げると共に、増幅器からの出力ノイズが低減される回路を提供する。
【解決手段】 回路は、浮遊容量値を持ったセンサを有している。センサからの出力は、増幅器の入力に接続されており、他方、負の容量回路は、電気的に、センサ出力に並列に接続されている。負の容量回路はセンサの浮遊容量の効果を低減し、増幅器出力において、帯域を増大し、そして、ノイズを低減する。 (もっと読む)


【課題】面積の小さい定電流回路を提供する。
【解決手段】高い抵抗値の抵抗によらず、強反転領域・非飽和領域で動作するNMOSトランジスタ23の高い抵抗値のオン抵抗により、定電流回路の定電流I1が少なくなる。よって、NMOSトランジスタ23の面積はこのトランジスタのオン抵抗の抵抗値と同じ抵抗値の抵抗の面積よりも小さいので、定電流回路の面積が小さくなる。 (もっと読む)


【課題】100kHz程度以上の高周波領域でも正弦波入力での低ノイズ動作が可能であり、かつ安価な乗算器を提供する。
【解決手段】トランスリニア回路よりなる乗算器要素回路101,102を備え、乗算器要素回路101の入力信号電流源Iin1および乗算器要素回路102の入力信号電流源Iin3の各電流として、いずれも直流のバイアス電流と変調信号の電流との和の電流を入力するとともに、乗算器要素回路101の入力信号電流源Iin2および乗算器要素回路102の入力信号電流源Iin4の各電流として、それぞれ直流のバイアス電流とキャリア信号の電流との和の電流,および,直流のバイアス電流とキャリア信号の電流との差の電流を入力し、変調信号の電流とキャリア信号の電流との積に比例した電圧値として、乗算器要素回路101,102の各出力電圧の電位差Voutを乗算出力信号とする。 (もっと読む)


【課題】消費電流が小さな駆動回路を提供する。
【解決手段】駆動回路76は、入力電位VIよりも所定電圧高い電位をノードN22に出力するレベルシフト回路61と、ノードN22の電位よりも所定電圧低い電位をノードN30に出力するプルアップ回路30と、入力電位VIよりも所定電圧低い電位をノードN27に出力するレベルシフト回路63と、ノードN27の電位よりも所定電圧高い電位をノードN30に出力するプルダウン回路33と、一方電極がそれぞれ信号φB,/φBを受け、他方電極がそれぞれノードN22,N27に接続されたキャパシタ76,77とを備える。入力電位VIの変化時、信号φB,/φBは、それぞれパルス的に「H」レベルおよび「L」レベルになる。したがって、低消費電流化と応答速度の高速化が図られる。 (もっと読む)


【課題】複数の増幅部の動作時の出力電圧の波形を後段回路の処理可能な電圧範囲内に収めることができる増幅回路を提供する。
【解決手段】信号入力端子66に入力されたデジタル信号のレベルが所定の値以下である場合には、増幅率変更部64は、スイッチ35をオンにして増幅部62を動作状態にするとともに、スイッチ41をオフにして増幅部63を停止状態にし、かつ、増幅部62に流し込み電流を流し込むよう流し込み電流源65を制御する。それに対し、信号入力端子66に入力されたデジタル信号のレベルが所定の値を超える場合には、増幅率変更部24は、スイッチ35をオフにして増幅部62を停止状態にするとともに、スイッチ41をオンにして増幅部63を動作状態にし、かつ、増幅部62に流し込み電流を流し込まないよう流し込み電流源65を制御する。 (もっと読む)


【課題】演算増幅回路が有限の周波数特性およびスルーレートを有することに起因して発生するグリッチングを抑制し、高調波歪のより少ない出力信号を得ることができるチョッパスタビライズドアンプを提供する。
【解決手段】変調回路MODは、所定の周波数を有する矩形波である変調信号を使って、入力信号をデジタル的に第1の被変調信号に変換する。演算増幅回路AMPは、第1の被変調信号を増幅して、第2の被変調信号に変換する。復調回路DEMODは、第1の被変調信号と第2の被変調信号の周波数成分の違いに対応する波形をもった復調信号を使って、アナログ的に第2の被変調信号を出力信号に変換する。 (もっと読む)


【課題】定電流回路の定電流源トランジスタを破損せずに、安定的にシャットダウンを行う。
【解決手段】電流切り替え回路は、エミッタフォロア回路(EF回路)と、定電流回路と、定電流回路をオン/オフするスイッチSW1とを備える。EF回路は、ベースが信号入力端子IN1に接続され、コレクタが電源VCC1に接続され、エミッタが信号出力端子OUT1に接続されたトランジスタQ1からなる。定電流回路は、ベースがスイッチSW1の出力に接続され、コレクタがトランジスタQ1のエミッタに接続されたトランジスタQ2と、第1の端子がトランジスタQ2のエミッタに接続され、第2の端子が電源VEE1に接続された抵抗RS1と、第1の端子がトランジスタQ2のコレクタに接続され、第2の端子が電源VEE1に接続されたリーク電流源JREAK1とからなる。 (もっと読む)


【課題】イネーブル信号をHIGHにしてから急速にスイッチングトランジスタをオンし、かつ突入電流を防止することが可能なスイッチングトランジスタの制御回路を提供すること。
【解決手段】イネーブル信号によりトランジスタM2はオフする。トランジスタM8はオフし、ノードCTの電位はグラウンドと等電位になり、反転器の出力ACTはHIGHとなり、トランジスタM9はオンする。イネーブル信号の反転信号によりトランジスタM5はオフし、トランジスタM3、M4、M6のゲート電位はM4とIBIASで決まる電位VBIASと等電位となってトランジスタM3、M4、M6はオンとなり、並列接続されたトランジスタM3、M6の能力に応じたIGD(大)が流れる。トランジスタM1、M7は、電流IGD(大)によって急速にゲート容量へ電荷が蓄えられて急速にオンになり、電流IOUT、IDETが流れる。 (もっと読む)


【課題】水晶発振回路の一定の電力消耗を維持できる水晶発振回路用の電圧源回路を提供する。
【解決手段】水晶発振回路用の電圧源回路が提供され、そのうち、電圧源回路および水晶発振回路が同一プロセスにより形成される。電圧源回路が、電流源と、第1PMOSと、第1NMOSと、調整器ユニットとを含む。電流源が電圧源および出力端間に連結され、そのうち、出力端が参考電圧を出力する。第1PMOSおよび第1NMOS双方のゲートおよびドレインが互いに連結されるとともに、第1PMOSおよび第1NMOSが出力端ならびに接地間に連結される。調整器ユニットが、参考電圧に従って水晶発振回路の電圧源として水晶発振回路への作業電圧を発生させる。 (もっと読む)


【課題】出力電流特性を改善することが可能な差動増幅器を提供すること。
【解決手段】ソースが共通に第1電流源に接続されて差動対を構成する第1トランジスタ及び第2トランジスタを含み、第1トランジスタ及び第2トランジスタのゲートに入力される差動入力電圧に応じた出力電流を出力する第1ドライバ回路と、差動入力電圧の上限を第1トランジスタ及び第2トランジスタのオーバードライブ電圧に比例した上限電圧に設定するリミット回路を含み、入力信号に基づいて第1トランジスタ及び第2トランジスタを駆動する第2ドライバ回路と、を備える。 (もっと読む)


101 - 120 / 1,226