説明

国際特許分類[H01L21/20]の内容

国際特許分類[H01L21/20]の下位に属する分類

国際特許分類[H01L21/20]に分類される特許

2,721 - 2,730 / 2,768


欠陥を最小限としながら、SiGe−オン−インシュレーター構造を製造するため及びシリコン上に歪み緩和SiGe層を製造するための方法が提供される。アモルファスSiGe層が、トリシラン及びGeHからCVDによって堆積される。これらのアモルファスSiGe層は、融解または固相エピタキシー(SPE)プロセスによってシリコン上に再結晶される。融解プロセスは、好ましくは、全体のゲルマニウム含量を希釈するようなゲルマニウムの拡散も引き起こし、そして絶縁体の上層のシリコンを実質的に消費する。SPEプロセスは、下地のシリコン中へのゲルマニウムの拡散を用いてまたは用いずに実際され得、従って、SOI及び従来の半導体基板に適用可能である。
(もっと読む)


本発明は、第1熱膨張係数および第1熱膨張係数とは異なる第2熱膨張係数をそれぞれ有し、且つ第1および第2組み合わせ面をそれぞれ有する、膜と基板(85,82)とが組み合わされてなり、第2基板(82)にモチーフが形成され、そのモチーフは、第1および第2組み合わせ面と平行な平面において、弾力性または柔軟性がある、構造に関する。 (もっと読む)


本発明は、窒化物半導体エピタキシャル層を成長させる方法に関し、第1の窒化物半導体エピタキシャル層の上に第2の窒化物半導体エピタキシャル層を第1の温度で成長させる第1の段階と、第2の窒化物半導体エピタキシャル層の上に第3の窒化物半導体エピタキシャル層を第2の温度で成長させる第2の段階と、第2の温度より高い第3の温度に昇温して第2の窒化物半導体エピタキシャル層から窒素を放出する第3の段階と、を含む窒化物半導体エピタキシャル層を成長させる方法を提供し、これにより基板の反りおよび格子欠陥密度を低減することができる。

(もっと読む)


本発明によれば、成長基板ウエハ(1)が設けられ、前記成長基板ウエハ(1)の主平面(100)に対して平行に存在する分離ゾ−ン(4)が当該成長基板ウエハ(1)内に形成され、前記成長基板ウエハ(1)に補助支持体ウエハ(2)が接合され、前記分離ゾーン(4)の層から成長基板ウエハ(1)の補助支持体ウエハ(2)とは反対側部分(11)が当該分離ゾーン(4)に沿って分離され、前記補助支持体ウエハ(2)上に残った成長基板ウエハの残留部分(12)上に、後続の半導体層列(5)のエピタキシャル成長のための成長面(121)が形成され、前記成長面(121)上に半導体層列(5)がエピタキシャル成長され、前記半導体層列(5)上にチップ基板ウエハ(7)が被着され、前記補助支持体ウエハ(2)が分離され、前記半導体層列(5)とチップ基板ウエハ(7)の接続部が、相互に分離された半導体チップ(20)に個別化される。
(もっと読む)


本発明は、エピタキシャル基板、例えば、GaN,SiGe,AlNまたはInNのエピタキシャル基板の製造方法、およびエピタキシャル基板上またはその中に作製された電子デバイスに関する。本発明の目的は、基板の影響を更に軽減することが可能であると同時に経済的に実行可能な、エピタキシャル基板の製造方法を提供することである。この目的は、以下のように達成することが出来る。すなわち、結晶性基板を用意し、原子種を基板に注入して脆性層を作成し、第1の温度で、基板の表面にエピタキシャル補強層を設け、第2の温度範囲で補強層を基板の副層とともに基板の残部から分離させて、これによって、この分離した材料によって、その上にホモエピタキシャル層またはヘテロエピタキシャル層の形成する擬似基板が作成される。 (もっと読む)


【課題】 低欠陥で実質的に緩和されたSiGeオン・インシュレータ基板材料を形成する方法を提供することにある。
【解決手段】 この方法は、Ge拡散に対する抵抗力のあるバリア層の上に存在する第1の単結晶Si層の表面上にGe含有層をまず形成するステップを含む。次に、加熱ステップは、最終的なSiGe合金の融点に近く、Geを保持しながら積層欠陥の形成を遅らせる温度で実行される。加熱ステップは、第1の単結晶Si層およびGe含有層全体にわたってGeの相互拡散を可能にし、それによりバリア層の上に実質的に緩和された単結晶SiGe層を形成する。その上、加熱ステップは最終的なSiGe合金の融点に近い温度で実行されるので、緩和の結果として単結晶SiGe層内に存続する欠陥はそこから効率よく消滅される。一実施形態では、加熱ステップは、2時間未満の期間の間、約1230〜約1320℃の温度で実行される酸化プロセスを含む。この実施形態は、最小表面ピッチングおよび低減されたクロスハッチングを有するSGOI基板を提供する。 (もっと読む)


本発明は、核生成層(2)、多結晶性または多孔性緩衝層(4)、および支持体基板(6)を含む結晶成長用支持体を提供する。 (もっと読む)


複数の縦型構造光学電子装置を結晶基板上に形成し、レーザリフトオフ処理で基板を取り除く工程を含んだ縦型構造光学電子装置の製造方法が開示されている。続いてこの方法は基板の代わりに金属支持構造体を形成する。1例ではこの形成には電気メッキ処理及び/又は無電メッキ処理が利用される。1例では縦型構造体はGaN型であり、結晶基板はサファイヤ製であり、金属支持構造体は銅を含む。本発明の利点には、高性能で生産効率が高い大量生産用の縦型構造LEDの製造が含まれる。 (もっと読む)


【課題】 SiGe厚さとGe比とひずみ緩和との相互依存を切り離すために格子工学が使用される、SiGeオン・インシュレータ(SGOI)基板を製作する方法を提供することにある。
【解決手段】 この方法は、選択された平面内格子定数と、選択された厚さパラメータと、選択されたGe含有量パラメータとを有するSiGe合金層を有するSiGeオン・インシュレータ(SGOI)基板材料を提供するステップであって、選択された平面内格子定数が一定値を有し、他のパラメータ、すなわち、厚さまたはGe含有量の一方または両方が調整可能な値を有するステップと、選択された平面内格子定数を維持しながら、他のパラメータの一方または両方を最終選択値に調整するステップとを含む。この調整は、どのパラメータが固定され、どのパラメータが調整可能であるかに応じて、薄型化プロセスまたは熱希釈プロセスのいずれかを使用して達成される。 (もっと読む)


後に絶縁層およびシリコン薄膜が形成される基板中のシリコン薄膜の焼鈍方法が開示される。本方法は、基板が処理中に変態しない温度範囲内でシリコン薄膜を加熱または予備加熱して、そこに内因性キャリヤを生成させることにより、抵抗をジュール加熱が可能な値に低下する工程;および予備加熱されたシリコン薄膜に電界を印加して、ジュール加熱をキャリヤの移動によって引き起こすことにより、結晶化を行い、結晶欠陥を排除し、結晶成長を確実にする工程を含む。本方法を用いると、予備加熱条件に従って、a−Si薄膜、a−Si/ポリ−Si薄膜またはポリ−Si薄膜にジュール加熱が選択的に引き起こされ、それによって良好な品質のポリ−Si薄膜が、非常に短時間に、基板を損傷することなく作製される。 (もっと読む)


2,721 - 2,730 / 2,768