説明

半導体基板の研磨方法

【課題】 CMP用研磨パッド表面の中心線平均表面粗さおよび研磨時の加工圧力を適正化し、半導体基板表面の研磨後の総欠陥数を減らしかつ欠陥に占めるスクラッチの割合を低減して、高い歩留まりを得ることが可能な半導体基板の研磨方法を提供すること。
【解決手段】 表面の中心線平均粗さRaが1〜3μmであるCMP用研磨パッドに、8〜10kPaの圧力で半導体基板を押し当て加圧し、半導体基板上に形成された薄膜を化学機械的に研磨する。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、半導体素子製造技術に好適に使用されるCMP用研磨パッドを用いる半導体基板の研磨方法に関し、特に、層間絶縁膜、Cu配線の平坦化工程において使用される、Cu配線用CMP用研磨パッド及びこれらCMP用研磨パッドを使用した半導体基板の研磨方法に関する。
【背景技術】
【0002】
現在の超々大規模集積回路では、実装密度を高める傾向にあり、種々の微細加工技術が研究、開発されている。そして、デザインルールは、既にサブハーフミクロンオーダーになっている。このような厳しい微細化の要求を満足するために開発されている技術の一つにCMP(ケミカルメカニカルポリッシング)技術がある。この技術は、半導体装置の製造工程において、露光を施す層を完全に平坦化し、露光技術の負担を軽減し、歩留まりを安定させることができるため、例えば、層間絶縁膜、BPSG膜(ボロン、リンをドープした二酸化珪素膜)、Cu配線の平坦化、シャロートレンチ分離等を行う際に必須となる技術である。
【0003】
従来、半導体装置の製造工程において、プラズマ−CVD(Chemical Vaper Deposition,化学気相成長)、低圧−CVD等の方法で形成される酸化珪素絶縁膜等の無機絶縁膜、メッキにより形成されたCu配線を平坦化するための研磨方法としては、研磨する膜を形成した基板をCMP用研磨パッドに押し当て加圧し、研磨剤を被研磨膜とCMP用研磨パッドとの間に供給しながら、基板もしくはCMP用研磨パッドを動かして行う方法がある。
【0004】
この際、研磨剤としてはシリカ系やアルミナ系が、CMP用研磨パッドとしては発泡ウレタン系の研磨布が一般的に用いられている(特許文献1参照)。
【0005】
さらに、上記発泡ウレタン系の研磨布を用いて研磨する場合、ドレッシングと呼ばれる前処理を定期的に行う必要がある。このドレッシング処理の目的は、研磨中に発生し発泡ウレタンの気孔に詰まった研磨屑を除去することや、研磨布の表面に一定以上の荒さを持たせることである。
【先行技術文献】
【特許文献】
【0006】
【特許文献1】特開2005−197408号公報
【発明の概要】
【発明が解決しようとする課題】
【0007】
層間膜やCu配線を平坦化するCMP技術では、研磨後の低欠陥性能を維持すること、すなわち研磨時の欠陥を抑制し、常に安定して欠陥を少なくすることが必要である。しかしながら、研磨剤としてシリカ系やアルミナ系、CMP用研磨パッドとして発泡ウレタン系の研磨布を用いる従来の研磨方法を無機絶縁膜や金属膜に対して適用すると、研磨後の十分な低欠陥性能が得られず、製品歩留まりが低くなってしまう。
【0008】
また、従来のドレッシング処理ではCMP用研磨パッドの表面状態を、適切に制御しているとは言いがたく、結果として、研磨特性の不安定さを招いている。この研磨特性の不安定さを解決し、研磨後の低欠陥性能を維持するためには、CMP用研磨パッド状態をどのようにすれば良いのか明確でなかった。
【0009】
一方、高研磨速度の研磨剤としてシリカ系やアルミナ系の研磨剤が現在注目されており、このシリカ系、アルミナ系の研磨剤に最適な状態のCMP用研磨パッドを用いた研磨方法が望まれている。
【0010】
近年、Cu配線層における絶縁膜としてシリコン系や有機ポリマ等のLow−k(低誘電率)材の適用が検討されている。Low−k材は、従来の絶縁膜材料に比べて、非常に脆弱な材料であることから、従来よりもCMPの低欠陥性能を上げ、特にスクラッチ数を減らす必要がある。この問題への対策の一環として、CMPにおける加工圧力を低圧化することが行われている。
しかしながら加工圧力を低圧化することだけでは、必ずしも脆弱な材料に対して必要とされる低欠陥性能は満足することができない。この問題に対しては、従来技術で使用されている研磨剤の組成改良も行われているが、単純に組成面のアプローチのみでは、研磨特性のバランスが崩れ、研磨速度が大幅に低下してしまうという問題があった。
【0011】
本発明は、上記に鑑みて、CMP用研磨パッドの表面状態および研磨時の加工圧力を適正化し、半導体基板表面の研磨後の総欠陥数を減らしかつ欠陥に占めるスクラッチの割合を低減して、高い歩留まりを得ることが可能な半導体基板の研磨方法を提供することを目的とする。
【課題を解決するための手段】
【0012】
本発明は、適正な番手のコンディショナーを用いたドレッシング処理によって、CMP用研磨パッド表面の中心線平均粗さを制御するとともに、CMPにおける加工圧力を制御することで、既存のCMP用研磨パッド、研磨剤を用いながら低欠陥特性を維持して高い歩留まりを得られる半導体基板の研磨方法である。
【0013】
すなわち、本発明は、以下の通りである。
(1)表面の中心線平均粗さRaが1〜3μmであるCMP用研磨パッドに、8〜10kPaの圧力で半導体基板を押し当て加圧し、この半導体基板上に形成された薄膜を化学機械的に研磨する半導体基板の研磨方法。
【0014】
(2)CMP用研磨パッドは、コンディショナー番手が#120〜#200のコンディショナーを用いたドレッシング処理を施されている(1)に記載の半導体基板の研磨方法。
【0015】
(3)研磨が、被研磨膜とCMP用研磨パッドとの間に、研磨剤を供給しながら、被研磨膜とCMP用研磨パッドとを相対的に動かすことにより被研磨膜を研磨することで行われる(1)又は(2)に記載の半導体基板の研磨方法。
(4)半導体基板が、その基板上にCu配線を形成されている(3)に記載の半導体基板の研磨方法。
【発明の効果】
【0016】
本発明によれば、CMP用研磨パッド表面の中心線平均表面粗さ及び研磨時の加工圧力を適正化することにより、半導体基板表面の研磨後の総欠陥数を減らしかつ欠陥に占めるスクラッチの割合を低減して、高い歩留まりを得ることが可能な半導体基板の研磨方法を提供することができる。
【図面の簡単な説明】
【0017】
【図1】コンディショナー番手とCMP用研磨パッド表面の中心線平均粗さRaの関係を示す。
【図2】CMP用研磨パッド表面の中心線平均粗さRaと総欠陥数の関係を示す。
【図3】CMP用研磨パッド表面の中心線平均粗さRaと欠陥に占めるスクラッチの割合の関係を示す。
【発明を実施するための形態】
【0018】
本発明の半導体基板の研磨方法は、表面の中心線平均粗さRaが1〜3μmであるCMP用研磨パッドに、8〜10kPaの圧力で半導体基板を押し当て加圧し、該半導体基板上に形成された薄膜を化学機械的に研磨するものである。なお、Raは、JIS B 0601で規定される平均粗さであり、触針式表面粗さ計などを用い測定することが可能である。
CMP用研磨パッドの表面の中心線平均粗さRaが1μm以上であれば、研磨パッド上に研磨液を保持できるため問題無く研磨を行うことができ、3μm以下であれば、CMP後の欠陥数および欠陥に占めるスクラッチ数の割合が高くなり過ぎることもない。また、CMP用研磨パッドに半導体基板を押し当てる加圧力が8kPa以上であれば、研磨速度が低下することもなく、10kPa以下であれば、CMP後の欠陥数および欠陥に占めるスクラッチ数の割合が高くなり過ぎることもない。
【0019】
また、本発明の半導体基板の研磨方法に用いるCMP用研磨パッドは、コンディショナー番手が#120〜#200のコンディショナーを用いたドレッシング処理を施されていることが好ましい。なお、コンディショナーの番手は、JIS B 4130に規定される砥石に付着する砥粒の粒子径を示す。
コンディショナー番手が#120以上であれば、CMP用研磨パッドの表面が粗くなり過ぎることもなく、CMP後の欠陥数および欠陥に占めるスクラッチ数の割合が高くなり過ぎることもない。コンディショナー番手が#200以下であれば、CMP用研磨パッドの表面の中心線平均粗さRaが小さくなりすぎることもなく、研磨パッド上に研磨液を保持できるため問題無く研磨を行うことができる。
【0020】
さらに、本発明の半導体基板の研磨方法は、研磨剤を被研磨膜とCMP用研磨パッドとの間に供給しながら、被研磨膜とCMP用研磨パッドとを相対的に動かすことにより被研磨膜を研磨する。また、半導体基板上には、Cu配線が形成されていることが好ましい。
【0021】
本発明に用いる研磨液としては、酸化金属溶解剤、水、砥粒、金属防食剤、金属の酸化剤を含有する研磨液が好ましい。
【0022】
本発明に用いる研磨液の酸化金属溶解剤は、特に制限はないが、ギ酸、酢酸、プロピオン酸、酪酸、吉草酸、2−メチル酪酸、n−ヘキサン酸、3,3−ジメチル酪酸、2−エチル酪酸、4−メチルペンタン酸、n−ヘプタン酸、2−メチルヘキサン酸、n−オクタン酸、2−エチルヘキサン酸、安息香酸、グリコ−ル酸、サリチル酸、グリセリン酸、シュウ酸、マロン酸、コハク酸、グルタル酸、アジピン酸、ピメリン酸、マレイン酸、フタル酸、リンゴ酸、酒石酸、クエン酸等の有機酸、これらの有機酸エステル及びこれら有機酸のアンモニウム塩等が挙げられる。また塩酸、硫酸、硝酸等の無機酸、これら無機酸のアンモニウム塩類、例えば過硫酸アンモニウム、硝酸アンモニウム、塩化アンモニウム等、クロム酸等が挙げられる。これらの中では、実用的なCMP速度を維持しつつ、エッチング速度を効果的に抑制できるという点でギ酸、マロン酸、リンゴ酸、酒石酸、クエン酸が銅、銅合金及び銅又は銅合金の酸化物から選ばれた少なくとも1種の金属層を含む積層膜に対して好適である。これらは1種類単独で、もしくは2種類以上混合して用いることができる。
【0023】
本発明に用いる研磨液の砥粒としては、シリカ、アルミナ、ジルコニア、セリア、チタニア、炭化珪素等の無機物砥粒、ポリスチレン、ポリアクリル、ポリ塩化ビニル等の有機物砥粒のいずれでもよい。
【0024】
本発明に用いる研磨液の金属防食剤としては、例えば、2−メルカプトベンゾチアゾ−ル、1,2,3−トリアゾ−ル、1,2,4−トリアゾ−ル、3−アミノ−1H−1,2,4−トリアゾ−ル、ベンゾトリアゾ−ル、1−ヒドロキシベンゾトリアゾ−ル、1−ジヒドロキシプロピルベンゾトリアゾ−ル、2,3−ジカルボキシプロピルベンゾトリアゾ−ル、4−ヒドロキシベンゾトリアゾ−ル、4−カルボキシル(−1H−)ベンゾトリアゾ−ル、4−カルボキシル(−1H−)ベンゾトリアゾ−ルメチルルエステル、4−カルボキシル(−1H−)ベンゾトリアゾ−ルブチルエステル、4−カルボキシル(−1H−)ベンゾトリアゾ−ルオクチルエステル、5−ヘキシルベンゾトリアゾ−ル、[1,2,3−ベンゾトリアゾリル−1−メチル][1,2,4−トリアゾリル−1−メチル][2−エチルヘキシル]アミン、トリルトリアゾ−ル、ナフトトリアゾ−ル、ビス[(1−ベンゾトリアゾリル)メチル]ホスホン酸等が挙げられる。
【0025】
本発明に用いる研磨剤の金属の酸化剤としては、過酸化水素(H)、硝酸、過ヨウ素酸カリウム、次亜塩素酸、オゾン水等が挙げられ、その中でも過酸化水素が特に好ましい。これらは1種類単独で、もしくは2種類以上混合して用いることができる。基体が集積回路用素子を含むシリコン基板である場合、アルカリ金属、アルカリ土類金属、ハロゲン化物などによる汚染は望ましくないので、不揮発成分を含まない酸化剤が望ましい。但し、オゾン水は組成の時間変化が激しいので過酸化水素が最も適している。但し、適用対象の基体が半導体素子を含まないガラス基板などである場合は不揮発成分を含む酸化剤であっても差し支えない。
【実施例】
【0026】
以下、本発明を実施例に基づいて詳細に説明するが、本発明はこれに限定されるものではない。
(CMP用研磨パッドの表面処理)
CMP用研磨パッドに#20、#40、#60、#100、#120、#140、#200番手のパッドコンディショナーを用いて、荷重 7.0 lbf、回転数60rpmで30分間ドレッシング処理を行った。この処理により、パッド表面の中心線平均粗さRaが1〜13μmのCMP用研磨パッドを得た。コンディショナー番手とCMP用研磨パッド表面の中心線平均粗さRaの関係を図1に示す。
(研磨液の作製)
研磨液として、水689g、シリカ砥粒250g、リンゴ酸5g、ベンゾトリアゾール1g、過酸化水素5gを混合したものを準備した。
【0027】
(実施例)
Cu配線が形成された半導体基板を準備し、キャリアーに取り付けた。上記で作製した各種平均粗さRaを有するCMP用研磨パッドを貼り付けた定盤上に、Cu膜面を下にしてキャリアーを載せ、さらに加工圧力8kPa及び10kPaの状態で定盤上に上記の研磨液を150ml/minの速度で滴下しながら、定盤および半導体基板の付いたキャリアーを60rpmで3分間回転させ、Cu配線で形成された基板を研磨した。研磨後の半導体基板を純水でよく洗浄後、乾燥した。光学式欠陥検査測定装置を用いて、研磨後の総欠陥数およびそのうちスクラッチ数の割合を測定した。パッド表面の中心線平均粗さRaと総欠陥数の相対値の関係を図2に示す。欠陥数の相対値はパッド表面の中心線平均粗さRaが1〜3μmで低い値が得られた。尚、総欠陥数の相対値基準は、パッド表面の中心線平均粗さRaが1μm、加工圧力が8kPaのときの総欠陥数を100として換算した。また、得られた総欠陥数について、その中のスクラッチ数の割合(スクラッチ数/総欠陥数×100)を算出した。パッド表面の中心線平均粗さRaと欠陥に占めるスクラッチの割合の関係を図3に示す。スクラッチ数の割合は、パッド表面の中心線平均粗さRaが1〜3μmで低い値が得られた。
【0028】
(比較例)
実施例と同様にCu配線が形成された半導体基板を準備し、キャリアーに取り付けた。上記で作製した各種平均粗さRaを有するCMP用研磨パッドを貼り付けた定盤上にCu膜面を下にしてキャリアーを載せ、さらに加工圧力を従来用いられている研磨圧力である14kPa及び21kPaにした状態で定盤上に上記の研磨液を150ml/minの速度で滴下しながら、定盤および半導体基板の付いたキャリアーを60rpmで3分間回転させ、Cu膜を研磨した。研磨後の半導体基板を純水でよく洗浄後、乾燥した。光学式欠陥検査測定装置を用いて、研磨後の総欠陥数およびそのうちスクラッチ数の割合を測定した。パッド表面の中心線平均粗さRaと総欠陥数の相対値の関係を図2に示す。欠陥数の相対値はパッド表面の中心線平均粗さRaに依存せず高い値となった。尚、総欠陥数の相対値基準は、パッド表面の中心線平均粗さRaが1μm、加工圧力が8kPaのときの総欠陥数を100として換算した。また、得られた総欠陥数について、その中のスクラッチ数の割合(スクラッチ数/総欠陥数×100)を算出した。パッド表面の中心線平均粗さRaと欠陥に占めるスクラッチの割合の関係を図3に示す。スクラッチ数の割合は、パッド表面の中心線平均粗さに依存せず高い値となった。
【0029】
上記したように、CMP用研磨パッドの表面の中心線平均粗さRaが1〜3μmであり、かつCMP用研磨パッドに該半導体基板を押し当てる加圧力が8〜10kPaであると、CMP後の欠陥数および欠陥に占めるスクラッチ数の割合を低くできることが判った。
【0030】
また、図1に示したように、表面の中心線平均粗さRaが1〜3μmであるCMP用研磨パッドを得るためには、コンディショナー番手が#120〜#200のコンディショナーを用いたドレッシング処理を施せばよいことが判った。

【特許請求の範囲】
【請求項1】
表面の中心線平均粗さRaが1〜3μmであるCMP用研磨パッドに、8〜10kPaの圧力で半導体基板を押し当て加圧し、この半導体基板上に形成された薄膜を化学機械的に研磨する半導体基板の研磨方法。
【請求項2】
CMP用研磨パッドは、コンディショナー番手が#120〜#200のコンディショナーを用いたドレッシング処理を施されている請求項1に記載の半導体基板の研磨方法。
【請求項3】
研磨が、被研磨膜とCMP用研磨パッドとの間に、研磨剤を供給しながら、被研磨膜とCMP用研磨パッドとを相対的に動かすことにより被研磨膜を研磨することで行われる請求項1又は2に記載の半導体基板の研磨方法。
【請求項4】
半導体基板が、その基板上にCu配線を形成されている請求項3に記載の半導体基板の研磨方法。
【請求項5】
酸化金属溶解剤、水、砥粒、金属防食剤、金属の酸化剤を含有する研磨液を用いる請求項1〜4のいずれかに記載の半導体基板の研磨方法。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate


【公開番号】特開2011−233676(P2011−233676A)
【公開日】平成23年11月17日(2011.11.17)
【国際特許分類】
【出願番号】特願2010−102019(P2010−102019)
【出願日】平成22年4月27日(2010.4.27)
【出願人】(000004455)日立化成工業株式会社 (4,649)
【Fターム(参考)】