説明

核スピンメモリセルおよび情報処理回路

【課題】 より高性能なメモリセルおよび情報処理回路を実現する。
【解決手段】 本発明のメモリセルは、スピントランジスタ構造を用いてチャンネル14中の核スピン13に電子スピン12を転写することによりメモリ情報を保持するようになっている。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、半導体を用いた核スピンメモリセルおよび情報処理回路に関するものである。
【背景技術】
【0002】
強磁性体から半導体へスピン注入する技術としては、例えば非特許文献1のようなものがある。
【非特許文献1】Kanji Yoh他、「Spin polarization in photo- and electroluminescence of InAs and metal/InAs hybrid structures」、Institute of Physics Publishing発行、Semiconductor Science and Technology、Vol.19、(2004)、S386-S389
【発明の開示】
【発明が解決しようとする課題】
【0003】
より高性能なメモリセルおよび情報処理回路が求められている。
【課題を解決するための手段】
【0004】
上記の課題を解決するため、本発明に係るメモリセルは、メモリ情報を保持するメモリセルにおいて、チャンネル中の核スピンに電子スピンを転写することによりメモリ情報を保持するスピントランジスタ構造を備えたことを特徴としている。
【0005】
上記の構成により、チャンネル中の核スピンに電子スピンを転写することによりメモリ情報を保持するスピントランジスタ構造が備えられている。したがって、より高性能なメモリセルを実現することができるという効果を奏する。
【0006】
また、本発明に係るメモリセルは、上記の構成に加えて、上記スピントランジスタ構造がソース電極およびドレイン電極の少なくとも一方として強磁性電極を有することを特徴としている。
【0007】
上記の構成により、上記スピントランジスタ構造がソース電極およびドレイン電極の少なくとも一方として強磁性電極を有する。したがって、上記の構成による効果に加えて、好適に、高性能なメモリセルを実現することができるという効果を奏する。
【0008】
また、本発明に係るメモリセルは、上記の構成に加えて、上記スピントランジスタ構造がソース電極およびドレイン電極の少なくとも一方として磁性半導体を有することを特徴としている。
【0009】
上記の構成により、上記スピントランジスタ構造がソース電極およびドレイン電極の少なくとも一方として磁性半導体を有する。したがって、上記の構成による効果に加えて、強磁性電極を有する場合と比べて、チャンネルへの注入電圧を低減することができるという効果を奏する。
【0010】
また、本発明に係るメモリセルは、上記の構成に加えて、上記チャンネルが、原子当たりの核スピンの全角運動量が0でない同位体を含有する半導体ヘテロ構造により構成されていることを特徴としている。
【0011】
上記の構成により、上記チャンネルが、原子当たりの核スピンの全角運動量が0でない同位体を含有する半導体ヘテロ構造により構成されている。したがって、特に細工をしなくとも、そのような同位体が存在する分、その原子の原子核にチャンネル中の電子スピンが効果的に転写される。それゆえ、上記の構成による効果に加えて、チャンネル中の原子が効率よくメモリ情報を保持することができるという効果を奏する。
【0012】
また、本発明に係るメモリセルは、上記の構成に加えて、上記チャンネルが、Siの同位体による半導体ヘテロ構造により構成されていることを特徴としている。
【0013】
上記の構成により、上記チャンネルが、Siの同位体による半導体ヘテロ構造により構成されている。したがって、これにより、29Siは、原子当たりの核スピンの全角運動量が、h/2π(hはプランク定数、πは円周率)を単位とすると1/2であるので、その分、その原子の原子核にチャンネル中の電子スピンが効果的に転写される。それゆえ、上記の構成による効果に加えて、チャンネル中の原子が効率よくメモリ情報を保持することができるという効果を奏する。
【0014】
また、本発明に係るメモリセルは、上記の構成に加えて、上記チャンネルが、GaAs系の同位体による半導体ヘテロ構造により構成されていることを特徴としている。
【0015】
上記の構成により、上記チャンネルが、GaAs系の同位体による半導体ヘテロ構造により構成されている。したがって、69Ga、71Ga、75Asは、原子当たりの核スピンの全角運動量が、h/2π(hはプランク定数、πは円周率)を単位とするといずれも3/2であるので、その分、その原子の原子核にチャンネル中の電子スピンが効果的に転写される。それゆえ、上記の構成による効果に加えて、チャンネル中の原子が効率よくメモリ情報を保持することができるという効果を奏する。
【0016】
また、本発明に係るメモリセルは、上記の構成に加えて、上記チャンネルが、InGaAs系の同位体による半導体ヘテロ構造により構成されていることを特徴としている。
【0017】
上記の構成により、上記チャンネルが、InGaAs系の同位体による半導体ヘテロ構造により構成されている。したがって、113In、115Inは、原子当たりの核スピンの全角運動量が、h/2π(hはプランク定数、πは円周率)を単位とするといずれも9/2であるので、その分、その原子の原子核にチャンネル中の電子スピンが効果的に転写される。それゆえ、上記の構成による効果に加えて、チャンネル中の原子が効率よくメモリ情報を保持することができるという効果を奏する。
【0018】
また、本発明に係る情報処理回路は、メモリ情報を保持するメモリセルからメモリ情報を読み出す情報処理回路において、上記いずれかのメモリセルが保持するメモリ情報を、ホール効果によるホール電圧により検知するホール電圧端子を備えたことを特徴としている。
【0019】
上記の構成により、上記メモリセルが保持するメモリ情報を、ホール効果によるホール電圧により検知する。したがって、より高性能な情報処理回路を実現することができるという効果を奏する。なお、上記ホール電圧端子と、アクティブ領域との間に、ゲートを設けてもよい。これにより、読み出しの高速化を図ることができる。
【発明の効果】
【0020】
以上のように、本発明に係るメモリセルは、チャンネル中の核スピンに電子スピンを転写することによりメモリ情報を保持するスピントランジスタ構造を備えた構成である。これにより、より高性能なメモリセルを実現することができるという効果を奏する。
【0021】
また、本発明に係る情報処理回路は、上記いずれかのメモリセルが保持するメモリ情報を、ホール効果によるホール電圧により検知するホール電圧端子を備えた構成である。これにより、より高性能な情報処理回路を実現することができるという効果を奏する。
【発明を実施するための最良の形態】
【0022】
図1および図2に、本形態のメモリセルの構造を模式的に示す。本形態に係るメモリセルは、ソース電極およびドレイン電極の少なくとも一方として強磁性電極を有している。図1は、R/W側強磁性コンタクトである強磁性電極11から電子がチャンネルに流入する場合であり、図2は、VM側強磁性コンタクトである強磁性電極15から電子がチャンネルに流入する場合である。2つの強磁性電極の強磁性体はお互いに反対向きに磁化されているものとする。電流の向きによって、注入される電子のスピンの向きが異なるので、お互いに逆の極性のホール電圧が発生する。このホール電圧を読み出せばよい。以下に、より詳しく述べる。
【0023】
図1および図2に示すように、メモリセル10において、強磁性電極11を負側に印加すると、スピン偏極した電子12がチャンネル14に注入され、そのスピン状態がチャンネル14中の原子の核スピン13に転写される。これは以下による。すなわち、電気伝導に寄与している伝導帯中の電子状態がs状態であるため、この波動関数(ブロッホ状態)が半導体チャンネル部分を構成している結晶構造の原子核の波動関数と重なり、超微細相互作用を通して電子スピン12が反転することがある。その際に、核スピン13の一つが元の電子スピン12の向きに反転する。これが繰り返されることにより、チャンネル14中の核スピン13に、注入された電子スピン12の向きが転写される。核スピン13の寿命は数十秒から数分あるので、それよりはるかに短い書き込み時間中に核スピン13は次々に揃っていき、一定時間たつとその磁化は飽和する。読み出しモードで電流を流すと、流れる電流がその核スピン13の作る局所磁場を感じてホール電圧が生じるので、読み出し端子(ホール電圧端子)の電圧に、核スピン13の向きに応じた電圧が読み出されることになる。
【0024】
具体的にどのように「1」/「0」の2値の情報を書き込み、読み出すのかについて述べる。VM端子である強磁性電極15の電圧は、接地電圧(グラウンド)をとってもよいし、回路全体で用いる電圧範囲の中間電圧をとってもよい。中間電圧をとる理由は、書き込み時に、読み出し/書き込み(R/W)信号のハイレベル/ローレベル(H/L)に応じて、流す電流の向きを切り替える場合に、どちらの向きの場合も、ソース電極に強磁性体を用いて核スピン13の向きをアップ(上向き)・ダウン(下向き)と変化させると、ホール電圧がVM端子の電圧より高い場合と低い場合とがあるためである。
【0025】
まず、VM端子の電圧として、回路全体で用いる電圧範囲の中間電圧をとった場合について、図3を用いて説明する。強磁性電極11および強磁性電極15は強磁性金属(Ferromagnetic metal)であり、ゲート電極17、ホール電圧端子18、ホール電圧端子19は通常の金属である。
【0026】
「1」を書き込みたいときは、R/W端子である強磁性電極11をローレベルにすれば、電流は強磁性電極15からチャンネル14に向かって流れ込む。したがって、強磁性コンタクトである強磁性電極11から、スピン偏極した電子がチャンネル14に流れ込むことになり、チャンネル14中の核スピン13が揃い、局所磁場が発生する。このホール電圧を観測すれば、メモリセルに「1」が書き込まれていることがわかる。
【0027】
「0」を書き込みたいときは、R/W端子である強磁性電極11をハイレベルにすれば、電流は強磁性電極11からチャンネル14に向かって流れ込む。つまり、通常の強磁性コンタクトである強磁性電極15から、スピン偏極した電子がチャンネル14に流れ込むことになり、チャンネル14中の核スピン13が、「1」のときとは反対の向きに磁化され、ホール電圧は負になる。この負のホール電圧を観測すれば、メモリセルに「0」が書き込まれていることがわかる。
【0028】
このようなやり方が有効であるためには、メモリセルあたり2つの強磁性コンタクトが必要であり、強磁性コンタクトである強磁性電極11と強磁性電極15の磁化を反対向きに設定する必要がある。
【0029】
回路を簡単化してVM端子として接地電圧をとる場合について図4を用いて説明する。
【0030】
「1」を書き込みたいときは、上記のときと同じで、R/W端子である強磁性電極11をローレベルにすれば、電流は強磁性電極15からチャンネル14に向かって流れ込む。したがって、強磁性コンタクトである強磁性電極11から、スピン偏極した電子がチャンネル14に流れ込むことになり、チャンネル14中の核スピン13が揃い、局所磁場が発生する。このホール電圧を観測すれば、メモリセルに「1」が書き込まれていることがわかる。
【0031】
「0」を書き込みたいときは、R/W端子である強磁性電極11をハイレベルにすれば、電流は強磁性コンタクトである強磁性電極11からチャンネル14に向かって流れ込む。つまり、通常のオーミック電極である強磁性電極15から、スピン偏極した電子がチャンネル14に流れ込むことになり、チャンネル14中の核スピン13はランダムに分布し、実効的に局所磁場は0になる。したがってホール電圧は発生しない。ホール電圧が0であることを観測すれば、メモリセルに「0」が書き込まれていることがわかる。
【0032】
核スピンについて補足する。半導体としてシリコンを用いた場合、一般のシリコン基板に用いられるシリコン原子は、28Si(92.23%)、29Si(4.67%)、30Si(3.1%)の同位元素が混ざっており、原子当たりの核スピンの全角運動量はそれぞれh/2πを単位として測って0、1/2、0である。ただしhはプランク定数である。したがって、とくに細工をしなくとも、このような材料系を用いたFET構造にすれば、4.67%の原子の原子核にチャンネル中の電子スピンが転写される可能性を有する。このようなシリコン基板を用いた場合に、同位体元素を使い分けた半導体ヘテロ構造としてチャンネル部分に高い28Si含有率を実現すれば、効率よくチャンネル原子の核スピンの磁化が行えることになる。
【0033】
上述のように本形態はソース電極およびドレイン電極の少なくとも一方として強磁性電極を有する構成であるが、強磁性電極を磁性半導体で置き換えてもこの動作原理はかわらず有効である。動作電圧に関してもショットキー障壁を介してスピン注入する場合と比べて低電圧動作が可能な点もメリットとなる。
【0034】
半導体としてGaAs系の化合物半導体を用いた場合、ガリウム原子は、69Ga(60.11%)、71Ga(39.89%)の同位元素が混ざっており、原子当たりの核スピンの全角運動量はそれぞれh/2πを単位として測って3/2である。また砒素原子は、75As(100%)で原子当たりの核スピンの全角運動量はh/2πを単位として測って3/2である。したがって、とくに細工をしなくとも、このような材料系を用いたFET構造にすれば、チャンネル中のすべての原子核にチャンネル中の電子スピンが転写される可能性を有する。
【0035】
半導体としてInGaAs系の狭ギャップ半導体を用いた場合について考えると、インジウム原子は、113In(4.29%)、115In(95.71%)の同位元素が混ざっており、原子当たりの核スピンの全角運動量はh/2πを単位として測ってどちらも9/2である。したがって、GaAs系の場合と同様に、とくに細工をしなくとも、このような材料系を用いたFET構造にすれば、チャンネル中のすべての原子核にチャンネル中の電子スピンが転写される可能性を有する。
【0036】
回路方式としては、読み出し端子とアクティブ領域との間にゲートを設けることも可能である。これは、読み出し線に寄生する付加容量を減らすことになるため、読み出し動作をより高速化することに寄与する。VM端子の電圧を回路全体で用いる電圧範囲の中間電圧にとる理由は、書き込み時に流す電流の向きをR/W信号のハイレベル/ローレベルに応じて切り替えるためである。
【0037】
リフレッシュについて補足すると、チャンネル中の核スピンの緩和時間は数十秒から数分なので、このあいだにメモリ内容をリフレッシュする必要がある。つまり定期的に読み出し書き込みを繰り返す必要がある。このサイクルは長いので、例えば10秒に一回1×1ギガビットのメモリを1ビットごとに順番にリフレッシュするとすれば、単純に計算すると、常に10ナノ秒に1ビットずつリフレッシュし続けていなければならないことになる。
【0038】
本発明は上述した実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能である。すなわち、請求項に示した範囲で適宜変更した技術的手段を組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
【0039】
なお、本発明に係るメモリセル構造は、強磁性電極を有するスピントランジスタ構造を用いてチャンネル中の核スピンに電子スピンの情報を転写することにより情報を保持することをもってするメモリセル構造であるように構成してもよい。
【0040】
また、本発明に係る回路方式は、強磁性電極を有するスピントランジスタ構造を用いてチャンネル中の核スピンに電子スピンの情報を転写することにより情報を保持することをもってするメモリの情報をホール効果によるホール電圧により検知するように構成してもよい。
【0041】
また、本発明に係る回路方式は、強磁性電極を有するスピントランジスタ構造を用いてチャンネル中の核スピンに電子スピンの情報を転写することにより情報を保持することをもってするメモリの情報をホール効果によるホール電圧により検知する読み出し端子とアクティブ領域との間にゲートを設けて読み出しの高速化を図ることが可能なように構成してもよい。
【0042】
また、本発明に係るメモリセル構造は、強磁性電極を有するスピントランジスタ構造を用いてチャンネル中の核スピンに電子スピンの情報を転写することにより情報を保持することをもってするメモリセル構造において、強磁性電極を磁性半導体に置き換えて注入電圧を低減させるように構成してもよい。
【0043】
また、本発明に係るデバイス作製方法は、強磁性電極を有するスピントランジスタ構造を用いてチャンネル中の核スピンに電子スピンの情報を転写することにより情報を保持することをもってするメモリセル構造において、同位体による半導体ヘテロ構造を用いてチャンネル中のほとんどすべての原子の核スピンに電子スピンの情報を転写できる可能性を有するように構成してもよい。
【産業上の利用可能性】
【0044】
種々の情報を記録再生する装置のような用途にも適用できる。
【図面の簡単な説明】
【0045】
【図1】メモリセルの一構成例を示すA−A’矢視断面図である。
【図2】メモリセルの一構成例を示すA−A’矢視断面図である。
【図3】メモリセルの一構成例を示す平面図である。
【図4】メモリセルの一構成例を示す回路図である。
【符号の説明】
【0046】
10 メモリセル
11 強磁性電極
12 電子スピン
13 核スピン
14 チャンネル
15 強磁性電極
16 ゲート絶縁膜
17 ゲート電極
18 ホール電圧端子
19 ホール電圧端子
20 VM端子配線
21 R/W端子配線
22 Address端子配線
23 RE端子配線

【特許請求の範囲】
【請求項1】
メモリ情報を保持するメモリセルにおいて、
チャンネル中の核スピンに電子スピンを転写することによりメモリ情報を保持するスピントランジスタ構造を備えたことを特徴とするメモリセル。
【請求項2】
上記スピントランジスタ構造がソース電極およびドレイン電極の少なくとも一方として強磁性電極を有することを特徴とする請求項1に記載のメモリセル。
【請求項3】
上記スピントランジスタ構造がソース電極およびドレイン電極の少なくとも一方として磁性半導体を有することを特徴とする請求項1に記載のメモリセル。
【請求項4】
上記チャンネルが、原子当たりの核スピンの全角運動量が0でない同位体を含有する半導体ヘテロ構造により構成されていることを特徴とする請求項1ないし3のいずれかに記載のメモリセル。
【請求項5】
上記チャンネルが、Siの同位体による半導体ヘテロ構造により構成されていることを特徴とする請求項4に記載のメモリセル。
【請求項6】
上記チャンネルが、GaAs系の同位体による半導体ヘテロ構造により構成されていることを特徴とする請求項4に記載のメモリセル。
【請求項7】
上記チャンネルが、InGaAs系の同位体による半導体ヘテロ構造により構成されていることを特徴とする請求項4に記載のメモリセル。
【請求項8】
メモリ情報を保持するメモリセルからメモリ情報を読み出す情報処理回路において、
請求項1ないし7のいずれかに記載のメモリセルが保持するメモリ情報を、ホール効果によるホール電圧により検知するホール電圧端子を備えたことを特徴とする情報処理回路。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate

【図4】
image rotate


【公開番号】特開2006−261610(P2006−261610A)
【公開日】平成18年9月28日(2006.9.28)
【国際特許分類】
【出願番号】特願2005−80626(P2005−80626)
【出願日】平成17年3月18日(2005.3.18)
【出願人】(504173471)国立大学法人 北海道大学 (971)
【Fターム(参考)】