説明

Fターム[4M104BB22]の内容

半導体の電極 (138,591) | 電極材料 (41,517) | 遷移金属のシリサイド (5,826) | PtSi (542)

Fターム[4M104BB22]に分類される特許

161 - 180 / 542


【課題】MIPS構造のデュアル・メタルゲートを有する半導体装置において高集積化を進展させつつ、PN境界部配線の断線や高抵抗化等の問題を防止できる半導体装置及びその製造方法を提供する。
【解決手段】NMISトランジスタのゲート電極122aは、第1の金属含有導電膜104aと、第1の金属含有導電膜104a上に形成された第3の金属含有導電膜113とから構成されており、PMISトランジスタのゲート電極122bは、第2の金属含有導電膜104bと、第2の金属含有導電膜104b上に形成された第3の金属含有導電膜113とから構成されている。第3の金属含有導電膜113は、第1の金属含有導電膜104a及び第2の金属含有導電膜104bのそれぞれと接するように、第1の金属含有導電膜104a上から素子分離領域102上を経て第2の金属含有導電膜104bの上まで連続的に形成されている。 (もっと読む)


【課題】信頼性を向上できる炭化珪素半導体装置の製造方法および炭化珪素半導体装置を提供する。
【解決手段】炭化珪素半導体装置の製造方法は、以下の工程を備えている。まず、主面110aを含む炭化珪素半導体層110が準備される。そして、炭化珪素半導体層110の主面110aにシリコンをドーピングして、炭化珪素半導体層に110おいてシリコンがドーピングされていない領域よりもシリコン濃度の高い高濃度領域115が形成される。そして、高濃度領域115と接する位置に、シリコンと化合物を生成する材料を含む金属層143、144が形成される。そして、金属層143、144を熱処理して、化合物を含む電極が形成される。 (もっと読む)


【課題】ソース抵抗をさらに低減する疑似SOI構造の半導体装置の提供。
【解決手段】第1および第2のゲート側壁絶縁膜23WA〜23WDをマスクに、前記側壁絶縁膜のそれぞれ外側に、第1および第2の凹部21TA〜21TDを形成する工程と、前記側壁絶縁膜のそれぞれ外側に、第1および第2のダミー側壁膜を形成する工程と、前記ダミー側壁膜23DA〜23DDをマスクに、前記シリコン基板のうち、前記凹部における露出部分を酸化し、それぞれ第1および第2のシリコン酸化膜を形成する工程と、前記凹部に第1および第2のシリコン膜を充填する工程と、前記シリコン膜上に金属膜を堆積し、熱処理することにより、シリサイド領域が側壁絶縁膜の外端を超えて、前記ゲート電極23A,23B直下の領域近傍にまで到達するようにシリサイド領域を形成する工程と、を含む。 (もっと読む)


【課題】接合リーク電流だけでなく順方向の電流特性が向上した半導体装置を実現できるようにする。
【解決手段】半導体装置は、半導体基板11に形成された半導体領域12と、半導体領域12を他の領域から分離する素子分離領域13と、半導体領域12の上部に形成され、半導体領域12との界面においてPN接合を形成する拡散層14と、拡散層14の上部に形成されたシリサイド層15とを備えている。シリサイド層15は、素子分離領域13と間隔をおいて形成されている。 (もっと読む)


【課題】組成の安定したゲート電極を形成することが可能な半導体装置の製造方法を提供する。
【解決手段】半導体基板11に、ゲート長に加工された、ゲート絶縁膜21、シリコン材料膜23a、ストッパ膜25、及びシリコン材料膜23bを順に有する第1の積層膜を備えたpMOS領域1、離間して、ゲート長に加工された、ゲート絶縁膜21、シリコン材料膜23a、及びシリコン材料膜23bを順に有する第2の積層膜を備えたnMOS領域2を形成し、第1及び第2の積層膜の側壁にオフセット膜33、サイドウォール35の形成、及びソース・ドレイン領域15の形成を行い、pMOS領域1のシリコン材料膜23b及びストッパ膜25を除去し、シリコン材料膜23a上、及びnMOS領域2のシリコン材料膜23b上にNiを堆積し、pMOS領域1にNiSiを形成し、nMOS領域2にNiSiを形成する。 (もっと読む)


【課題】p型トランジスタのゲート電極へのダメージを抑えつつ形成することのできる半導体装置、およびその製造方法を提供する。
【解決手段】第1のチャネル領域側に導電型不純物が偏析して形成されたエクステンション領域を有する第1のソース・ドレイン領域、および前記第1のソース・ドレイン領域上に前記第1のスペーサに接して形成された第1のシリサイド領域を含むn型トランジスタ10と、第2のチャネル領域側にエクステンション領域を有する第2のソース・ドレイン領域、および前記第2のソース・ドレイン領域上に前記第2のスペーサと離間して形成された第2のシリサイド領域を含むp型トランジスタ20と、前記第1のチャネル領域にチャネル方向の伸張歪みを与える伸張応力膜18と、第2のチャネル領域にチャネル方向の圧縮歪みを与える圧縮応力膜28と、を有する。 (もっと読む)


【課題】SGOI(110)基板上のp、n両領域で高移動度の半導体装置を実現する。
【解決手段】Si1-xGex(0.25≦x≦0.90)の(110)面を表面に有する半導体基板(1,2,3)と、(110)面上に形成されたn及びpチャネル型MISFETとを具備し、両MISFETは、[−110]方向が[001]方向より長い線状で、(311)若しくは(111)面のファセットを有する活性領域(5,6)を有し、活性領域の[−110]方向に、ソース領域・チャネル領域・ドレイン領域が形成され、nチャネル型MISFETのチャネル領域(5C)はSiで形成され、pチャネル型MISFETのチャネル領域(6C)はSi1-yGey(x<y≦1)で形成され、両MISFETのチャネル領域は、活性領域の[−110]方向に、一軸圧縮ひずみを有する。 (もっと読む)


【課題】電荷移動度を向上させる歪みをチャネル領域に発生させる結晶層をチャネル領域下に有し、かつリーク電流経路が形成されることを抑制できる半導体装置を提供する。
【解決手段】一態様に係る半導体装置は、半導体基板1と、前記半導体基板上に形成された第1の半導体結晶層14と、前記第1の半導体結晶層上にゲート絶縁膜11を介して形成されたゲート電極13と、前記第1の半導体結晶層内の前記ゲート絶縁膜下の領域に形成されたチャネル領域15と、前記第1の半導体結晶層内の前記チャネル領域を挟んだ領域に形成されたソース・ドレイン領域16と、前記半導体基板と前記チャネル領域との間に形成され、前記第1の半導体結晶層を構成する結晶よりも格子定数の大きい結晶からなり、前記半導体基板と前記第1の半導体層の間に、前記第2の半導体結晶層17を挟んで形成された埋込絶縁体層18と、を有する。 (もっと読む)


【課題】 nMISおよびpMISに適したメタルゲート電極を有する実用的なCMISFETの製造方法を提供する。
【解決手段】 半導体基板1の主面に素子分離領域2で分離したpウェル3及びnウェル4形成し、その上にゲート絶縁膜5、チタンナイトライド膜6、及び第一のポリシリコン膜7を積層形成した後、ウェル4上のポリシリコン膜7及びチタンナイトライド膜6を除去する。続いて、nウェル4のチタンナイトライド膜6上及びpウェル3のポリシリコン膜7上にタングステン膜9及び第二のポリシリコン膜10を積層形成した後、pウェル3上の第一のポリシリコン膜7表面に達するまで、p及びnウェル3、4上の第二のポリシリコン膜10及びタングステン膜9を平坦化技術により、pウェル3上のタングステン膜9を除去する。その後、ゲート加工によりCMISFETを形成する。 (もっと読む)


【課題】2つのゲート配線間の接続を容易に、かつ低抵抗で行えるデュアルゲート半導体装置を提供する。
【解決手段】半導体基板を準備する工程と、半導体基板上に、それぞれがゲート絶縁膜と第1ゲート金属膜とを含む、第1および第2の電極を形成する工程と、第1および第2の電極を埋め込むように、層間絶縁層を形成する工程と、第1および第2の電極の上部を層間絶縁層から露出させる工程と、第2の電極の第1ゲート金属膜を選択的に除去する工程と、第1および第2の電極を覆うように、層間絶縁層上に、第2ゲート金属膜およびゲート配線膜を堆積する工程と、第2ゲート金属膜とゲート配線膜をパターニングして、第1ゲート電極と第2ゲート電極とを形成するとともに、第1ゲート電極と第2ゲート電極とをゲート配線膜で接続する工程とを含む。 (もっと読む)


【課題】低い閾値電圧のnチャネル型MISトランジスタを含む半導体装置を実現する。
【解決手段】半導体装置は、半導体基板と、半導体基板の主面に形成されたn型半導体領域とp型半導体領域と、半導体基板上に形成され、n型半導体領域とp型半導体領域を露出するように形成された第1と第2のトレンチを有する第1の絶縁層と、第1と第2のトレンチの側壁と底部に沿って形成されたゲート絶縁膜と、第1のトレンチの側壁と底部に沿って形成されゲート絶縁膜を介して内張りされた第1の金属層と、第2のトレンチの側壁と底部に沿って形成されゲート絶縁膜を介して1モノレイヤー以上で1.5nm以下の厚さに内張りされた第2の金属層と、第2の金属層上に内張りされたアルカリ土類金属元素、III族金属元素の単体、窒化物、炭化物、酸化物の内の少なくとも1つの金属元素を含む第3の金属層と、第1と第2のソース/ドレイン領域を具備することを特徴とする。 (もっと読む)


【課題】DSLを用いたCMOSトランジスタについて、ストレス膜の除膜時におけるシリサイド層へのダメージの無い製造方法を得る事を目的とする。
【解決手段】本発明に係る半導体装置の製造方法は、pMOSトランジスタ領域41に選択的にシリサイド層30を形成する工程、前記工程の後pMOSトランジスタ領域41の表面に選択的にストレス膜23を形成する工程、nMOSトランジスタ領域40に選択的にシリサイド層31を形成する工程、前記工程の後nMOSトランジスタ領域40の表面に選択的にストレス膜27を形成する工程を備えて構成される。 (もっと読む)


【課題】トランジスタ等の半導体素子を介して上層と下層に形成された配線層間の良好な接続を可能にし、配線の自由度を向上させた半導体装置及びその作製方法を提供すること目的の一とする。
【解決手段】絶縁体でなる基板上の第1の絶縁層と、第1の絶縁層上に形成された第1の配線層と、第1の絶縁層上の第1の配線層が形成された領域以外の領域に形成された第2の絶縁層と、第1の配線層及び第2の絶縁層上に形成され、チャネル形成領域と不純物領域を有する単結晶半導体層と、単結晶半導体層のチャネル形成領域上にゲート絶縁層を介して形成されたゲート電極と、第1の配線層、第2の絶縁層、単結晶半導体層及びゲート電極を覆うように形成された第3の絶縁層と、第3の絶縁層上に形成された第2の配線層とを設け、第1の配線層と単結晶半導体層の不純物領域が接続し、第1の配線層と第2の配線層が電気的に接続する。 (もっと読む)


【課題】ゲート長に依存する仕事関数の変動を抑えることができる半導体装置の製造方法を提供する。
【解決手段】ゲート絶縁膜14上の多結晶シリコン膜を露出した後、半導体基板11を400℃まで加熱し、その温度が安定した後に、その温度を保持したまま、例えばスパッタリング法によりニッケル膜21を全面に形成する。ニッケル膜21の厚さは、シリコン酸化膜20上で60nmとする。この結果、シリコン酸化膜20上にはニッケル膜21が形成されるが、多結晶シリコン膜の表面に到達してきたニッケルは、そこに堆積するのではなく、多結晶シリコン膜と反応し、多結晶シリコン膜の全体がニッケルシリサイド膜22に変化する。従って、pMOS領域1には、p型不純物を含有するニッケルシリサイド膜22からなるゲート電極が形成され、nMOS領域2には、n型不純物を含有するニッケルシリサイド膜22からなるゲート電極が形成される。 (もっと読む)


【課題】ゲート電極、ソース電極またはドレイン電極にタングステン膜を用いた半導体装置において、nMOSとpMOS間での抵抗差を低減可能な半導体装置の製造方法を提供する。
【解決手段】シリコン基板10上に、ゲート電極14a,14bとソース/ドレイン拡散層16a,16bとを有するnMOS及びpMOSを形成し、ゲート電極14a,14b及びソース/ドレイン拡散層16a,16b上に、タングステン膜17を選択的に形成し、タングステン膜17を覆うように、絶縁膜(エッチングストップシリコン酸化膜18、シリコン窒化膜19)を形成し、pMOS領域12bの絶縁膜を除去し、pMOS領域12bのタングステン膜17上に、タングステン膜20を選択的に形成する。 (もっと読む)


【課題】ソース/ドレイン電極の下側のポテンシャル障壁を低くすることにより、寄生抵抗の増大を防止することを目的とする。
【解決手段】本発明に係るヘテロ接合電界効果型トランジスタは、窒化物半導体からなるヘテロ接合電界効果型トランジスタであって、チャネル層30と、チャネル層30上にスペーサ層40を介して形成されたバリア層50を備える。そして、バリア層50上に形成されたゲート電極80と、バリア層50上に、ゲート電極80を挟んで形成されたソース/ドレイン電極70とを備える。スペーサ層40は、ゲート電極80の下側の領域に形成され、チャネル層30およびバリア層50のいずれよりもバンドギャップが大きい第1のスペーサ層41を備える。そして、スペーサ層40は、ソース/ドレイン電極70の下側の領域に形成され、第1のスペーサ層41よりもバンドギャップが小さい第2のスペーサ層42を備える。 (もっと読む)


【課題】ソース/ドレイン電極の下側のポテンシャル障壁を低くして、ソース/ドレイン電極下側の寄生抵抗を低減することを目的とする。
【解決手段】本発明に係るヘテロ接合電界効果型トランジスタは、窒化物半導体からなるヘテロ接合電界効果型トランジスタであって、チャネル層30と、チャネル層30上にスペーサ層40を介して形成されたバリア層50とを備える。バリア層50上に形成されたゲート電極80と、バリア層50上に、ゲート電極80を挟んで形成されるソース/ドレイン電極70とを備える。そして、ソース/ドレイン電極70下側の少なくとも一部の領域、例えば、バリア層50、スペーサ層40、チャネル層30のに形成されるn型不純物領域90を備える。 (もっと読む)


本明細書に記載される実施形態は、基板上の自然酸化表面を取り除くと同時に、下層の基板表面をパッシベートするための方法を提供する。一実施形態において、プロセスチャンバ内に、酸化物層を有する基板の位置決めを行い、基板の第1の温度を約80℃未満に調整し、プロセスチャンバ内において、約10以上のNH/NFモル比を有するアンモニア及び三フッ化窒素を含むガス混合物からクリーニングプラズマを生成し、基板上にクリーニングプラズマを凝縮することを含む方法が提供される。ヘキサフルオロ酸アンモニウムを含む薄膜が、プラズマクリーニングプロセスの間に、自然酸化物から部分的に形成される。本方法は、さらに、プロセスチャンバ内において、約100℃以上の第2の温度まで基板を加熱しつつ、基板から薄膜を取り除き、その上にパッシベーション表面を形成することを含む。
(もっと読む)


【課題】ゲート電極間の分離領域を含むゲート電極の端部形状の加工が容易となる構造を有する半導体装置及びその製造方法を提供する。
【解決手段】半導体基板10の表面よりも高い上面を有する素子分離絶縁膜11により半導体基板に第1及び第2チャネル形成領域を有する第1及び第2半導体領域(12,13)がそれぞれ区分され、第1及び第2チャネル形成領域上にゲート絶縁膜14と第1及び第2ゲート電極(G1,G2)が形成され、その両側部における第1及び第2半導体領域の表層部にソースドレイン領域が形成され、第1及び第2ゲート電極は、第1及び第2半導体領域内において素子分離絶縁膜と略同じ高さを有し、その端部が素子分離絶縁膜の側面に接するように形成された第1導電層15pと、上記端部から素子分離絶縁膜上にはみ出すように第1導電層上に形成された第2導電層16sとを有する構成とする。 (もっと読む)


【課題】高誘電率膜をゲート絶縁膜として用い、pチャネル型MISFETおよびnチャネル型MISFETのそれぞれに要求されるしきい値電圧を容易に実現できる相補型MISFETおよびその製造技術を提供する。
【解決手段】n型ウエル3およびp型ウエル4のそれぞれの表面に清浄な酸化シリコン膜5を形成した後、酸化シリコン膜5上に2A族元素の酸化物、3A族元素の酸化物、3B族元素の酸化物、4A族元素の酸化物、および5A族元素の酸化物等からなる酸素欠損調整層6と、高誘電率膜8と、水素に対する還元触媒効果を有する導電性膜12とを順次堆積し、Hを含む雰囲気中にて基板1に対して熱処理を施すことで酸素欠損調整層6と酸化シリコン膜5との間にダイポールを形成する。その後、導電性膜12、高誘電率膜8、酸素欠損調整層6および酸化シリコン膜5等をパターニングしてゲート電極およびゲート絶縁膜を形成する。 (もっと読む)


161 - 180 / 542