説明

Fターム[5F004DB02]の内容

半導体のドライエッチング (64,834) | 被エッチング物 (6,778) | Si (1,365) | 多結晶Si (435)

Fターム[5F004DB02]に分類される特許

61 - 80 / 435


【課題】エッチングレートを上昇でき、生産性を向上できる半導体装置の製造方法を提供する。
【解決手段】半導体装置の製造方法は、半導体基板上に交互に積層されたシリコン層とシリコン酸化膜とを備える多層膜に対して、一括してエッチングを行う工程を含み、前記エッチングの際のエッチングガスは、少なくとも2種類以上の第7族元素と、第3族元素,第4族元素,第5族元素,または第6族元素とを含有し、前記エッチング工程の際の前記半導体基板に入射するイオンのエネルギーは、100eV以上であり、前記第7族元素に対する、前記第3族乃至前記7族元素の添加比率は、0.5以上3.0以下である。 (もっと読む)


【課題】プラズマを均一に形成して大口径のウエハに対しても均一にエッチング加工することのできるプラズマ処理装置を提供する。
【解決手段】真空処理室内に少なくとも1種の処理ガスを導入する手段を有し、該処理ガスを真空室外に排気する排気装置を有し、該真空処理室上部から高周波を導入し、該処理室外部に少なくとも2つのソレノイドコイルを有し、該真空処理室内に設置したシリコン基板を処理するプラズマエッチング装置において、第一のソレノイドコイルを該真空処理室の上部に配置し、該第一のソレノイドコイルの内径が250mm以上500mm以下であることを特徴とするプラズマエッチング装置。 (もっと読む)


【課題】互いに異なる幅のパターンを同一層で形成するにあたり、パターン間の間隔の均一度を改善することができる半導体素子のパターン形成方法を提供する。
【解決手段】セル領域及びセレクトトランジスタ領域を含む下部膜上に補助膜を形成する段階と、前記セレクトトランジスタ領域の前記補助膜上部に第1保護膜を形成する段階と、前記セレクトトランジスタ領域の前記第1保護膜上部には、前記第1保護膜の幅より狭い第1フォトレジストパターンが、前記セル領域の前記補助膜上部には前記第1フォトレジストパターンの幅より狭い第2フォトレジストパターンが形成され、前記第1及び第2フォトレジストパターン間の間隔を前記第2フォトレジストパターン間の間隔と同一に形成する段階と、を含む。 (もっと読む)


【課題】多層レジストマスクを用いたシリコン酸化膜等のプラズマエッチング後にパターンの倒壊等により発生するラインウィグリングやストライエーションを防止,抑制することを課題とする。
【解決手段】本発明は、多層レジストマスクを用いて、被エッチング膜をプラズマエッチングするプラズマエッチング方法において、前記多層レジストマスクは、上層レジストと無機膜系中間膜と下層レジストを含み、前記下層レジストの側壁に側壁保護膜を形成する側壁保護膜形成工程を有することを特徴とするプラズマエッチング方法である。 (もっと読む)


【課題】ボイドの発生を抑制することができるシリコン膜の形成方法およびその形成装置を提供する。
【解決手段】シリコン膜の形成方法は、第1成膜工程と、エッチング工程と、第2成膜工程とを備えている。第1成膜工程では、被処理体の溝を埋め込むようにシリコン膜を成膜する。エッチング工程では、第1成膜工程で成膜されたシリコン膜をエッチングして前記溝の開口部を広げる。第2成膜工程では、エッチング工程で開口部が広げられた溝にシリコン膜を埋め込むように成膜する。これにより、表面に溝が形成された被処理体の溝にシリコン膜を形成する。 (もっと読む)


【課題】被処理層の実際の残膜量やエッチング深さをオンラインで正確に測定することのできる被処理材の膜厚測定方法を用いたエプラズマ処理装置を提供する。
【解決手段】処理中の試料表面からの複数波長の干渉光を検出する検出器11、試料の処理中の任意の時刻に得られた前記干渉光に関する実偏差パターンデータとこの試料の処理前に得られた別の試料の処理に関する複数波長の干渉光のデータであって前記膜の複数の厚さに各々対応する複数の標準偏差パターンとを比較してその偏差を演算するパターン比較手段15、これらの間の偏差と予め設定された偏差とを比較して試料のその時点の膜の厚さに関するデータを出力する偏差比較手段115、前記膜の厚さに関するデータを時系列データとして記録する残膜厚さ時系列データ記録手段18、前記膜の厚さデータを用いて所定量のエッチングが終了したことを判定する終点判定器230を備えたプラズマ処理装置。 (もっと読む)


【課題】誘電体窓の内側に設けられた誘電体保護カバーが局部的に削られて消耗することを抑制することができ、誘電体保護カバーの長寿命化により生産性の向上を図ることのできるプラズマ処理装置及びその誘電体窓構造を提供する。
【解決手段】誘電体窓の外側に配設された高周波アンテナに高周波電力を印加して処理空間に誘導結合プラズマを発生させるプラズマ処理装置であって、誘電体窓は、処理空間と高周波アンテナとの間に介在するように配設され誘電体からなる窓部材と、窓部材を支持するための梁部材と、窓部材の処理空間側の面、及び、梁部材の処理空間側の面を覆いプラズマから保護する誘電体保護カバーと、少なくとも、梁部材と誘電体保護カバーとの間に設けられ、保護カバーの誘電率よりも低い誘電率を有する材料で形成された低誘電率誘電体層とを具備している。 (もっと読む)


【課題】high-k/メタルゲートを処理するドライエッチング装置における、クリーニングの課題を解決する。
【解決手段】high-k/メタルゲート構造のドライエッチング後にフッ素を含まずCl2やBCl3などの塩素を含むガスのプラズマクリーニングを行い、引き続いてSF6,CF4,NF3などのフッ素を含むガスのプラズマクリーニングを行う。 (もっと読む)


【課題】本発明ではフォトリソグラフィー技術解像限界付近のパターン形成を安定して形成すると共に、コンタクトプラグなどの構造物における目合わせずれや接触面積の縮小による接触電気抵抗の増大や接続不良を解決する。
【解決手段】半導体基板上に形成された絶縁材料層100に、第1の方向に延在し、底部の幅W1より上部の幅W2が広い第1の溝101を形成する工程と、第1の溝101内に、溝の上端より低い位置まで埋め込み層102を形成する工程と、埋め込み層102上に露出している第1の溝101の側壁を覆うサイドウォール103を形成する工程と、サイドウォール103をマスクとして埋め込み層102をエッチングして第1の方向に分離する工程と、
を含むことを特徴とする。 (もっと読む)


【課題】半導体基板処理に用いられる反応チャンバーで用いられるガス供給システムの改良に関する。
【解決手段】半導体基板処理のためのガス供給システムであって、複数のガス供給部16,18,20と、複数のガス供給部からのガスを混合する混合マニホールド30と、混合ガスをチャンバー内の異なったゾーンへ送る複数のガス供給ライン12,14と、コントロールバルブ34とを含む。装置を利用する方法では、半導体基板を反応チャンバーに供給し、混合ガスを第1及び第2のゾーンへ供給し、第1及び第2のゾーンで所望の混合ガス流量比を作るために少なくとも第1のガス供給ライン上及び第2のガス供給ライン上のいずれかの混合ガス流量をコントロールバルブで調節することによって、基板を処理する。 (もっと読む)


【課題】生産のリードタイムが短く、小フットプリント化を実現できるエッチング装置を提供する。
【解決手段】基板Kを搬送する搬送装置2と、基板K上にエッチング液を供給して金属膜をエッチングする第1エッチング部10と、金属膜エッチング後の基板Kを洗浄する第1洗浄部15と、洗浄後の基板Kを乾燥させる第1乾燥部20と、フッ素系反応成分及び酸化性反応成分を含む処理ガスを用い、略大気圧下で、基板K上のシリコン含有膜をエッチングする第2エッチング部30と、シリコン含有膜エッチング後の基板Kを洗浄する第2洗浄部35と、洗浄後の基板Kを乾燥させる第2乾燥部40とを順次搬送方向に配設する。 (もっと読む)


【課題】プラズマエッチングチャンバ内でデュアルドープゲート構造をエッチングするための方法を提供する。
【解決手段】エッチングされるポリシリコンフィルムを保護するパターンを設ける工程、次いで、プラズマが点火され、保護されていないポリシリコンフィルムのほぼすべてがエッチングされる。次いで、シリコン含有ガスを導入しつつポリシリコンフィルムの残りをエッチングする。また、エッチング処理中にシリコン含有ガスを導入するよう構成されたエッチングチャンバ。 (もっと読む)


【課題】地球環境保全およびプラズマプロセスの高性能化を実現するため、非温室効果ガスを用いたプラズマ処理方法を開発し、デバイスへの損傷を抑制することができる高精度のプラズマエッチング方法を提供すること。
【解決手段】本発明に係るプラズマ処理方法は、プラズマ生成室に100容量%のフッ素ガス(F2)である処理ガスを供給し、高周波電界の印加と印加の停止とを交互に繰り返すことによりプラズマを生成し、該プラズマを基板に照射して基板処理を行うことを特徴とする。また、前記プラズマから負イオンまたは正イオンを、個別にまたは交互に、あるいは、負イオンのみを選択的に引き出して中性化することにより中性粒子ビームを生成し、該中性粒子ビームを基板に照射して基板処理を行ってもよい。 (もっと読む)


【課題】製造工程時間の増加を抑制して、微細なラインアンドスペースパターンを形成可能な半導体装置の製造方法を提供する。
【解決手段】被加工材であるシリコン酸化膜23上に、パターニングされた芯材31aとなるアンドープ多結晶シリコン膜31を形成する工程と、アンドープ多結晶シリコン膜31をスリミングして芯材31aとする工程と、芯材31aの側面及び上面、並びにシリコン酸化膜23の上面を被うように、シリコン酸化膜23と同じシリコン酸化膜にボロンが導入されたBドープ多結晶シリコン膜34を形成する工程と、芯材31a及びシリコン酸化膜23の上面のBドープ多結晶シリコン膜34を除去し、芯材31aの側面にBドープ多結晶シリコン膜34からなる側壁マスク膜34aを形成する工程と、芯材31aを除去する工程と、側壁マスク膜34aをマスクとしてシリコン酸化膜23をエッチング加工する工程とを備える。 (もっと読む)


【課題】処理の結果得られる形状の変動の少ないプラズマ処理装置またはプラズマ処理方法を提供する。
【解決手段】真空容器内部に配置された処理室と、この処理室の下部に配置されその上面に処理対象のウエハが載置される試料台と、前記処理室内部を排気して減圧する排気装置と、前記試料台の上方に配置されて前記処理室に処理用ガスを導入する導入孔とを備え、前記ウエハの上面に配置された膜構造を前記処理用ガスを用いて形成したプラズマによりエッチング処理するプラズマ処理装置であって、前記膜構造が基板上にレジスト膜とマスク膜とポリシリコン膜と絶縁膜とを有して構成されたものであって、前記ウエハを前記試料台上に載せて前記マスク膜の下方に配置されたポリシリコン膜をエッチングする前に前記処理室内にプラズマを形成してこの処理室内部の部材の表面にSiを成分として含む皮膜を被覆する工程を行う。 (もっと読む)


【課題】無機膜と有機膜とを含む積層マスク膜をエッチングしてライン部を形成する場合、又は、マスク膜をエッチングして隣接するライン部の間隔が異なる複数種類のライン部を形成する場合に、ウェハの面内におけるライン部の線幅及び高さの分布を独立して制御できるプラズマエッチング方法及びプラズマエッチング装置を提供する。
【解決手段】基板Wに荷電粒子と中性粒子とを含むプラズマを照射することによって、基板Wにプラズマエッチングを行うプラズマエッチング方法において、支持部105に支持されている基板Wの面内における温度分布を調整することによって、基板Wの面内における、基板Wが中性粒子と反応する反応量の分布を制御し、支持部105に支持されている基板Wと、支持部105と対向するように設けられている電極120との間隔を調整することによって、基板Wの面内における荷電粒子の照射量の分布を制御する。 (もっと読む)


【課題】表面のポリシリコン層の膜厚を維持して基板の表面を平坦化することができる表面平坦化方法を提供する。
【解決手段】基板処理装置のチャンバ内においてポリシリコン層40を表面に有するウエハWの表面を平坦化する際、ウエハWをチャンバ内のサセプタに載置し、チャンバ内の圧力を100mTorr以上乃至800mTorr以下のいずれかに設定し、酸素ガス及びアルゴンガスの混合ガスにおけるアルゴンガスの流量比を50%以上乃至95%以下のいずれかに設定してチャンバ内部へ導入し、周波数が13MHz以上乃至100MHz以下のいずれかに設定されているプラズマ生成用の高周波電力をサセプタに印加して導入された混合ガスを励起し、プラズマを生じさせ、生じたプラズマ中の酸素の陽イオン43やアルゴンの陽イオン44によってウエハWの表面をスパッタする。 (もっと読む)




【課題】スループットを短縮し、所望の回路パターンを形成することが可能な半導体回路パターンの形成方法を提供する。
【解決手段】半導体基板上に被エッチング膜を形成し、この被エッチング膜上に現像液溶解性膜を形成する。次に、現像液溶解性膜上にフォトレジスト膜を形成し、フォトマスクを介してフォトレジスト膜を露光する。さらに、現像液を用いてフォトレジスト膜を現像する。この工程では、フォトレジストパターンの下側の現像液溶解性膜を、アンダーカット状の残存部分を残すように溶解させる。次に、フォトレジスト膜を覆うように耐エッチング膜を形成したのち、フォトレジスト膜を除去することにより、被エッチング膜上に、フォトレジスト膜の開口部に対応する耐エッチング膜のパターンを形成するリフトオフ工程を行う。その後、現像液溶解性膜と耐エッチング膜とをマスクとして、被エッチング膜をエッチングする。 (もっと読む)


61 - 80 / 435