説明

Fターム[5F004DB02]の内容

半導体のドライエッチング (64,834) | 被エッチング物 (6,778) | Si (1,365) | 多結晶Si (435)

Fターム[5F004DB02]に分類される特許

41 - 60 / 435


【課題】エッチングレートを低下させることなくアスペクト比の高いホール等をシリコン層に形成することができる基板処理方法を提供する。
【解決手段】ウエハ上のポリシリコン層38が臭化水素ガス、酸素ガス及び三弗化窒素ガスを含む処理ガスから生成されたプラズマ中の臭素陽イオン45aや臭素ラジカル45bでエッチングされ、次いで、該エッチング中に生成された臭化珪素系デポ物44が酸素ガス及び窒素ガスを含む処理ガスから生成されたプラズマ中の酸素ラジカル46や窒素ラジカル47で酸化処理されて酸化珪素に変成し、該酸化珪素がアルゴンガス及び三弗化窒素ガスを含む処理ガスから生成されたプラズマ中のフッ素陽イオン48aやフッ素ラジカル48bで引き続きエッチングされることによって、ホール43のエッチングレート低下が防止される。 (もっと読む)


【課題】オフ電流が小さく、好ましくはオン電流及び移動度も高く、工程が簡略化された半導体装置の作製方法を提供する。
【解決手段】チャネルエッチ型の薄膜トランジスタの作製に際して、ゲート絶縁層上に少なくとも半導体層を形成し、半導体層上に導電膜を形成し、導電膜上にエッチングマスクを形成し、基板を反応室内に搬入し、導電膜を加工してソース電極及びドレイン電極層を形成し、反応室内に半導体エッチング用のガスを導入し、反応室内で半導体エッチング用のガスでエッチングを行い、基板を反応室から搬出し、その後エッチングマスクを除去する。すなわち、導電膜の加工から半導体エッチング用のガスで行うエッチングまでを同一チャンバー内で連続して行い、半導体エッチング用のガスで行うエッチングはエッチングマスクを除去する前に行う。 (もっと読む)


【課題】シリコン膜のエッチング時に膜厚方向中央部での括れの発生を防止する。
【解決手段】多結晶シリコン膜3の上部と下部はノンドープ層3a、3cにてそれぞれ構成され、多結晶シリコン膜3の中央部は不純物ドープ層3bにて構成され、多結晶シリコン膜3に凹部M1を形成した後、多結晶シリコン膜3の酸化処理にて凹部M1の表面にシリコン酸化膜6を形成し、凹部M1下の多結晶シリコン膜3を除去する。 (もっと読む)


【課題】試料の面方向について処理の均一性を向上させたプラズマ処理装置またはプラズマ処理方法を提供する。
【解決手段】真空容器内部の処理室と、この処理室内部に配置される試料がその上に配置される試料台と、前記真空容器の上部に配置され電界が透過する誘電体製の円板部材と、この円板部材の上方に配置され前記電界が上方から導入される円筒形の空洞と、この空洞の中央上方に配置され内部を前記電界が伝播する導波管と、前記空洞を構成し前記導波管との連結部を含む中央部とこの中央部の外周部とで前記円板部材の上面から異なる高さを有する第一及び第二の空洞部と、これら第一,第二の空洞部の上方に配置されこれらの高さを調節する調節器と、前記処理の進行に伴って前記調節器に前記第一,第二の空洞部の高さを変更する指令を発信する制御器とを備えたプラズマ処理装置。 (もっと読む)


【課題】半導体の表面の酸化物を含む不純物を、エッチングあるいは、他の層を積層する前に除去する。
【解決手段】第1の半導体層110の少なくとも一部に接し、第1の半導体層110に含まれる不純物の固溶度が、第1の半導体層110より高い第1の犠牲層を形成する第1犠牲層形成工程と、第1の犠牲層および第1の半導体層をアニールするアニール工程と、第1の犠牲層をウェットプロセスで除去する除去工程と、第1の半導体層の少なくとも一部を覆う絶縁層120を形成する工程および第1の半導体層の一部をエッチングする工程の少なくとも一の工程と、第1の半導体層に電気的に接続された電極層126を形成する電極形成工程とを備える。 (もっと読む)


【課題】SOI−MISFETにおいて、多結晶シリコンの残存による電気的な短絡、ゲート電極の寄生容量の増大を防止する。逆狭チャネル効果の抑制。
【解決手段】シリコン膜13を有するSOI基板上にゲート絶縁膜14、第1の多結晶シリコン膜15、ストッパー窒化膜(16)を順次堆積する。シリコン膜13、第1の多結晶シリコン膜15の側面に逆テーパー面(テーパー角θが鈍角)が形成されるようにエッチングして素子分離溝を形成する。STI埋め込み絶縁膜17を堆積し、CMPにより平坦化した後、等速性のRIEによりストッパー窒化膜(16)と絶縁膜17をエッチングして平坦な表面を得、その上に第2の多結晶シリコン膜18を堆積し(e)、積層多結晶シリコン膜をエッチングして積層ゲート電極(15、18)を形成する(f)。以下、ソース・ドレイン領域21、シリサイド膜22、層間絶縁膜23及びメタル配線24等を形成する(g)。 (もっと読む)


【課題】露光装置の解像限界よりも狭い線幅を有するラインパターンを形成可能な微細パターン形成方法を提供する。
【解決手段】エッチングの対象となる薄膜の上に、ネガ型のフォトレジスト膜を形成する工程と、前記フォトレジスト膜を減圧雰囲気下で乾燥する工程と、使用する露光装置における解像限界よりも幅が小さい露光光透過部を有するフォトマスクを用いて、乾燥された前記フォトレジスト膜に対し前記露光光を照射して当該フォトレジスト膜を露光する工程と、露光された前記フォトレジスト膜を現像して当該フォトレジスト膜からエッチングマスクを形成する工程と、前記エッチングマスクを用いて前記薄膜をエッチングする工程とを含む、微細パターン形成方法が開示される。 (もっと読む)


【課題】シリコン基板に異方性エッチングにより深さが大きい凹部を形成するための、簡便な方法およびプラズマエッチングシステムの使用方法を提供する。
【解決手段】反応性エッチングガスをエネルギー励起するためにプラズマを用いる。反応性エッチングガスは、連続的に流れるガスフローの成分である。凹部は、エッチング時に、上記ガスフローを中断することなく少なくとも50マイクロメートルの深さに形成される。その結果、深さの大きい凹部を製造するための簡便な方法が提供される。 (もっと読む)


【課題】エピタキシャル膜成長を行う際に、基板表面へのエッチングダメージを軽減して、良質なエピタキシャル膜を得る技術を提供する。
【解決手段】表面に絶縁体面と半導体面とを有する基板を処理室内に搬送する工程と、前記処理室内に搬送された基板に対し、水素含有ガスと塩素含有ガスとを供給し、前記基板の前記半導体面をエッチングするエッチング工程と、前記エッチングされた基板に対し、水素含有ガスを供給して基板表面の残留塩素を除去する第1パージ工程と、前記残留塩素を除去された基板に対しシリコン含有ガスを供給し、前記基板の半導体面にシリコン含有膜を形成する成膜工程とを備え、前記エッチング工程と第1パージ工程とを含む工程を連続して2回以上実施するよう半導体装置の製造方法を構成する。 (もっと読む)


【課題】薄膜加工を高精度に行うエッチング処理に好適なプラズマ処理方法を提供する。
【解決手段】本発明は薄膜を有する試料の前記薄膜をプラズマエッチングするプラズマ処理方法において、Anm厚さの薄膜を4×Anm/min未満の低エッチングレートでプラズマエッチングし、該プラズマエッチングは前記試料を載置する試料台に時間変調された間欠の高周波電力を印加してプラズマエッチングし、前記高周波電力の1周期での印加していない時間は、1周期での印加している時間より4倍〜100倍長いことを特徴とするプラズマ処理方法である。 (もっと読む)


【課題】シリコン含有物をエッチングする装置において、分離回収装置や除害装置を不要とし、設備コストを低減する。
【解決手段】分解部20において、フッ素含有成分を含む原料ガスに高周波又は熱エネルギーを印加して、フッ素含有成分を分解する。分解中又は分解後の原料ガスと水素含有成分とを接触させてフッ化水素を含むエッチングガスを生成する。このエッチングガスを処理槽10内の被処理物9に吹き付け、シリコン含有物9aをエッチングする。更に、処理槽10内のガスを排気手段5によって吸引して排出する。シリコン含有物9aのエッチングレートが所定以上になるよう、かつ排出ガス中のフッ素含有成分の流量が放出許容値以下になるよう、分解部20への原料ガスの供給流量、及び供給電力又は供給周波数を設定する。 (もっと読む)


【課題】金属部材の劣化を抑えた集積回路装置の製造方法を提供する。
【解決手段】実施形態に係る集積回路装置の製造方法は、ハロゲンを含むガスを用いて金属部材をエッチングする工程と、エッチングされた前記金属部材を大気に曝すことなく、前記金属部材のエッチング面を覆うようにシリコン酸化膜を形成する工程と、前記シリコン酸化膜を除去する工程と、を備える。 (もっと読む)


【課題】地球環境に対する影響が小さく、かつ必要とされる性能を有するドライエッチング剤を提供する。
【解決手段】(A)1,3,3,3−テトラフルオロプロペンと、(B)H、O、CO、O、CO、COCl、CFOF、COF、NO、F、NF、Cl、Br、I、CH、C,C,C、C、C、C、HI、HBr、HCl、NO、NH、及びYFn(式中、YはCl、Br、又はIを表し、nは整数を表し、1≦n≦7である。)からなる群より選ばれる少なくとも1種のガスと、(C)不活性ガスを含むドライエッチング剤を提供する。
これらのエッチング剤を用いることにより飛躍的にプロセスウインドウを広げることができ、特殊な基板の励起操作等なしにサイドエッチ率が小さく高アスペクト比が要求される加工にも対応できる。 (もっと読む)


【課題】パターン疎密差の影響を受けないハードマスク形成法を提供する。
【解決手段】基板101上に、第1から第3の膜111,112,113およびレジスト層114を形成した後、疎部R1と密部R2が存在するパターンを前記レジスト層に形成して前記第3の膜をエッチングする。次に、前記第3の膜及び前記レジスト層をマスクとして、密部R2内では前記第2の膜が残存するが、疎部R1内では前記第1の膜が露出するまで、前記第2の膜を除去する。その後CXYZガスを使用して、第5の膜115を、疎部R1内に露出した前記第1の膜上に第1の膜厚T1で形成し、密部R2内に残存する前記第2の膜上には膜厚T1よりも薄い第2の膜厚T2で形成する。膜厚T1の前記第5の膜で疎部R1内に露出した前記第1の膜を保護しながら密部R2内に残存する前記第2の膜を除去し、最後に、前記第3から第5の膜を除去して前記第2の膜をハードマスクとする。 (もっと読む)


【課題】電気的特性が良好な半導体装置の作製方法を提供する。
【解決手段】結晶性半導体膜上に非晶質半導体膜が設けられた積層半導体膜の一部に対して、HBrガスと、CFガスと、酸素ガスの混合ガスを含むガスを用いてエッチングを行い、前記積層半導体膜に設けられた前記結晶性半導体膜の一部を露出させる。このようにエッチングを薄膜トランジスタのバックチャネル部を形成するエッチングに適用することで、当該薄膜トランジスタの電気的特性を良好なものとすることができる。 (もっと読む)


【課題】可能な限り従来の設備及び加工プロセスを継承してコストの上昇を抑制するも、Ta含有の導電材料を難除去性の残留付着物を発生せしめることなく所望に加工し、容易且つ確実に信頼性の高い半導体装置を実現する。
【解決手段】半導体基板上に、Ta含有層、TiN層、及び多結晶シリコン膜等のドライエッチング可能な層を順次積層し、TiN層をエッチングストッパーとして多結晶シリコン膜をドライエッチングして所定形状に残し、TiN層及びTa含有層をSPM、APM等を用いてウェットエッチングして多結晶シリコン膜下で所定形状に残す。 (もっと読む)


【課題】薄膜を複数条件で処理する短いエッチングにおいても正確に終点検出を実施できるプラズマ処理装置を提供する。
【解決手段】本発明は、薄膜を複数のプロセス条件で処理する短いエッチングにおいて、プロセス条件変更に伴い発生する発光変動を発光データ補正器により補正する事により、安定して終点検出が出来ることを特徴とする。 (もっと読む)


【課題】プラズマ分離型のプラズマ処理装置において、プラズマ点火時、消火時に発生するパーティクルを低減する。
【解決手段】ウエハ20は、支持台31に設置されエッチング装置10による処理が開始される。プラズマの点火時には、制御部85により、ガス輸送部70の開閉バルブ73は閉じられると共に開閉バルブ84は開かれ、ガス流路はバイパス部85側となる。プラズマ発生部60の電源61からのプラズマ源62への高周波電力の印加により、放電管63に活性ガスが発生する。待ち時間が終了しプラズマの点火が完了した場合、制御部85は、ガス輸送部70の開閉バルブ73は開き、バイパス部80の開閉バルブ84を閉じて、ガス流路を真空処理室30側とする。活性ガスが真空処理室30に導入され、活性ガスによるウエハ20の加工処理が開始される。次に処理するウエハ20の交換作業の間は、制御部85はガス流路を再びバイパス部側に切り替える。 (もっと読む)


【課題】プラズマ処理装置のステージ電極の表面が損傷したとき、上記表面部分だけを容易に交換できるようにする。
【解決手段】ステージ電極20を電極本体21と電極板22とに分割する。電極本体21の周端面21eと電極板22の周端面22eとは互いに面一になっている。ステージ電極20の外周に沿って複数の枠部材30を設ける。これら枠部材30を進退機構5によって退避位置と進出位置との間で進退させる。枠部材30を進出位置に位置させると、枠部材30の位置決め面33が上記周端面21e,22eに当接し、電極板22が位置決めされる。また、枠部材30の段差31によって被処理物9が位置決めされる。 (もっと読む)


【課題】結晶性半導体膜に対する非晶質半導体膜のエッチング選択比が高いエッチング方法を提供する。
【解決手段】結晶性半導体膜上に非晶質半導体膜が設けられた積層半導体膜の一部に対して、Br系ガスと、F系ガスと、酸素ガスの混合ガスを用いてエッチングを行い、前記積層半導体膜に設けられた前記結晶性半導体膜の一部を露出させる。このようにエッチングを行うことで、露出された部分の膜減りを抑えることができる。更には、当該エッチング方法を薄膜トランジスタのバックチャネル部を形成するエッチングに採用することで、当該薄膜トランジスタの電気的特性を良好なものとすることができる。該薄膜トランジスタ上には絶縁層が設けられていることが好ましい。 (もっと読む)


41 - 60 / 435