説明

Fターム[5F045AC19]の内容

気相成長(金属層を除く) (114,827) | 導入ガス (14,721) | ドーパントガス (1,034)

Fターム[5F045AC19]の下位に属するFターム

Fターム[5F045AC19]に分類される特許

41 - 60 / 1,023


【課題】反応チャンバにおいて反応体メモリーを防止しながら、複数工程複数チャンバ化学気相堆積を行う方法を提供する。
【解決手段】第一気相堆積チャンバ24において気相堆積を用いて基板上に半導体材料の層を堆積させる工程、次いで、堆積成長後及び前記チャンバ24を開ける前に、前記第一堆積チャンバ24中に残留している気相堆積原料ガスを減少させるために成長チャンバ24から排気する工程を含む。第二堆積チャンバ26から第一堆積チャンバ24を分離して第一堆積チャンバ24中に存在する反応体が第二堆積チャンバ26における堆積に影響を及ぼさないようにしながら、また、成長停止効果を最小限に抑えるか又は排除する環境を維持しながら、基板を第二堆積チャンバ26へと搬送する。搬送工程の後、異なる半導体材料の追加の層を、第二チャンバ26において、気相堆積によって第一堆積層の上に堆積させる。 (もっと読む)


【課題】シリコン基板の主表面にp型不純物イオンを注入した後にその主表面にシリコンエピタキシャル成長層を形成する工程を含む半導体装置の製造方法において、エピタキシャル成長層に結晶欠陥が発生することを防止する。
【解決手段】(a)シリコン基板1の主表面1a上にp型埋め込み層形成予定位置に開口をもつフォトレジスト3が形成される。p型埋め込み層形成予定位置において、シリコン基板1の主表面1aは露出している。(b)イオン注入法により、シリコンよりも質量数が大きいBF2イオンがシリコン基板1に注入される。(c)フォトレジスト3が除去される。注入領域5のBF2イオンが熱拡散されて、ボロン拡散層7が形成される。(d)シリコン基板1の主表面1aに形成された自然酸化膜がフッ酸溶液などで除去される。シリコン基板1の主表面1aにシリコンエピタキシャル成長層9が形成されて、p型埋め込み層11が形成される。 (もっと読む)


【課題】導電性が高くIII族窒化物結晶との接合強度が高いとともに光透過性が高い複合体を提供する。
【解決手段】本複合体100は、III族窒化物結晶110とIII族窒化物結晶110上に配置された酸化物膜120とを含み、酸化物膜120はドーパントの濃度が互いに異なる第1領域121と第2領域122とを含み、第2領域122は第1領域121に比べてドーパントの濃度が高い。 (もっと読む)


【課題】処理室へ供給されるガスを充分に加熱することにより、ヘイズやスリップに起因する成膜不良を抑制することができる技術を提供する。
【解決手段】本発明における特徴は、例えば、図2に示すように、処理室209の外壁205とインナーチューブ206の間にガス導入空間210を設け、このガス導入空間210内に誘導加熱するための加熱体207を設けている点にある。これにより、ガス供給部211から供給される原料ガスは、まず、処理室209の内部に導入される前に先立って、ガス導入空間210内に導入され、このガス導入空間210に設けられている加熱体207によって加熱される。 (もっと読む)


【課題】高性能な窒化物系III−V族化合物半導体素子を歩留まり良く安価に製造する。
【解決手段】基板11上に、高炭素濃度Al−N系化合物半導体単結晶層からなる第1バッファ層12、低炭素濃度Al−N系化合物半導体単結晶層からなる第2バッファ層13をエピタキシャル成長し、その上に、不純物元素を故意にドープしない第1の窒化物系III−V族化合物半導体単結晶層14を、平坦化が不十分な状態でエピタキシャル成長し、その上に、ゲルマニウム(Ge)を濃度1×1017cm-3以上含むように、第2の窒化物系III−V族化合物半導体単結晶層16をエピタキシャル成長し、その上に、素子構造部(21〜29)をエピタキシャル成長する工程とを含む。 (もっと読む)


【課題】結晶性が良好な高濃度硫黄ドープ窒化物半導体結晶を提供する。
【解決手段】HVPE法による窒化物半導体結晶の成長において、硫化水素、メチルメルカプタンおよびジメチルサルファイド等の硫黄原子を含む原料を供給して、下地基板上に窒化物半導体結晶を+c軸方向以外の方向へ成長させることにより、S濃度が1×1018〜1×1020cm-3であり、かつ対称反射のX線ロッキングカーブの半値全幅が100秒以下である窒化物半導体結晶が得られる。 (もっと読む)


【課題】得られるコーティングが0.5マイクロ秒〜1000マイクロ秒のキャリアライフタイムを有するように、シリコンカーバイドコーティングを基板上に堆積させる方法を提供する。
【解決手段】a.ジクロロシランガス、メチルハイドロジェンジクロロシランガス、ジメチルジクロロシランガス、及びそれらの混合物から選択されるクロロシランガスと、炭素含有ガスと、水素ガスとを含む混合ガスを、単結晶シリコンカーバイド基板を含有する反応チャンバ内に導入すること、及びb.1200℃より高いが1800℃より低い温度に基板を加熱すること、を含むが、但し、反応チャンバ内の圧力は10torr〜250torrの範囲に維持されるものとする。 (もっと読む)


【課題】微結晶シリコン膜の移動度を高める。
【解決手段】高密度プラズマを用いて少なくとも(220)の結晶方位配列に成長させるように微結晶シリコン膜を形成する第1の工程を有し、第1の工程時、微結晶シリコン膜の結晶方位配列(111)に対する結晶方位配列(220)への成長比率が高くなるように、被処理体近傍の温度を300〜350℃の範囲内に設定し、総流量に対する水素ガスの流量比を高めた成膜ガスを供給する。これにより、ダングリングボンドの少ない微結晶シリコン膜20を形成して、移動度を高めることができる。 (もっと読む)


【課題】オートドープを抑制して、均一な抵抗分布を有するシリコンエピタキシャルウェーハを効率的に製造できる方法を提供することを目的とする。
【解決手段】シリコン単結晶基板上にシリコン単結晶をエピタキシャル成長させて、エピタキシャル層を積層するシリコンエピタキシャルウェーハの製造方法において、抵抗率が0.5mΩ・cm以上20.0mΩ・cm以下で、ボロンがドープされている前記シリコン単結晶基板上に、成長速度を5μm/分以上15μm/分以下として、抵抗率が0.5Ω・cm以上2000Ω・cm以下である前記エピタキシャル層を成長させるシリコンエピタキシャルウェーハの製造方法。 (もっと読む)


【課題】ゲート電極によるチャネルのポテンシャル制御性を大幅に向上させ、信頼性の高い所期の高耐圧及び高出力を得ることのできる化合物半導体装置を実現する。
【解決手段】AlGaN/GaN・HEMTは、Si基板1と、Si基板1の上方に形成された電子走行層2bと、電子走行層2bの上方に形成された電子供給層2cと、電子供給層2cの上方に形成されたソース電極4、ドレイン電極5及びゲート電極6とを含み構成されており、電子走行層2cは、平面視でソース電極4とドレイン電極5とを結ぶ方向と交差する方向に並ぶ複数の段差、例えば第1の段差2ca、第2の段差2cb、第3の段差2ccを有する。 (もっと読む)


【課題】柱状形状を有し密に配列される電極の倒壊を防ぐことが可能な半導体装置を提供する。
【解決手段】電界効果トランジスタと、柱状形状を有するキャパシタとを有する半導体装置であって、前記電界トランジスタの不純物拡散領域と電気的に接続し、柱状形状を有する第1の電極と、前記第1の電極の少なくとも側面に形成される誘電体膜と、前記誘電体膜上に形成される第2の電極と、前記柱状形状を有する前記第1の電極の長手方向と交差する方向に延び、前記第2の電極の少なくとも一部を貫通して前記第1の電極を連結するホウ素添加窒化シリコン膜により形成される支持膜とを備える半導体装置により、上記の課題が達成される。 (もっと読む)


【課題】材料の熱膨張係数の差に起因するクラック等を抑制することができる化合物半導体装置及びその製造方法を提供する。
【解決手段】基板1と、基板1上方に形成されたGaN系化合物半導体積層構造3と、基板1とGaN系化合物半導体積層構造3との間に設けられたAlN系の応力緩和層2と、が設けられている。応力緩和層2のGaN系化合物半導体積層構造3と接する面に、深さが5nm以上の窪み2aが2×1010cm-2以上の個数密度で形成されている。 (もっと読む)


【課題】高速成膜時でも高品質な水素化アモルファスシリコン膜を形成することができる半導体薄膜の製造方法を提供する。
【解決手段】電力の供給により原料ガスをプラズマにして活性種に分解し基板上に堆積させ半導体薄膜を製造する方法において、上記原料ガスは第14族元素水素化合物および/または第14族元素水素化合物の誘導体を含み、上記記電力が供給されるオン状態と、上記電力が供給されないオフ状態とが交互に切り替わり、かつオフ状態の継続時間が一定でない、半導体薄膜の製造方法を提供する。 (もっと読む)


【課題】結晶膜を基板の上に成長させる化学気相成長(CVD)の量産では、均一性を改良しながらバッチサイズを大きくする装置構造が課題である。装置の部品の洗浄交換周期を長くし、CVDガスの基板上での消費効率を上げて、排気系のポンプや排気配管への付着を減らしたい。さらに有機金属ガスをCVDガスとして用いるとき、気相で重合反応を起こし粒子ゴミを発生させるので、加熱空間を横切る流路を短くしたい。これらの要求を満たす装置の構造が課題である。
【解決手段】表面に基板を載せる複数の加熱されるサセプタを立てて放射状に配置させ、当該放射状配置のサセプタを回転させながら外周から熱分解CVDガスを供給して当該基板の上にCVD膜を成長せしめ、当該放射状配置サセプタの配置中心に加熱可能な排気管が配置されてあり、当該CVDガスを当該排気管から排気することで、課題を解決する結晶膜の気相成長装置が可能である。 (もっと読む)


【課題】非極性面及び半極性面を主面とした結晶成長において、多結晶が発生することにより生じる、結晶の厚膜成長阻害を防ぐことを課題とする。
【解決手段】III族窒化物結晶からなり非極性面又は半極性面を主面とする下地基板上に、III族窒化物半導体結晶を成長させるIII族窒化物半導体結晶の製造方法において、前記主面からc軸方向に±90°傾斜した面をK面と定義したとき、該K面に対して特定の角度の面を有する側面を持った下地基板を用いることで多結晶発生の問題を解決する。 (もっと読む)


【課題】化合物半導体層全体の膜厚を抑制しつつ、半導体素子の高い性能と信頼性を両立することのできる化合物半導体基板を提供する。
【解決手段】シリコン単結晶の基板12と、基板上に形成される化合物半導体の第1の半導体層16と、第1の半導体層上に形成され、第1の半導体層よりもバンドギャップエネルギーの大きい、化合物半導体の障壁層18と、障壁層上に形成され、障壁層よりもバンドギャップエネルギーの小さい化合物半導体の第2の半導体層20と、第2の半導体層上に形成され、第2の半導体層よりもバンドギャップエネルギーの大きい化合物半導体の第3の半導体層22とを有することを特徴とする化合物半導体基板。 (もっと読む)


【課題】ウェハの全面にステップバンチングがない、ステップバンチングフリーのSiCエピタキシャルウェハ及びその製造方法を提供する。
【解決手段】本発明のSiCエピタキシャルウェハは、0.4°〜5°のオフ角で傾斜させた4H−SiC単結晶基板上にSiCのエピタキシャル層を形成したSiCエピタキシャルウェハであって、短いステップバンチングがないことを特徴とする。 (もっと読む)


【課題】リーク電流が増加することなく、オン抵抗を低くすることができる半導体装置を提供する。
【解決手段】基板の上に形成されたバッファ層21と、バッファ層21の上に形成された遷移金属がドープされている高抵抗層22と、高抵抗層22の一部または高抵抗層上に形成された低抵抗となる不純物元素がドープされた低抵抗領域122と、低抵抗領域122を含む領域上に形成された電子走行層23と、電子走行層23の上に形成された電子供給層25と、電子供給層25の上に形成されたゲート電極31、ソース電極32及びドレイン電極33を有する。 (もっと読む)


【課題】ボイドやシームの発生を抑制することができるシリコン膜の形成方法およびその形成装置を提供する。
【解決手段】シリコン膜の形成方法は、第1成膜工程と、エッチング工程と、ドープ工程と第2成膜工程とを備えている。第1成膜工程では、被処理体の溝を埋め込むように不純物でドープされていないノンドープシリコン膜を成膜する。エッチング工程では、第1成膜工程で成膜されたノンドープシリコン膜をエッチングする。ドープ工程では、エッチング工程でエッチングされたノンドープシリコン膜を不純物でドープする。第2成膜工程では、ドープ工程でドープされたシリコン膜を埋め込むように、不純物がドープされたシリコン膜を成膜する。 (もっと読む)


【課題】窒化物半導体からなる活性層にn型不純物原子をドーピングした場合であっても、活性層に発生する転位を減少することができる技術、あるいは、活性層の結晶破壊を抑制することができる技術を提供する。
【解決手段】ベース基板と、第1結晶層と第2結晶層とが交互に複数積層された積層構造体と、第3結晶層とを有し、前記ベース基板、前記積層構造体および前記第3結晶層が、前記ベース基板、前記積層構造体、前記第3結晶層の順に位置し、前記第1結晶層が、AlGa1−xN、(但し0≦x≦1)からなり、前記第2結晶層が、AlGa1−yN、(但し0≦y≦1、x≠y)からなり、前記第3結晶層が、AlGa1−zN、(但し0≦z≦1)からなり、前記第1結晶層、前記第2結晶層および前記第3結晶層にシリコン原子を含む半導体基板を提供する。 (もっと読む)


41 - 60 / 1,023