説明

Fターム[5F045AF03]の内容

Fターム[5F045AF03]に分類される特許

21 - 40 / 1,762


【課題】本発明は、窒化ガリウム膜製造方法に関し、より詳細には、成長する窒化ガリウム膜内の欠陥を減らすことができる窒化ガリウム膜製造方法に関する。
【解決手段】このために、本発明は、基板上に、外周面に周方向溝を有する窒化ガリウムナノロッド(GaN nano rod)を成長させる窒化ガリウムナノロッド成長ステップ;及び、前記窒化ガリウムナノロッド上に窒化ガリウム膜を成長させる窒化ガリウム膜成長ステップ;を含むことを特徴とする窒化ガリウム膜製造方法を提供する。 (もっと読む)


【課題】 シリコン基板製造プロセスやデバイス製造プロセスにおける金属汚染を高感度かつ高精度で評価することができる金属汚染評価方法を提供する。
【解決手段】 金属汚染評価用シリコン基板の再結合ライフタイムの測定値を用いて熱処理炉の金属汚染を評価する方法であって、前記金属汚染評価用シリコン基板として、抵抗率が40〜150Ω・cmであり、かつ酸素濃度が5〜12ppmaであるシリコン基板を準備する工程と、前記シリコン基板を評価対象の熱処理炉内で熱処理する工程と、前記シリコン基板の表面に対して表面パシベーション処理を行う工程と、前記熱処理及び表面パシベーション処理を行った後のシリコン基板の再結合ライフタイムを、マイクロ波光導電減衰法により測定する工程と、該測定値を用いて前記熱処理炉の金属汚染を評価する工程とを含む金属汚染評価方法。 (もっと読む)


【課題】結晶性の優れた炭化シリコン膜を形成することができる炭化シリコンからなる半導体装置の製造方法を提供する。
【解決手段】基板1上に、絶縁膜2を介してシリコン膜3が形成された半導体基板を用意し、炭化シリコン膜6形成予定領域を選択的に被覆するマスク膜5を形成する。このマスク膜5で被覆されない領域のシリコン膜3を酸化し、酸化シリコン膜4を形成する。マスク膜5を除去し、シリコン膜3を露出させ、露出したシリコン膜3を炭化し、炭化シリコン膜6を形成する。その後、炭化シリコン膜6上に炭化シリコンのエピタキシャル成長膜8を形成する。 (もっと読む)


【課題】比較的低温でも埋め込み特性が良好で且つ表面ラフネスの精度も向上するアモルファス状態の不純物含有のシリコン膜のような薄膜を形成することが可能な薄膜の形成方法を提供する。
【解決手段】真空排気が可能になされた処理容器内で被処理体Wの表面にシード膜88と不純物含有のシリコン膜90を形成する薄膜の形成方法において、処理容器内へアミノシラン系ガスと高次シランの内の少なくともいずれか一方のガスよりなるシード膜用原料ガスを供給してシード膜を形成する第1ステップと、処理容器内へシラン系ガスと不純物含有ガスとを供給してアモルファス状態の前記不純物含有のシリコン膜を形成する第2ステップとを有する。 (もっと読む)


【課題】シリコン基板上に形成した、転位及びクラックの少ない窒化物半導体ウェーハ、窒化物半導体装置及び窒化物半導体結晶の成長方法を提供する。
【解決手段】実施形態によれば、シリコン基板と、その上に順次設けられた、下側歪緩和層、中間層、上側歪緩和層及び機能層と、を有する窒化物半導体ウェーハが提供される。中間層は、第1下側層と、第1ドープ層と、第1上側層と、を含む。第1下側層は、下側歪緩和層の上に設けられ下側歪緩和層の格子定数よりも大きい格子定数を有する。第1ドープ層は、第1下側層の上に設けられ第1下側層の格子定数以上の格子定数を有し1×1018cm−3以上1×1021cm−3未満の濃度であり第1下側層よりも高い濃度で不純物を含有する。第1上側層は、第1ドープ層の上に設けられ第1ドープ層の格子定数以上で第1下側層の格子定数よりも大きい格子定数を有する。 (もっと読む)


【課題】シリコン基板上に形成した、転位及びクラックの少ない窒化物半導体ウェーハ、窒化物半導体装置及び窒化物半導体結晶の成長方法を提供する。
【解決手段】実施形態によれば、シリコン基板と、その上に順次設けられた、下側歪緩和層、中間層、上側歪緩和層及び機能層と、を有する窒化物半導体ウェーハが提供される。中間層は、第1下側層と、第1ドープ層と、第1上側層と、を含む。第1下側層は、下側歪緩和層の上に設けられ、下側歪緩和層の格子定数よりも大きい格子定数を有する。第1ドープ層は、第1下側層の上に設けられ、第1下側層の格子定数以上の格子定数を有し1×1018cm−3以上1×1021cm−3未満の濃度で不純物を含有する。第1上側層は、第1ドープ層の上に設けられ、第1ドープ層の格子定数以上で第1下側層の格子定数よりも大きい格子定数を有する。 (もっと読む)


【課題】LEDまたはSiCデバイスのコスト低減のために、GaN、AlNまたはSiCバファー膜を大量に堆積できる装置、及び、GaNまたはSiCエピタキシャル層のストレスの低減法、基板形成方法を提供する。
【解決手段】縦型ホットウォールタイプのクリーニング用プラズマ手段つき、減圧CVDおよびリモートプラズマCVD装置によりデバイスのコストを低減する。基板のデバイス形成領域の周辺に深い溝を形成することで、GaNまたはSiCエピタキシャル層のストレスを低減する。さらに基板表面を異方性、等方性パターンをエッチングにより形成する基板形成する。LEDデバイス基板に関しては、その表面にSiO2パターンを形成し、マイクロチャネルエピタキシーによって良好なエピタキシャル膜を形成し、欠陥の少ない良好な膜を得るようにする。 (もっと読む)


【課題】搬送室とチャンバの温度差にかかわらず、基板をサセプタ上の所定位置に載置することのできる成膜装置および成膜方法を提供する。
【解決手段】ロボットハンドで基板をチャンバの内部へ搬送し(S101)、基板支持部へ受け渡す(S102)。基板支持部を下降させて、サセプタの上に基板を載置する(S103)。基板を回転させながら温度測定を行う(S104)。放射温度計による測定結果と、エンコーダによる検出結果とを用いて、温度データと位置データを作成する(S105)。これらから基板の位置ずれ量を求めて(S106)、この位置ずれ量が許容値以下であるか否かを判定する(S107)。位置ずれ量が許容値より大きい場合には、搬送室内でロボットハンドの位置調整を行った後(S108)、次に成膜予定の基板をチャンバの内部へ搬送し、基板支持部を介してサセプタの上に載置する(S109)。 (もっと読む)


【課題】Si単結晶を下地基板として用いた場合の、リーク電流低減と電流コラプス改善が、効果的に達成された窒化物半導体基板を提供する。
【解決手段】Si単結晶基板Wの一主面上に窒化物からなる複数のバッファ層Bを介して窒化物半導体の活性層Cが形成されている窒化物半導体基板であって、バッファ層Bは少なくとも活性層Cと接する層50の炭素濃度が1E+18atoms/cm以上1E+20atoms/cm以下であること、バッファ層Bと活性層Cの界面領域80において全転位密度に対するらせん転位密度の比が0.15以上0.3以下であること、さらにバッファ層Bと活性層Cの界面領域80における全転位密度が15E+9cm−2以下である窒化物半導体基板。 (もっと読む)


【目的】
GaN系化合物半導体成長層に生じる歪が低減されるとともに、当該結晶成長層にダメージを与えることなくSi基板から結晶成長層を容易に分離することが可能なGaN系化合物半導体の成長方法及び成長層付き基板を提供する。
【解決手段】
Si基板上にコラム状結晶層を成長する工程と、上記コラム状結晶層上に島状成長又は網目状成長の窒化アルミニウム(AlN)結晶層であるバッファ層を成長する工程と、上記バッファ層上にGaN系化合物結晶を成長する工程と、を有する。 (もっと読む)


【課題】電子移動度を低下させることなく、電子密度を高くできる高電子移動度トランジスタを提供する。
【解決手段】Si基板100上に形成されたバッファ層10と、バッファ層10上に形成されたGaN層11と、GaN層11上に形成されたAlGaN層12と、AlGaN層12内に形成されると共に、互いに間隔をあけて形成されたソース電極13とドレイン電極14と、AlGaN層12上かつソース電極13とドレイン電極14との間に形成されたゲート電極15と、ソース電極13とドレイン電極14およびゲート電極15が形成されたAlGaN層12の一部を覆うように形成された絶縁膜16とを備える。上記絶縁膜16中にCsの原子が2×1013cm−2以上存在する。 (もっと読む)


【課題】より急峻且つより安定したSRプロファイルを有するエピタキシャルウェーハを製造することのできる技術を提供する。
【解決手段】不純物を含有するシリコン単結晶の基板Sの直上に、基板Sよりも不純物濃度が低い第1層を気相成長させる第1成長工程(1st Growth工程)と、第1層よりも上に第2層を気相成長させる第2成長工程(2nd Growth工程)とを有するエピタキシャルウェーハの製造方法であって、第1成長工程において、強制的に排気を行って常圧AP以下の第1圧力RPの下で気相成長させ、第2成長工程において、第1圧力RPより高い第2圧力APの下で気相成長させるようにする。 (もっと読む)


【課題】 本発明は、クリーニング前の昇温時間とエッチング時間を短縮できるエピタキシャルウエーハの製造方法を提供することを目的とする。
【解決手段】 チャンバー内にウエーハを載置するサセプタを具備し、チャンバー内を気相エッチングによりクリーニングするコールドウォールタイプの気相成長装置を用いてエピタキシャルウエーハを製造する方法であって、
前記クリーニング前の昇温時に、前記サセプタを前記チャンバー内壁に近づけ、該チャンバー内壁の温度を上昇させた後に、前記サセプタをもとの位置に戻し、その後、前記チャンバー及び前記サセプタを気相エッチングによりクリーニングし、
該クリーニングされたチャンバー内で、前記ウエーハの主表面にエピタキシャル層を気相成長させてエピタキシャルウエーハを製造することを特徴とするエピタキシャルウエーハの製造方法。 (もっと読む)


【課題】高電子移動度トランジスタ及びその製造方法を提供する。
【解決手段】高電子移動度トランジスタ(HEMT)及びその製造方法に係り、該高電子移動度トランジスタは、基板と、基板から離隔された位置に備わった高電子移動度トランジスタ積層物と、基板と高電子移動度トランジスタ積層物との間に位置した疑似絶縁層と、を含み、該疑似絶縁層は、異なる相の少なくとも2つの物質を含む。前記異なる相の少なくとも2つの物質は、固体物質と非固体物質とを含む。前記固体物質は、半導体物質であり、前記非固体物質は、空気である。 (もっと読む)


【課題】ドレイン−ソース間のリーク電流が少なく、かつ、ノーマリーオフの半導体装置を提供する。
【解決手段】基板11の上に形成された不純物元素を含む第1の半導体層13と、第1の半導体層13の上に形成された第2の半導体層16と、第2の半導体層16の上に形成された第3の半導体層17と、第3の半導体層17の上に形成されたゲート電極21、ソース電極22及びドレイン電極23と、を有し、第2の半導体層16において、ゲート電極21の直下には、第1の半導体層13と接し、第1の半導体層13に含まれる不純物元素が拡散している不純物拡散領域15が形成されており、不純物元素は、不純物拡散領域がp型となる元素であることを特徴とする半導体装置。 (もっと読む)


【課題】耐圧をより向上することができる化合物半導体装置及びその製造方法を提供する。
【解決手段】化合物半導体装置の一態様には、基板1と、基板1の上方に形成された化合物半導体積層構造8と、基板1と化合物半導体積層構造8との間に形成された非晶質性絶縁膜2と、が設けられている。 (もっと読む)


【課題】電子走行層にFeが入り込むことを抑制し、半導体層等にクラックの発生が抑制される電界効果型トランジスタを提供する。
【解決手段】基板11の上に形成された半導体材料に高抵抗となる不純物元素がドープされた高抵抗層14と、高抵抗層14の上に形成された多層中間層15と、多層中間層15の上に半導体材料により形成された電子走行層16と、電子走行層の上に半導体材料により形成された電子供給層17と、を有し、多層中間層15は、GaN層とAlN層とが交互に積層された多層膜により形成されていることを特徴とする半導体装置。 (もっと読む)


【課題】オン抵抗を増加させることなく、ノーマリーオフとなる半導体装置を提供する。
【解決手段】基板11の上に、第1の半導体層14、第2の半導体層15及びp型の不純物元素が含まれている半導体キャップ層16を順次形成する工程と、前記半導体キャップ層を形成した後、開口部を有する誘電体層21を形成する工程と、前記開口部において露出している前記半導体キャップ層の上に、p型の不純物元素が含まれている第3の半導体層17を形成する工程と、前記第3の半導体層の上にゲート電極31を形成する工程と、を有することを特徴とする半導体装置の製造方法により上記課題を解決する。 (もっと読む)


【課題】様々な基板の上にシリコン以外の半導体の高品質なチャネル層によるCMOS構造が、複雑な工程を必要とせずに形成できるようにする。
【解決手段】半導体積層基板は、シリコン基板101の上に形成された酸化シリコン層102と、酸化シリコン層102の上に形成されたInAlAs層103と、InAlAs層103の上に形成されたGaAsSb層104と、GaAsSb層104の上に形成されたInGaAs層105と、InGaAs層105の上に形成されたp型のInAlAs層106と、p型のInAlAs層106の上に形成されたn型のInGaAs層107とを備える。 (もっと読む)


【課題】シリコンウェハ等のベース基板上方に窒化物半導体からなる半導体結晶層を形成する場合に、当該半導体結晶層の転位密度を低減する。
【解決手段】ベース基板をエピタキシャル結晶成長装置の成長室に設置した後、ベース基板の上に、接着層、バッファ層および活性層をエピタキシャル成長法により順次形成する層形成工程を有し、接着層形成工程が、第1結晶層を形成する工程と第2結晶層を形成する工程と、を有し、第1結晶層の形成後であって第2結晶層の形成前の第1の段階、および、第2結晶層の形成後であってバッファ層の形成前の第2の段階、からなる群から選択された少なくとも1つの段階において、3族原料ガスの供給を停止するとともに成長室の内部を、アンモニアを含むガスの雰囲気に一定時間だけ維持する雰囲気維持工程を有する半導体基板の製造方法を提供する。 (もっと読む)


21 - 40 / 1,762