説明

Fターム[5F048BB03]の内容

MOSIC、バイポーラ・MOSIC (97,815) | ゲート (19,021) | 形状 (2,378) | ゲート長(幅)の異なる複数MOS (639)

Fターム[5F048BB03]に分類される特許

141 - 160 / 639


【課題】新たな構造の半導体装置を提供することを目的の一とする。
【解決手段】酸化物半導体層を含むトランジスタと、酸化物半導体以外の半導体材料を用いて構成された論理回路と、を有し、前記トランジスタのソース電極またはドレイン電極の一方と、前記論理回路の少なくとも一の入力とは電気的に接続され、前記トランジスタを介して、前記論理回路に少なくとも一の入力信号が供給される半導体装置である。ここで、トランジスタのオフ電流は1×10−13A以下であるのが望ましい。 (もっと読む)


【課題】半導体装置のソース領域とドレイン領域との間のオン抵抗を低減させる。
【解決手段】第1導電型のソース領域と第1導電型のドレイン領域とが表面に選択的に形成された第2導電型のベース層と、前記ベース層内に設けられ、前記ソース領域から前記ドレイン領域の方向に延在する素子分離層と、前記素子分離層の上側に設けられ、前記ソース領域と前記ドレイン領域との間の電流経路を制御する制御電極と、前記ベース層の上側の少なくとも一部または前記素子分離層内の少なくとも一部に配置され、前記素子分離層の比誘電率よりも高い比誘電率を有する高誘電体層と、前記ソース領域に接続された第1の主電極と、前記ドレイン領域に接続された第2の主電極と、を備えたことを特徴とする半導体装置が提供される。 (もっと読む)


【課題】異なるフィン高さを有するFinFETを提供する。
【解決手段】集積回路構造は、第1装置領域の第1部分と、第2装置領域の第2部分と、を有する半導体基板からなる。第1半導体フィンは半導体基板上にあり、第1フィン高さを有する。第2半導体フィンは半導体基板上にあり、第2フィン高さを有する。第1フィン高さは第2フィン高さより高い。 (もっと読む)


【課題】電気特性が良好で信頼性の高いトランジスタをスイッチング素子として用い、信頼性の高い半導体装置を作製することを課題とする。
【解決手段】加熱処理により脱水化または脱水素化され、表面にナノ結晶からなる微結晶群が形成された酸化物半導体層を形成し、酸化物半導体層上に非晶質で透光性のある酸化物導電層を用いてソース電極層及びドレイン電極層を形成し、酸化物半導体層上の酸化物導電層を選択的にエッチングすることで透光性のあるボトムゲート型のトランジスタを形成し、同一基板上に駆動回路部と画素部を設けた信頼性及び表示品質の高い半導体装置を作製する。 (もっと読む)


【課題】ダブルゲートトランジスタを用いた機能回路のバックゲート電圧を適切に制御して良好な特性を実現可能な半導体装置等及びその制御方法を提供する。
【解決手段】本発明の半導体装置は、ダブルゲートトランジスタを含む機能回路と、ダブルゲート構造の基準トランジスタ20、30を含む電圧制御回路を備えている。基準トランジスタ20、30には、第1ゲート電極に参照電圧Vrp、Vrnが印加され、第2ゲート電極の電位はドレイン電流Ip、Inが参照電流Irp、Irnと一致するように制御され、その電位が制御電圧VBGP、VBGNとして出力される。制御電圧VBGP、VBGNを機能回路のダブルゲートトランジスタの第2ゲート電極に印加することで機能回路に所望の特性が付与される。 (もっと読む)


【課題】ESD保護抵抗による出力トランジスタの静電破壊対策の効果を期待できると共にESD保護抵抗による出力回路の出力インピーダンスの増加を緩和することができる半導体装置を提供する。
【解決手段】半導体装置における外部出力回路の出力を受ける外部接続端子にESD保護用ダイオードを接続すると共に、前記外部出力回路には、出力制御信号によって並列的に駆動される複数の出力トランジスタの出力端子と前記外部接続端子との間に個別にESD保護抵抗としての抵抗素子を配置して、出力回路のESD保護を行う。夫々の抵抗素子はこれに直列された個々の出力トランジスタへの高圧ノイズの印加をなまらせることができ、その上、外部出力回路の出力インピーダンスは並列された抵抗の合成抵抗となるから外部接続端子への出力経路の抵抗を小さく保つことができる。 (もっと読む)


【課題】n型MISトランジスタを有する半導体装置の特性ばらつきを低減させる。
【解決手段】シリコン基板1上のメモリ領域RMに形成された、n型導電型である第1トランジスタQ1は、ホウ素を含むメモリ用チャネル領域CH1と、メモリ用ゲート電極GE1の両側壁側下に形成された、n型のメモリ用エクステンション領域ET1および酸素を含む拡散防止領域PA1とを有している。ここで、拡散防止領域PA1はメモリ用エクステンション領域ET1を内包するようにして形成されている。また、拡散防止領域PA1は、少なくともその一部が、メモリ用エクステンション領域ET1とメモリ用チャネル領域CH1との間に配置されている。 (もっと読む)


【課題】同一基板上の画素回路及び駆動回路を該回路の特性にそれぞれ合わせた構造の異なるトランジスタで形成し、表示特性の優れた表示装置を提供する。
【解決手段】同一基板上に画素部と駆動回路部を有し、該駆動回路部は、ゲート電極層、ソース電極層及びドレイン電極層が金属膜によって構成され、且つチャネル層が酸化物半導体によって構成された駆動回路用トランジスタを有する。また、当該画素部は、ゲート電極層、ソース電極層及びドレイン電極層が酸化物導電体によって構成され、且つ半導体層が酸化物半導体によって構成された画素用トランジスタを有する。該画素用トランジスタは透光性を有する材料で形成されており、高開口率の表示装置を作製することができる。 (もっと読む)


【課題】
幅広い電子デバイスのアレイ及びシステムにおける電力消費を低減する一式の新たな構造及び方法が提供される。一部の構造及び方法は、大部分が、既存のバルクCMOSのプロセスフロー及び製造技術を再利用することで実現され、半導体産業及びより広いエレクトロニクス産業がコスト及びリスクを伴って代替技術へ切り替わることを回避可能にする。一部の構造及び方法は、深空乏化チャネル(DDC)設計に関係し、CMOSベースのデバイスが従来のバルクCMOSと比較して低減されたσVTを有することと、チャネル領域にドーパントを有するFETの閾値電圧VTがより正確に設定されることとを可能にする。DDC設計はまた、従来のバルクCMOSトランジスタと比較して強いボディ効果を有することができ、それにより、DDCトランジスタにおける電力消費の有意義な動的制御が可能になる。様々な効果を達成するようDDCを構成する手法が数多く存在し得る。
(もっと読む)


【課題】ゲート電極に対する不純物の突き抜けを抑止する。
【課題を解決するための手段】半導体装置の製造方法は、基板上方に成膜した多結晶シリコンをエッチングして基板の第1領域上方に第1ゲート電極を形成し、基板の第2領域上方に第2ゲート電極を形成し、第1領域及び第1ゲート電極を覆う第1パターンを形成し、第2ゲート電極及び第1パターンをマスクにして第2領域に第1不純物を第1ドーズ量で注入して第2領域に第1エクステンション領域を形成し、第1ゲート電極、第1領域及び第2ゲート電極の上面を露出させた第2パターンを形成し、第1エクステンション領域を覆い、第1ゲート電極、第2ゲート電極及び第2パターンをマスクにして第1領域に第2不純物を第1ドーズ量よりも多いドーズ量で注入して第1領域に第2エクステンション領域を形成するとともに、第1ゲート電極及び第2ゲート電極の少なくとも上部をアモルファス化する。 (もっと読む)


【課題】4個の島状半導体を用いてSRAMを構成することにより、高集積なSGTを用いたSRAMからなる半導体装置を提供することを目的とする。
【解決手段】第1の島状半導体層の周囲を取り囲む第1のゲート絶縁膜と、第1のゲート絶縁膜の周囲を取り囲む第1のゲート電極と、第1のゲート電極の周囲を取り囲む第2のゲート絶縁膜と、第2のゲート絶縁膜の周囲を取り囲む第1の筒状半導体層と、第1の島状半導体層の上部に配置された第1の第1導電型高濃度半導体層と、第1の島状半導体層の下部に配置された第2の第1導電型高濃度半導体層と、第1の筒状半導体層の上部に配置された第1の第2導電型高濃度半導体層と、第1の筒状半導体層の下部に配置された第2の第2導電型高濃度半導体層と、を有するインバータを用いたSRAMにより、上記課題を解決する。 (もっと読む)


【課題】外部から印加される電源電圧の仕様に対応した、半導体装置の製造方法を提供する。
【解決手段】チャネルイオン注入工程、ゲート酸化膜形成工程、および、ゲート電極パターニング工程の少なくとも1つの工程を、外部から第1の電源電圧が供給されて動作する第1の半導体装置を製造する場合には第1の電源電圧で動作する素子を形成する工程で行い、外部から第2の電源電圧が供給されて動作する第2の半導体装置を製造する場合には第2の電源電圧で動作する素子を形成する工程で行い、また、第1の半導体装置の製造の場合と第2の半導体装置の製造の場合とで少なくとも拡散領域形成工程を共通に行うものである。 (もっと読む)


【課題】半導体装置の面積を大きくすることなくデカップリング容量を確保する。
【解決手段】機能ブロック12がPMOS領域14とNMOS領域16とに分割され、PMOS領域14には複数のP型のMOS−FET18、NMOS領域16には複数のN型のMOS−FET20が配置され、P型のMOS−FET18とN型のMOS−FET20とがそれぞれ対向して配置されており、P型のMOS−FET18及びN型のMOS−FET20が配置されていないPMOS領域14の空領域にデカップリング容量としてP型のMOS容量22を、NMOS領域16の空領域にN型のMOS容量24を、空領域の形状に応じた形状で形成して配置する。 (もっと読む)


【課題】高集積なSGTを用いたCMOSインバータ回路からなる半導体装置を提供する。
【解決手段】第1のトランジスタは、島状半導体層と、島状半導体層の周囲を取り囲む第1のゲート絶縁膜と、第1のゲート絶縁膜の周囲を取り囲むゲート電極と、島状半導体層の上部に配置された第1の第1導電型高濃度半導体層と、島状半導体層の下部に配置された第2の第1導電型高濃度半導体層とを有し、第2のトランジスタは、ゲート電極の周囲の一部を取り囲む第2のゲート絶縁膜と、第2のゲート絶縁膜の周囲の一部に接する第2の半導体層と、第2の半導体層の上部に配置され、第1導電型高濃度半導体層と反対の極性を有する第1の第2導電型高濃度半導体層と、第2の半導体層の下部に配置され、第1導電型高濃度半導体層と反対の極性を有する第2の第2導電型高濃度半導体層とを有することにより、上記課題を解決する。 (もっと読む)


【課題】ソース・ドレイン領域の大きさの違いに起因する特性のばらつきを抑制できる半導体装置及びその製造方法を提供することを目的とする。
【解決手段】ソース・ドレイン領域が小さいトランジスタAのゲート電極29aの両側には例えば幅が38nmのサイドウォール32aを配置する。また、ソース・ドレイン領域が大きいトランジスタBのゲート電極29bの両側には、サイドウォール32aと同じ幅のサイドウォール32bに加えて、例えば幅が5nmのサイドウォール33bを配置する。これにより、熱処理する際にソース・ドレイン領域の大きさの違いによるゲート電極の下方への過剰な不純物の拡散が回避でき、所定の特性を得ることができる。 (もっと読む)


【課題】本発明は、酸化物半導体層及び多結晶シリコン半導体層を共に使用して、全体的な性能を向上させると同時に、製造工程を単純化した、有機発光表示装置及びその製造方法を提供する。
【解決手段】本発明の実施形態による有機発光表示装置は、基板本体と、第1ゲート電極、第1半導体層、第1ソース電極、及び第1ドレイン電極を有して、前記基板本体上に形成された第1薄膜トランジスターと、第2半導体層、第2ゲート電極、第2ソース電極、及び第2ドレイン電極を有して、前記基板本体上に形成された第2薄膜トランジスターと、前記第1薄膜トランジスターと接続された有機発光素子とを含む。また、前記第1ゲート電極及び前記第2半導体層は互いに同一層に形成されて、各々多結晶シリコンを含む。 (もっと読む)


【課題】FINFETにおいて、寄生抵抗の改善を図ることができる技術を提供する。
【解決手段】本発明におけるFINFETでは、サイドウォールSWを積層膜から形成している。具体的に、サイドウォールSWは、酸化シリコン膜OX1と、酸化シリコン膜OX1上に形成された窒化シリコン膜SN1と、窒化シリコン膜SN1上に形成された酸化シリコン膜OX2から構成されている。一方、フィンFIN1の側壁には、サイドウォールSWが形成されていない。このように本発明では、ゲート電極G1の側壁にサイドウォールSWを形成し、かつ、フィンFIN1の側壁にサイドウォールSWを形成しない。 (もっと読む)


【課題】配線間の寄生容量を十分に低減できる構成を備えた半導体装置を提供することを課題の一とする。
【解決手段】金属薄膜の一部または全部を酸化させた第1の層と酸化物半導体層の積層を用いるボトムゲート構造の薄膜トランジスタにおいて、ゲート電極層と重なる酸化物半導体層の一部上に接するチャネル保護層となる酸化物絶縁層を形成し、その絶縁層の形成時に酸化物半導体層の積層の周縁部(側面を含む)を覆う酸化物絶縁層を形成する。 (もっと読む)


【課題】一つの基板上にゲート長の異なるトランジスタを形成し、ゲート長の長いトランジスタに対して少なくともESD構造を適用する場合に、ファセットの発生を抑制し、それぞれのトランジスタに適したサイドウォール(SW)幅を形成する方法を提供する。
【解決手段】基板上にゲート絶縁膜及びゲート電極材料の積層工程、第1領域にゲート長の長い第1ゲート電極の形成工程、全面に第1絶縁膜の形成工程、第2領域に第1絶縁膜を含むゲート長の短い第2ゲート電極の形成工程、全面に第2絶縁膜の形成する工程、第2ゲート電極側壁に第2絶縁膜からなる第2SW形成工程、第1ゲート電極側壁に第1及び第2絶縁膜からなる第1SW形成工程、少なくとも第1領域の露出した基板上に選択エピ層の形成工程、選択エピ層を介して基板にイオン注入し、ESD構造を形成する工程を備える製造方法。 (もっと読む)


【課題】高性能な半導体装置を提供する。
【解決手段】絶縁表面上に設けられるゲート電極層と、ゲート電極層上に設けられるゲート絶縁層と、ゲート絶縁層上に設けられる第1の酸化物半導体層と、第1の酸化物半導体層上に接して設けられる第2の酸化物半導体層と、第1の酸化物半導体層の第1の領域及び第2の酸化物半導体層の第1の領域と重なり、且つ第2の酸化物半導体層に接して設けられる酸化物絶縁層と、酸化物絶縁層上、第1の酸化物半導体層の第2の領域上、及び第2の酸化物半導体層の第2の領域と重なり、且つ第2の酸化物半導体層に接して設けられるソース電極層及びドレイン電極層と、を有し、第1の酸化物半導体層の第1の領域及び第2の酸化物半導体層の第1の領域は、ゲート電極層と重なる領域、並びに第1の酸化物半導体層及び第2の酸化物半導体層の周縁及び側面、に設けられる領域である。 (もっと読む)


141 - 160 / 639