説明

Fターム[5J500AM17]の内容

増幅器一般 (93,357) | 接続及び構成 (5,069) | カスコード接続 (313)

Fターム[5J500AM17]に分類される特許

121 - 140 / 313


アクティブ過電圧クランプシステムは、入力電圧に応答し、第1の電流を提供する少なくとも1つの過電圧検出器を含む。システムは、また、第2の電流を提供するレプリカ過電圧回路と、前記第1の電流から前記第2の電流を引いて、差電流を生成する回路とを含む。システムは、さらに、差電流に応じて活性化される差動クランプを含む。差動クランプは、前記入力電圧がターゲット電圧を超えて増加することを防ぐ。 (もっと読む)


【課題】ミリ波帯において、安定して動作するとともに、高利得または高出力なミリ波デバイスを実現することができるカスコード回路を提供することにある。
【解決手段】2つのトランジスタが縦続接続されたカスコード回路であって、ソースが接地されたHEMT1と、ソースがHEMT1のドレインに接続されたHEMT2と、HEMT2のゲートに接続され、反射利得を抑制する反射利得抑制抵抗3と、反射利得抑制抵抗3のHEMT2と反対側に接続され、所定周波数近傍の高周波信号を短絡するオープンスタブ4とを備えたものである。 (もっと読む)


【課題】広い周波数帯域で高いダイナミックレンジを持つ低雑音増幅器を提供する。
【解決手段】トランジスタ27,32及び抵抗36からなるカスコード増幅回路と、トランジスタ37及び定電流源38からなる出力回路との間に、帰還回路として、入力信号が印加される入力端子INと正極差動出力端子PDOとの間に二次巻線が接続され、一次巻線が負極差動出力端子NDOと入力ノードNIの間に接続されたトランス25を設ける。この帰還用のトランス25として、適切な値の漏れインダクタンスLを持つものを選択使用することにより、広い周波数帯域で高いダイナミックレンジを持つ低雑音増幅器が実現できる。 (もっと読む)


【解決手段】 受信器は低ノイズ・アンプ(LNA)および複数のミキサ対を含んでいる。LNAはLNA入力信号を受信および増幅し、少なくとも1つのLNA出力信号を提供する。各ミキサ対は、イネーブルにされていると少なくとも1つのLNA出力信号のうちの1つをダウンコンバートする。各ミキサ対は、例えば複数のモードの中から選択されたモードに基づいて、選択的にイネーブルまたはディセーブルにされ得る。一デザインでは、LNAは、並列結合されている複数の負荷部を含んでいる。各負荷部は、例えば選択されたモードに基づいて、選択的にイネーブルまたはディセーブルにされ得る。一デザインでは、高線形性モードについては、第1および第2ミキサ対ならびに第1および第2負荷部がイネーブルにされ得る。低線形性モードについては、第1ミキサ対および第1負荷部がイネーブルにされ得、かつ第2ミキサ対および第2負荷部がディセーブルにされ得る。 (もっと読む)


【課題】BD,DVD,CDの再生・記録に対応した光ピックアップのように、多段のゲイン切り替えが必要な場合においても、安定したゲイン切り替えを行うことができる非反転増幅器、受光増幅素子および光ピックアップ素子を提供する。
【解決手段】差動増幅回路に備えられる差動トランジスタ対Q1,Q2の入力側トランジスタQ1のコレクタ側にベース接地トランジスタQ3が挿入された非反転増幅器において、ベース接地トランジスタQ3のベースとベースが接続されたNPNトランジスタQ5のコレクタにベースが接続され、ベース接地トランジスタQ3のベースにエミッタが接続され、電源電位(Vcc)にコレクタが接続されたNPNトランジスタQ7を備えている。これにより、ゲイン切替時に増幅回路が差動増幅回路として機能しなくなり、出力が基準電圧より低い電位に固定された動作不能の状態になることを防ぐことができる。 (もっと読む)


【課題】差動増幅回路の立上げ出力と立下げ出力時の出力波形の対称性を改善する。
【解決手段】差動増幅回路100の入力段110は、ゲートがINMに接続されたMチャンネルMOSトランジスタMN1と、ゲートがINPに接続されたMチャンネルMOSトランジスタMN2とがソースが互いに接続されてなる差動対と、MN1とMN2のソースに接続された定電流源IS1と、MN1とMN2のソースに接続された可変電流源IS2とを有する。中間段42と出力段43からなる後段処理回路は、位相補償容量C1を有し、定電流源IS1を介して位相補償容量C1を充放電させることにより差動入力の変動に追従した出力を行う。可変電流源IS2は、差動入力の変動が差動対のソースの寄生容量を放電させる状況になったことを条件にオンして寄生容量の放電のための電流を供する。 (もっと読む)


【課題】消費電力が少なく、且つ、電源電圧が低い場合にでも動作が可能な演算増幅回路を提供する。
【解決手段】演算増幅回路10が、反転入力端子と非反転入力端子の電位差に応答した内部電流IINを生成する入力段11と、内部電流IINに応答して出力端子を駆動する出力段12Aとを備えている。出力段12Aは、内部電流IINが流される浮遊電流源と、浮遊電流源の第1端子の電位に応答して出力端子を駆動するPMOSトランジスタMP10と、浮遊電流源の第2端子の電位に応答して出力端子を駆動するNMOSトランジスタMN10とを含む。浮遊電流源は、第1端子にソースが接続され、第2端子にドレインが接続されたPMOSトランジスタMPと、第1端子にドレインが接続され、第2端子にソースが接続されたNMOSトランジスタMNとを含む。PMOSトランジスタMPは、そのバックゲートがソースに接続されている。 (もっと読む)


【課題】Rail to Rail動作する演算増幅器のトランスコンダクタンスを一定にする。
【解決手段】Rail to Railオペアンプ50には差動入力段1と出力段2が設けられる。差動入力段1には、第1の差動増幅部11、第2の差動増幅部12、及びバイアス切替部13が設けられる。第1の差動増幅部11には差動対をなすNch MOSトランジスタNT1及びNT2が設けられ、第2の差動増幅部12には差動対をなす定電流源14とPch MOSトランジスタPT1及びPT2が設けられる。バイアス切替部13は、入力電圧Vinレベルに応じて第1の差動増幅部11のバイアス電流Ib6と第2の差動増幅部12のバイアス電流Ib1とを切り替え、第1の差動増幅部11及び第2の差動増幅部12が共に動作する領域でのバイアス電流Ib6及びバイアス電流Ib1を補正する。 (もっと読む)


【課題】広い同相入力電圧範囲において、相互コンダクタンスの平坦性が改善された演算増幅器を提供する。
【解決手段】第1及び第2の差動対を有し、第1の電源電圧と前記第1の電源電圧よりも低い第2の電源電圧とが供給される差動入力回路と、前記第1の電源電圧と前記第2の電源電圧との間の同相入力電圧が前記第1及び第2の差動対にそれぞれ入力される場合、前記第1の差動対を構成するFETが動作することを検出し、前記差動入力回路の相互コンダクタンスを略一定値に保持するように前記第2の差動対を構成するFETの動作を調整可能な制御回路と、を備えたことを特徴とする演算増幅器が提供される。 (もっと読む)


【課題】消費電力が少なく、且つ、電源電圧が低い場合にでも動作が可能な演算増幅回路を提供する。
【解決手段】演算増幅回路10が、反転入力端子と非反転入力端子の電位差に応答した内部電流IINを生成する入力段11と、内部電流IINに応答して出力端子を駆動する出力段12Aとを備えている。出力段12Aは、内部電流IINが流される浮遊電流源と、浮遊電流源の第1端子の電位に応答して出力端子を駆動するPMOSトランジスタMP10と、浮遊電流源の第2端子の電位に応答して出力端子を駆動するNMOSトランジスタMN10とを含む。浮遊電流源は、第1端子にソースが接続され、第2端子にドレインが接続されたPMOSトランジスタMPと、第1端子にドレインが接続され、第2端子にソースが接続されたNMOSトランジスタMNとを含む。NMOSトランジスタMNとしてディプレッショントランジスタが使用されている。 (もっと読む)


【課題】トランジスタの温度差に起因する非直線性増幅誤差を広い周波数範囲に亘って低減する。
【解決手段】入力信号をバッファリングするトランジスタQ1,Q2と、該トランジスタQ1,Q2のコレクタ端子側にコレクタ電流に依存した電圧降下を発生させる電圧発生回路と、トランジスタQ1,Q2の出力をバッファリングするエミッタフォロワ回路と、トランジスタQ1,Q2にたすきがけ接続されると共にエミッタフォロワ回路によって駆動される第1の差動増幅回路と、エミッタフォロワ回路によって駆動される第2の差動増幅回路と、トランジスタQ1,Q2と第1の差動増幅回路との間に設けられたトランジスタQ9,Q10と、第2の差動増幅回路の出力に設けられたトランジスタQ11,Q12と、トランジスタQ1,Q2及び第1、第2の差動増幅回路のコレクタ-エミッタ間電圧を等しくするバイアス電圧をトランジスタQ9〜Q12に出力するバイアス回路とを具備する。 (もっと読む)


【課題】入力回路では、面積を増やすことなく確実に出力位相反転を防止する。出力回路では、出力位相反転防止動作の際に電流が増えず、安定な回路動作が行われ、回路面積が増大しないようにする。
【解決手段】ベースとコレクタ間に寄生ダイオードD2A,D2Bを有するトランジスタQ1,Q2、出力位相反転防止用ダイオードD1A,D1B、電流源I1、負荷R2A,R2Bを備えた入力回路10では、トランジスタQ1、Q2のベースに抵抗R1A,R1Bを接続する。トランジスタQ3〜Q6を備えそのトランジスタQ5,Q6のエミッタを入力回路10の負荷R2A,R2Bに接続した出力回路20では、トランジスタQ5,Q6にベース電流を供給する電流源I2を接続する。 (もっと読む)


【課題】
本発明の目的は、高出力特性及び高利得特性を有するとともに、安定動作性を有する増幅器を提供することである。
【解決手段】
上記課題を解決するために、複数のカスコードトランジスタと、隣接するカスコードトランジスタ間に配置された抵抗素子と、を具備する増幅器が提供される。カスコードトランジスタはソース接地トランジスタとゲート接地トランジスタとが直列に接続されて構成されていることを特徴とする。また、抵抗素子は、ソース接地トランジスタとゲート接地トランジスタとが接続されている接続ノード間を接続していることを特徴とする。
(もっと読む)


【課題】小型で広い帯域に渡って安定なカスコード接続型の増幅器を実現する。
【解決手段】第1の電界効果トランジスタのゲート電極に接続された入力端子に高周波信号が入力され、前記第1の電界効果トランジスタのドレイン電極には、第2の電界効果トランジスタのソース電極が接続され、前記第2の電界効果トランジスタのドレイン電極に接続された出力端子から増幅された高周波信号が出力するカスコード接続型の増幅器であって、前記第1の電界効果トランジスタはエンハンスメント型電界効果トランジスタであり、前記第2の電界効果トランジスタはデプレッション型電界効果トランジスタであり、前記第2の電界効果トランジスタのゲート電極は容量を介さずに接地されている。 (もっと読む)


【課題】差動増幅回路のゲインをアンプモードとリセットモードで切換え、リセットモード時の保持電圧を用いてオフセット電圧を圧縮する。
【解決手段】差動増幅回路と、上記差動増幅回路の一方の入力端子に接続された第1のスイッチと、上記差動増幅回路の上記一方の入力端子と他方の入力端子間に接続された第2のスイッチと、ダイオード接続された第1のトランジスタと第2のトランジスタで形成されたカレントミラー回路の該第2のトランジスタに並列に接続された第3のトランジスタと、該第3のトランジスタの入力端子と基準電位に接続された電圧保持手段と、上記第3のトランジスタの入力と上記電圧保持手段の共通接続点と、上記差動増幅回路の出力間に接続された第3のスイッチと、を設けてスイッチを切り換えオフセット電圧を圧縮する。 (もっと読む)


【課題】増幅されるRF信号の電力出力を効率的及び経済的に増加させる、分布型電力増幅器のトポロジー及びデバイスを提供する。
【解決手段】電力増幅器は、新規の環状で相互に接続された複数のプッシュプル増幅器を具えており、等しい大きさ及び逆相の入力信号で駆動される隣接する増幅デバイスの信号入力を有する能動素子の1次巻線として機能することが好ましい。また、そのトポロジーは、1次巻線の形状に適合する2次巻線150の使用と、個々の電力増幅器の電力を効率的に合成する働きをする変化に適応する変化を開示している。新規の構造は、RF、マイクロ波、ミリ波の周波数で低コストで、高集積で、ハイパワーである増幅器のデザインを可能としている。 (もっと読む)


【課題】入力電圧の低電位側のトランスコンダクタンスと入力電圧の高電位側のトランスコンダクタンスの値を一定に合わせる。
【解決手段】Rail to Railオペアンプ50には差動入力段1と出力段2が設けられる。差動入力段1には第1の差動増幅部11、第2の差動増幅部12、短絡防止部13、及びバイアス切替部21が設けられる。第1の差動増幅部11には差動対をなすD型Pch MOSトランジスタMDPT1及びMDPT2とPch MOSトランジスタMPT1が設けられる。第2の差動増幅部12には差動対をなすPch MOSトランジスタMPT1及びMPT2と定電流源14が設けられる。D型Pch MOSトランジスタMDPT1及びMDPT2の飽和領域でのトランスコンダクタンスとPch MOSトランジスタMPT1及びMPT2の飽和領域でのトランスコンダクタンスが同一になるように設定される。 (もっと読む)


【課題】簡単な回路構成により、オフセットの少ない演算増幅器回路を提供する。
【解決手段】演算増幅器回路は、差動対部(MN1/MN2、MP1/MP2)と、第1スイッチ部(SG3)と、フォールデッドカスコード接続型のカレントミラー回路部(MP3〜MP6、MN3〜MN6)と、第2スイッチ部(SG1/SG2)と、バッファアンプ(BA)とを具備し、第1スイッチ部(SG3)と第2スイッチ部(SG1/SG2)とを連動させて切り替えてオフセット電圧を空間的に分散させて等価的にオフセットキャンセルする。 (もっと読む)


【課題】複数の増幅部を並列接続して効率よく動作させることが可能な増幅回路を提供する。
【解決手段】同一構成の増幅部AR,ALにおいて、対応する内部ノード(例えば、出力段のトランジスタのゲートが接続される内部ノードpg,ng)間をスイッチ(S2,S3)を介して接続できるように構成する。増幅部AR,ALをステレオ・モードで動作させる時は、スイッチS2,S3をオフに設定する。モノラル・モードで動作させる時は、スイッチS2,S3をオンに設定し、2つの入力端子INR,INLを接続してモノラルのオーディオ信号Aを入力すると共に、2つの出力端子OUTR,OUTLを接続してモノラルのオーディオ出力信号を取り出す。 (もっと読む)


【課題】 線形性の良好な増幅回路を提供する。
【解決手段】 本発明の増幅回路は、増幅MOSトランジスタと、ダイオード化MOSトランジスタを有限個(0個を含む)だけ直並列接続して構成された、増幅MOSトランジスタのソース側に接続される負帰還ソースインピーダンス用ダイオード化トランジスタブロックと、ダイオード化MOSトランジスタを有限個だけ直並列接続して構成された、増幅MOSトランジスタのドレイン側に接続される負荷用ダイオード化トランジスタブロックとを備える。そして、増幅MOSトランジスタのソースインピーダンスと負帰還ソースインピーダンス用ダイオード化トランジスタブロックのインピーダンスとの和のインピーダンスと、負荷用ダイオード化トランジスタブロックのインピーダンスとの比により電圧利得が決定される構成とした。 (もっと読む)


121 - 140 / 313