説明

Fターム[5E346HH01]の内容

多層プリント配線板の製造 (97,916) | 目的、課題、効果 (10,213) | 電気的特性に関するもの (2,662)

Fターム[5E346HH01]の下位に属するFターム

Fターム[5E346HH01]に分類される特許

41 - 60 / 614


【課題】多層基板の内層と外層とを接続する貫通ビアホールのインピーダンスを制御する。
【解決手段】一方の基板表面の導体層に形成された外層パターンと内層パターンとの間に、内層パターンを非貫通であって、グランドに接続されるベリードビアホール、ベリードビアホールの内側に形成された管状の絶縁体、及び、管状絶縁体の管内面に形成され、外層パターンと内層パターンとを少なくとも接続する貫通ビアホールを設ける。 (もっと読む)


【課題】高周波の使用時においてもインピーダンス不整合を回避し、良好な電気的接続を維持し、高周波用の電子機器に使用することが可能な多層プリント配線板を提供する。
【解決方法】互いに離隔するとともに順次に積層されてなる複数の配線層と、前記複数の配線層間それぞれに形成されてなる複数の絶縁層と、前記複数の絶縁層それぞれを貫通し、前記複数の配線層それぞれの間を電気的に接続するように形成されてなる複数の層間接続体と、前記複数の絶縁層の少なくとも一つの内部に埋設され、前記複数の配線層の少なくとも一つと電気的に接続されてなる第1の電子部品と、前記複数の絶縁層の側面によって画定され、積層方向に沿った少なくとも1つの面上において、前記複数の配線層の、前記面に露出した少なくとも1つの端部と電気的に接続するように形成されてなる表面配線層と、を具えるようにして、多層プリント配線板を構成する。 (もっと読む)


【課題】適切な放熱対策及びノイズ対策を講じることが可能であると共に、小型化、高密度化を図ることが可能な部品内蔵基板及びその製造方法を提供することを目的とする。
【解決手段】部品内蔵基板1は、パッシベーション膜74が形成されてなる電子部品71と、電子部品71を内蔵する絶縁層25と、パッシベーション膜74から外側に向けて厚み方向に形成されたビア導体26,27と、を備え、ビア導体26は、パッド73に当接すると共に、絶縁層25の外側に設けられている導体22,16,12,28,32,36,42と電気的に接続されており、ビア導体27は、パッシベーション膜74に当接すると共に、絶縁層25の外側に設けられている導体23,17,13と電気的に接続されており、放熱対策及びノイズ対策を講じることのできるように構成されている。 (もっと読む)


【課題】コンデンサを搭載することなくノイズ低減することができる車両用多層配線基板を提供することを目的とする。
【解決手段】車両のボディ4に接地する低電圧用金属グランドパターン24を形成した低電圧グランド層21と、車両のボディ4と絶縁する高電圧用金属グランドパターン25を形成した高電圧グランド層22とを有し、基板材20を挟んだ一方の面が低電圧グランド層21であり、他方の面が高電圧グランド層22である車両用多層配線基板である。 (もっと読む)


【課題】積層型回路基板における良好なインピーダンスコントロールと十分な不要輻射シールド効果とを両立させる。
【解決手段】積層型回路基板1は、表層側から順に、導体により形成された第1のグランド層2bと、信号配線パターンが形成された信号配線層2cと、第1のグランド層による信号配線パターンのインピーダンスコントロールを可能とするための開口部2d′を有する導体により形成された第2のグランド層2dとがそれぞれの間に絶縁層3c,3dを挟んで積層された部分を含む。上記開口部の内側に、それぞれの間に開口が形成されるように配置された複数のグランド線7が設けられている。 (もっと読む)


【課題】基板の面積や厚みを増加させることなく、簡単な構成で廉価に静電気の放電を行い、電子部品の静電気による破壊や誤動作を防止する配線基板を提供すること。
【解決手段】この配線基板10dは、信号線領域81に電気的に接続されグランド領域72に向けて突出する導体凸部871を備え、導体凸部871は、絶縁層9に入り込むように形成され、グランド領域72とは離隔した状態を保ちながらグランド領域72に近接する位置まで延び、グランド領域72との間で放電ギャップを形成する。 (もっと読む)


【課題】はんだ接合した場合にはんだから受ける応力や、落下時に受ける応力への耐性の高い表面電極を備えた、信頼性の高いセラミック多層基板を提供する。
【解決手段】BaO、SiO2、Al23を主成分とするセラミック基板10と、セラミック基板の表面に設けられた表面電極2と、表面電極の周縁部2aを覆う被覆セラミック層3であって、BaO、SiO2、Al23を主成分とし、かつ、セラミック基板を構成するセラミックと比較して、SiO2の含有率が高く、BaOの含有率が低いセラミックからなる被覆セラミック層とを備えた構成とする。
被覆セラミック層を構成するセラミックは、セラミック基板を構成するセラミックと比較して、SiO2の含有率を5〜15wt%高くし、BaOの含有率を5〜15wt%低くする。 (もっと読む)


【課題】誘電正接及び比誘電率が低く、また、機械的強度に優れた含浸体を製造する方法を提供する。
【解決手段】以下に示す樹脂(A)及び樹脂(B)を含む水性分散液を基布に含浸する工程、及び、含浸した基布を樹脂(A)の一次融点未満、樹脂(B)の融点以上の温度で熱処理する工程、を含むことを特徴とする含浸体の製造方法。
樹脂(A):380℃での溶融粘度が50万Pa・s以上のポリテトラフルオロエチレン樹脂
樹脂(B):樹脂(A)の一次融点未満の融点を有する熱可塑性樹脂、又は、380℃での溶融粘度が50万Pa・s未満のポリテトラフルオロエチレン樹脂 (もっと読む)


【課題】 熱膨張係数が小さくかつ誘電正接の小さいムライト質焼結体とこれを絶縁層とする多層配線基板ならびにプローブカードを提供する。
【解決手段】 ムライト質焼結体がムライトを主結晶相とし、チタン酸アルミニウムマグネシウムを含有してなるものであり、また、このムライト質焼結体を多層配線基板やプローブカードの絶縁層として適用する。 (もっと読む)


【課題】 振動や温度変動といった物理的外力の耐性向上と、低EMI実現とを同時に両立させる多層プリント配線板を提供する。
【解決手段】 各種情報を画像表示する表示手段を制御する表示制御手段と、前記表示制御手段による描画処理する際に用いるデータを格納し、100MHz以上の動作クロック周波数であるBGAパッケージ記憶手段101と、を備えた多層プリント配線板102において、BGAパッケージ記憶手段101は、その実装面と平行に設けられるリファレンスプレーン102gに接続されるとともに、BGAパッケージ記憶手段101の実装面と同一面に設けられるBGAパッケージ記憶手段101の電源パターン102hと、リファレンスプレーン102gの少なくとも一部とが、絶縁層を介して所定の面積で対向する。 (もっと読む)


【課題】配線基板に配設される信号配線のインピーダンスが揃え得る多層配線基板を提供する。
【解決手段】多数本の信号配線の一端を接続するパッド2bと他端を接続するパッド3bを配線基板1の表面と裏面に同心円状に配設して信号配線6を等長とし、信号配線6の上層及び下層に電源配線5,7を配設した。 (もっと読む)


【課題】特性を規格内に収めながら、層数と基板面積を同時に削減可能な多層配線構造を提案する。
【解決手段】複数の配線層は、積層方向の一方側から他方側に向かって順に、電源層L4、グランド層L3、第1信号配線層L2、第2信号配線層L1の4層を層間に絶縁層を介して配置させた4層配線部を有する。第1および第2信号配線層L2,L1は、一方にデータ信号(DQ)配線を含み、他方にクロック信号(CLK)配線を含み、これらは、少なくとも両方の配線が平行な箇所において、積層方向からみて重ならないように配置されている。 (もっと読む)


【課題】半導体集積回路素子に対して十分な電源供給を行なって半導体集積回路素子を良好に作動させることが可能な配線基板を提供すること。
【解決手段】接地用のスルーホール導体5Gおよびこれに接続される接地用の外部接続パッド8Gと電源用のスルーホール導体5Pおよびこれに接続された電源用の外部接続パット8Pとが互いに隣接して配置されており、接地用のスルーホール導体5Gと接地用の外部接続パッド8Gとをそれぞれ2箇所ずつで接続する接地用のビア接続経路6Gbおよび電源用のスルーホール導体5Pとの電源用の外部接続パッド8Pとをそれぞれ2箇所ずつで接続する電源用のビア接続経路6Pbと、を有する配線基板であって、接地用のビア接続経路6Gbと電源用のビア接続経路6Pbとは、互いに向き合う方向に片寄って配置されている。 (もっと読む)


【課題】電気的接続の高い信頼性を有するビアホール導体により層間接続された、Pbフリーのニーズに対応することができる複合配線基板を提供することを目的とする。
【解決手段】2つの配線基板と、2つの配線基板間に介在して2つの配線基板同士を互いに接着する絶縁性の接着層とを備え、2つの配線基板は接着層を介して対向する配線回路を備え、対向する配線回路同士は、接着層を貫通するように形成されたビアホール導体で電気的に接続されており、ビアホール導体は金属部分と樹脂部分とを含み、金属部分は、Cu粒子の結合体を含む第一金属領域と、錫,錫‐銅合金,及び錫‐銅金属間化合物からなる群から選ばれる少なくとも1種の金属を主成分とする第二金属領域と、ビスマスを主成分とする第三金属領域と、を有し、結合体を形成するCu粒子同士は互いに面接触することにより面接触部を形成している。
複合配線基板。 (もっと読む)


【課題】本発明は、応力が生じた場合であっても破損することがなく、電気特性の変動を抑えることができる多層セラミック基板を提供する。
【解決手段】本発明は、セラミックからなる基材層1と、該基材層1の一方の面に積層され、複数の電子部品40、50を実装するための表面電極20が形成してある表面電極層2と、基材層1の他方の面に積層され、他の基板と接続するための外部電極30が形成してある外部電極層3とを備える多層セラミック基板10である。外部電極層3の外部電極30が形成してある面に、溝部4が形成され、溝部4は、多層セラミック基板10の外周辺の対向する二辺間を渡るように形成されている。 (もっと読む)


【課題】コイル導体9の形成層を中央高さよりずれた位置に配置するとともに、コイル導体によるインダクタとしての電気特性の劣化を抑えたコイル内蔵基板を構成する。
【解決手段】コイル内蔵基板101は、コイル導体9と磁性体とが積層された第1の磁性体層21と、電子部品搭載面側(第1主面側)に形成され、表面導体膜7を含む第1表面層31と、実装先の配線基板に対する実装面側(第2主面側)に形成され、表面導体膜7を含む第2表面層32と、を備えている。コイル導体9を含む層であるコイル導体形成層21Cと第1表面層31との間に第2の磁性体層22を備えている。コイル導体形成層21Cと第1表面層31との間隔をA、コイル導体形成層21Cと第2表面層32との間隔をB、第1の磁性体層21の透磁率をμ1、第2の磁性体層22の透磁率をμ2で表すと、A<B、μ1<μ2の関係にある。 (もっと読む)


【課題】外部への不要な磁束漏洩が防止され、基板の内部または外面に形成されている配線などの導体に対するノイズの重畳が抑制されたコイル内蔵基板を構成する。
【解決手段】コイル内蔵基板101はコイル導体形成層20と非磁性体層31,32を備えている。コイル導体形成層20は、コイル導体9と磁性体とが積層された磁性体層である。非磁性体層31は電子部品搭載面側(第1主面側)に形成され、表面導体膜7を含む。非磁性体層32は実装先の配線基板に対する実装面側(第2主面側)に形成され、表面導体膜7を含む。コイル導体形成層20と非磁性体層31との間には透磁率の高い磁性体層41を備えている。また、コイル導体形成層20と非磁性体層32との間には透磁率の高い磁性体層42を備えている。 (もっと読む)


【課題】低周波数帯域のバンドギャップ特性を得ることが可能であり、小型化可能であるEBG構造、及びそれを備える基板を提供する。
【解決手段】本発明の一実施形態に示されるEBG構造は、導体層101と、導体層101とキャパシタンスを形成する導体層102と、導体層102にビア104aを介して接続される導体層103を有し、導体層103は導体板113a、113b、113c、113dから構成され、導体板113a、113b、113c、113dとビア104aとは導体線105a、105b、105c、105dを介してそれぞれ接続されているので、低周波数帯域のバンドギャップ特性を得ることができる。 (もっと読む)


【課題】ペア伝送路を伝播する信号が例えば35GHzを超えるような高周波であったとしても、信号の反射損や挿入損が小さいとともに共振が発生しにくく、信号を正常に伝播させることが可能な配線基板を提供すること。
【解決手段】帯状配線導体のペア80a,80bと外部接続パッドのペア60a,60bとが、ビア導体のペアおよびスルーホール導体のペア41a,41b〜45a,45bを介して接続されているとともにビアホール導体またはスルーホール導体のペア41a,41b〜45a,45bを取り囲む長円形の開口部91a〜96aを有する接地または電源導体層91〜96とを具備して成る配線基板であって、スルーホール導体のペア43a,43bのピッチが外部接続パッドのペア60a,60bのピッチより狭く開口部91a〜96aが絶縁板13の下面より上面側で小さい。 (もっと読む)


【課題】積層型電子部品において共振器のQ値を高め電気的特性を向上させる。
【解決手段】第一配線層及び第二配線層を含む2層以上の配線層と、第一配線層と第二配線層の間に介在された絶縁層と、絶縁層を貫通して第一配線層に備えた第一導体と第二配線層に備えた第二導体とを電気的に接続する貫通導体とを備えた積層型電子部品であって、貫通導体はその両端に、第一導体又は第二導体に向かうにつれ径が大きくなった拡径部を有する。 (もっと読む)


41 - 60 / 614