説明

Fターム[5J081MM01]の内容

LC分布定数、CR発振器 (9,854) | 図面情報 (928) | 回路図 (473)

Fターム[5J081MM01]に分類される特許

141 - 160 / 473


改善した位相ノイズ性能と、より低い電力消費とを有する電圧制御発振器を提供する技術である。例示的な実施形態では、電圧制御発振器(VCO)は、混合器に、または、2分周器のような周波数分周器に結合されている。VCOは、磁気的にクロス結合されているインダクタを有するトランジスタ対と、トランジスタ対のゲートに結合されている可変キャパシタンスとを備える。例示的な実施形態では、周波数分周器は、トランジスタ対を通って流れる差動電流の周波数を分周して、LO出力を発生させるように構成されている。代替的で例示的な実施形態では、混合器は、トランジスタ対を通って流れる差動電流を別の信号と混合するように構成されている。VCOと、混合器または周波数分周器は、通常バイアス電流を共有し、したがって、電力消費を減少させる。これらの技術を利用するさまざまな例示的な装置および方法を開示する。 (もっと読む)


【課題】電子回路(例えば、マイクロコンピュータ)の動作モードに応じて、低周波数の発振器について適切な電源インピーダンスを設定することにより、前記発振器の誤動作を防止しながら、消費電力を適切に低減することができる。
【解決手段】システムクロックのクロック源として、高速発振器11、中速発振器12、低速発振器13が設けられる。また、時計用クロックを発生する水晶発振器30が設けられる。そして、高速発振器11が動作している時は、水晶発振器30の電源インピーダンスを低くして、耐ノイズ性を高める。一方、高速発振器11、中速発振器12、低速発振器13がすべて停止している待機時には、水晶発振器30の電源インピーダンスを高くして消費電力を抑える。 (もっと読む)


【課題】可変容量ダイオードの最小サイズに制限を有する半導体集積化プロセスによる複数のバッファ回路を用いたVCOにおいて、制御電圧の変化に対する発振周波数の変化を必要に応じて小さくできるようにしたバッファ回路を提供すること。
【解決手段】カスコード接続されたトランジスタQ1〜Q4とL1、L2 インダクタL1、L2により形成されているバッファ回路において、時定数回路素子を構成する可変容量ダイオードD1、D2をトランジスタQ3、Q4のソース端子側に接続したもの。基本動作上でトランジスタQ3、Q4のソース端子の電圧変動が小さくなるので、電圧制御端子Vcont1に印加する電圧を変化させたときの可変容量ダイオードD1、D2による静電容量の変化が小さくなる。制御電圧の変化に対して静電容量の変化が小さくなれば、VCOに適用したときに制御電圧の変化に対する発振周波数の変化が抑制され、安定度が向上する。 (もっと読む)


【課題】制御電圧に対する可変容量の容量値の変化の線形性を向上して位相ノイズを低減した電圧制御発振回路の実現。
【解決手段】制御電圧に応じて発振周波数が変化する発振信号OUT,OUTXを出力する電圧制御発振回路において、印加電圧に応じて容量値が変化する複数の可変容量VAC1-VAC4と、制御電圧を分圧して複数の可変容量に印加する分圧電圧VT,VT1-VT3を生成する分圧電圧生成部R1-R4と、を備える。 (もっと読む)


【課題】複数の周波数のうちから所望の周波数を選択してクロック信号を生成できる発振回路、集積回路装置及び電子機器を提供すること。
【解決手段】発振回路は、キャパシター10の一端、第1の抵抗素子20の一端及び第2の抵抗素子30の一端がその入力に接続される第1の反転回路と、キャパシター10の他端がその出力に接続される第n(nは2以上の偶数)の反転回路とを有する第1〜第nの反転回路INV1〜INVnと、第nの反転回路INVnの出力が入力され、第1の抵抗素子20の他端を駆動する第1の駆動用反転回路DR1と、第nの反転回路INVnの出力が入力され、第2の抵抗素子30の他端を駆動する第2の駆動用反転回路DR2とを含む。 (もっと読む)


【課題】従来の発振回路は、発振信号を増幅させる電流等の影響で発振周波数の高速化が制限されるという問題があった。
【解決手段】本発明にかかる差動発振回路は、帰還ループ回路を備えた差動型の発振回路であって、帰還ループ回路上に縦続接続され、入力された一対の差動入力信号を遅延させて一対の差動出力信号として出力する遅延回路2〜5と、発振回路が発振起動状態か安定状態のいずれかにあるかを検出し、検出結果を示す検出信号VSTPを出力する発振起動検出回路7と、を備える。さらに遅延回路2〜5は、発振起動検出回路7から出力された検出信号VSTPに基づいて、差動出力信号の出力電流値を制御する。このような回路構成により、発振周波数の高速化が可能である。 (もっと読む)


発振回路10は、プッシュ−プッシュ型発振器12と、差動出力部14,15と、第1、第2の出力回路16,18とを備える。プッシュ−プッシュ型発振器12は第1、第2の分岐回路20,22を有する。第1、第2の分岐回路20,22の各々は共通のブリッジ回路28にそれぞれの分圧分岐回路24,26を備える。第1、第2の分圧分岐回路24,26の各々は、直列に接続された一対のマイクロストリップライン30,32;34,36をそれぞれ備える。第1、第2の分圧分岐回路24,26の各々は、それぞれのタップC,Dを有する。両方のタップC,Dは、第1の容量性部材42およびマイクロストリップラインのうちの少なくとも一方によって互いに接続されている。差動出力部は、第1、第2の出力端子14,15を備える。第1の出力端子14は第1の出力回路16を介して第1のノードAに接続されている。第2の出力端子15は第2の出力回路18を介して第2のノードBに接続されている。プッシュ−プッシュ型発振器12の第1、第2のノードA,Bの各々は、第1、第2の分岐回路20,22の両方の共通のノードA,Bである。
(もっと読む)


【課題】 位相誤差の小さい、発振信号の精度が高いPLL回路及び無線機を提供する。
【解決手段】 第一差動信号を生成する第一発振部と、前記第一差動信号を90度の位相差をもつ第二差動信号を生成する第二発振部と、を有する電圧制御発振器と、前記第一及び第二差動信号に基づく第三差動信号の位相と、基準信号の位相とを比較する位相比較器と、前記位相比較器の比較結果に基づいて、前記電圧制御発振器を制御する制御電圧を生成するループフィルタと、を具備することを特徴とするPLL回路。 (もっと読む)


【課題】振動子の安定発振を早める発振回路に関する技術を提供するとともに、それを用いた超音波流量計を提供する。
【解決手段】共振周波数を有する振動子1と、前記振動子に接続されるアンプ2と、付勢パルス発生手段3と、前記付勢パルス発生手段3と前記振動子1およびアンプ2との接続・非接続とを切替える切替え手段4とを備え、前記振動子1の駆動初期は前記切替え手段4により、前記振動子1と前記付勢パルス発生手段3とを接続するようにした発振回路。 (もっと読む)


【課題】製造コストの追加なく一般的に用いられる可変容量素子を利用し、位相雑音特性に優れたRTW形式の電圧制御発振回路を実現できるようにする。
【解決手段】電圧制御発振回路は、ループ状の伝送線路15と、信号線路と接続されたアクティブ回路17と、信号線路と接続され複数の可変容量ユニット23を有する可変容量部21とを備えている。各可変容量ユニット23は、可変容量素子31と、可変容量素子31に制御電位を印加する制御端子41と、可変容量素子31に基準電位を印加する基準電位端子43とを有している。少なくとも2つの可変容量ユニット23は、基準電位が互いに異なっている。 (もっと読む)


【課題】周波数を高くしても分布定数線路の線路長を長くできてQ値を向上できるとともに、製造誤差を小さく抑えることができる発振器を提供する。
【解決手段】1波長の線路長であって、両端をグランドに接地した分布定数線路16を有し、この分布定数線路16の一端から1/4波長の位置に設けた第1の中間タップに発振トランジスタ27のべースを接続するようにした。これにより、分布定数線路16の線路長が従来の1/4波長の線路長の分布定数線路より長くなり、その分Q値の向上が図れるとともに、製造誤差を小さく抑えることが可能となる。分布定数線路16の長さを1/2波長としても従来の1/4波長の長さの分布定数線路に比べて2倍長くできる。このようにしてもQ値の向上が図れ、また製造誤差を小さく抑えることが可能となる。 (もっと読む)


【課題】高い発振周波数で動作する場合であっても、十分なストリップライン長を確保することができ、製造誤差によるバラつきを防止すると共に、Qの低下を防止すること。
【解決手段】発振器10は、発振トランジスタ2と、前記発振トランジスタ2のベース−エミッタ間に設けられる第1の帰還コンデンサ4と、前記発振トランジスタ2のコレクタ−エミッタ間に設けられる第2の帰還コンデンサ5と、前記発振トランジスタ2のベースに一端が接続される共振用ストリップライン13と、前記発振トランジスタ2のエミッタ−グラウンド間に設けられるトラップ回路20と、を備え、前記共振用ストリップライン13は、発振周波数において高次共振モードとなる長さを有し、前記トラップ回路20は、前記高次共振モードより低次側の低次共振モードに相当する周波数の信号を減衰させるものである。 (もっと読む)


【解決手段】自己注入同期電圧制御発振器の配置(1)では、一組の結合する第1及び第2電圧制御発振器(21,22)がチップ(2)上に配置され、増幅器(23)が同一の反射型チップ(2)上に配置され、オフチップ遅延線路(10)が、前記結合された第1及び第2電圧制御発振器(21,22)の外部端子に接続される一端子であって前記外部端子からの信号を反射するように適合された一端子で配列され、低位相雑音及び小型化を示すVCOの配置(1)を提供するために、増幅器(23)は、前記外部端子からの注入信号を増幅するため及び増幅された注入信号を前記第1及び第2電圧制御発振器(21,22)の一つに供給するために配置される。 (もっと読む)


【課題】 構成が簡単で、高安定で、歪の小さな正弦波を出力するコレクタ同調発振器を提供する。
【解決手段】 トランス1次巻線のインダクタンスをコレクタ同調回路の同調インダクタンスとし、該トランスに出力取り出し用の二次巻線のほかに第3と第4の巻線を設け、第3巻線の電圧はトランジスタのベースに、第4の巻線の電圧はトランジスタのエミッタにそれぞれ正帰還し、ベース・エミッタ間をプッシュプル動作させる。
2つのトランジスタを用いるプッシュプル構成のコレクタ同調発振器では、トランスによる自己帰還はトランジスタのエミッタに、一方、トランジスタのベースには他方のトランジスタのコレクタからそれぞれ帰還し、ベース・エミッタ間をプッシュプル動作させる。 (もっと読む)


発振器は、トランジスタと、トランジスタの出力とトランジスタの制御電極との間に結合されている共振回路と、トランジスタのdcバイアス回路とを有する。dcバイアス回路は、第1電圧生成回路と、差動増幅器とを備えている。差動増幅器は、固定基準電圧に結合されている第1入力と、電圧生成回路に結合されている第2入力と、トランジスタの制御電極に結合されている出力とを含む。電圧生成回路は、差動増幅器の第2入力に、トランジスタの出力電極を通過する電流に関係する電圧を生成する。 (もっと読む)


【課題】広いレンジに対してその動作周波数を同調させる能力を有し、雑音特性に優れた電圧制御発振器を実現する。
【解決手段】第1及び第2のコイル422、424と第1及び第2の結合コンデンサ402、404は共振回路入力端子から見た時に2極ハイパスフィルタを構成し、共振回路の入力端子上に誘導される低周波数雑音はこの2極ハイパスフィルタにより減衰される。第1の同調ダイオード432は第1の可変容量ダイオード442と同じ可変容量ダイオードを使用し、第1の同調コンデンサ432と第1の可変容量ダイオード442のカソードを接続する。AC雑音は第1の可変容量ダイオード442に渡って現れるのと逆の極性で第1の同調コンデンサ432に渡って現れるので、AC雑音が第1の同調コンデンサ432上の逆バイアス電圧を増加させると、第1の可変容量ダイオード442上の逆バイアス電圧はそれに対応して減少する。 (もっと読む)


【課題】PLL回路において、アナログ回路のデジタル化によって生じる量子化雑音を抑制することができる技術を提供する。
【解決手段】基準信号REFと分周後の信号DIVとの位相及び周波数を比較してデジタル値に変換するデジタル位相周波数比較器(DPFD)101と、デジタル位相周波数比較器101の出力から高周波雑音成分を除去するデジタルループフィルタ(DLF)102と、デジタルループフィルタ102の出力のデジタル値をアナログ値に変換するデジタルアナログ変換器(DAC)105と、デジタルアナログ変換器105の出力から高周波雑音成分を除去するアナログフィルタ(AnF)106と、アナログフィルタ106の出力に基づいて周波数が制御される電圧制御発振器(VCO)103と、電圧制御発振器103の出力を分周し、分周後の信号DIVを出力する分周器(DIV)104とを備える。 (もっと読む)


【課題】発振周波数を制御するPLL回路で生成可能な制御電圧の最大値を低電圧化しても、可変容量ダイオードに印加される電圧の可変範囲を広げることができ、しかも簡単な回路構成で実現でき、発振器の小型化を図ること。
【解決手段】この電圧制御発振回路1は、発振用トランジスタ2と、可変容量ダイオード16を有し発振用トランジスタ2に接続された共振回路13と、電源電圧が印加される電源端子T2とグラウンドとの間に介挿されると共に可変容量ダイオード16に対して並列に接続されたコレクタ抵抗RCと、コレクタ抵抗RCのグラウンド側の端部とグラウンドとの間に介挿され発振周波数を制御する制御電圧が印加される制御用トランジスタ21とを具備する。 (もっと読む)


【課題】双方の信号線路の遅延を容易に一致させることができると共に、不要信号を相殺することができる。
【解決手段】この電圧制御発振回路は、発振回路部1と、発振信号を分岐すると共に互いに位相の反転した第1及び第2の信号を別々に出力する出力分波回路2と、出力分波回路2の出力段に並列に接続され同一構成を有し、トラップ周波数が異なるトラップ回路3、4と、トラップ回路の出力を合成する出力再合成回路とを備える。発振回路部1の電圧制御信号をトラップ回路3、4のバラクタダイオード32,34に印加してトラップ回路3、4のトラップ周波数を発振周波数に連動させる。 (もっと読む)


【課題】周囲の環境温度による光ファイバの熱伸縮に対してもPLL制御を正常に行うことができる高周波発振器を得る。
【解決手段】レーザ光源が発生したレーザ光を光変調器により変調し、光ファイバを介して伝送した変調後のレーザ光を光電変換器により高周波信号に変換し、変換後の高周波信号からバンドパスフィルタにより所定の通過帯域成分を取り出し、当該所定の通過帯域成分の高周波信号の周波数を変調信号として前記光変調器に帰還すると共に発振信号として出力する高周波発振器において、高周波信号の周波数が一定になるように制御するPLL制御手段と、当該高周波発振器の発振周波数の変動をPLL制御手段の予め設定した周波数引き込み範囲内に納めるように高周波信号の位相を調整する位相調整手段を備えた。 (もっと読む)


141 - 160 / 473