説明

Fターム[4M104GG18]の内容

半導体の電極 (138,591) | 適用素子 (17,168) | 大電力素子 (675)

Fターム[4M104GG18]に分類される特許

101 - 120 / 675


【課題】450〜600℃程度の高温下に曝されてもヒロックが発生せず高温耐熱性に優れており、膜自体の電気抵抗(配線抵抗)も低く、アルカリ環境下の耐食性にも優れた表示装置用Al合金膜を提供する。
【解決手段】Geを0.01〜2.0原子%と、Ta、Ti、Zr、Hf、W、Cr、Nb、Mo、Ir、Pt、Re、およびOsよりなる群(X群)から選択される少なくとも一種の元素とを含み、450〜600℃の加熱処理を行なったとき、下記(1)の要件を満足する表示装置もしくは半導体装置用Al合金膜である。
(1)Alと、前記X群から選択される少なくとも一種の元素と、Geとを含む第1の析出物について、円相当直径50nm以上の析出物が200,000個/mm2以上の密度で存在する。 (もっと読む)


【課題】
ドーパントが注入されたSiC基板がオーミックコンタクトの形成前に薄くされる場合には、オーミックコンタクトを形成するために堆積された金属は、基板上に堆積されたときにオーム特性を持たないことがある。
【解決手段】
炭化ケイ素半導体デバイスを形成する方法は、第1の厚さを有する炭化ケイ素基板の第1の表面に半導体デバイスを形成するステップと、前記第1の表面にキャリア基板を取り付けるステップとを含む。さらに、前記炭化ケイ素基板を、前記第1の厚さ未満の厚さまで薄くするステップ、前記第1の表面とは反対側の前記薄くされた炭化ケイ素基板の表面に金属層を形成するステップ、前記金属層を局所的にアニールするステップを含む。前記炭化ケイ素基板は、個片化された半導体デバイスを提供するために、個片化される。 (もっと読む)


【課題】 MOSFETのゲート電極を基板の周囲において引き出すゲート引き出し配線の引き出し部は、素子領域内と同等の効率で機能するMOSFETのトランジスタセルCを配置することができない非動作領域となる。つまり、ゲート引き出し配線を、例えばチップの4辺に沿って配置すると、非動作領域が増加し、素子領域の面積拡大や、チップ面積の縮小に限界があった。
【解決手段】 ゲート引き出し配線と、ゲート引き出し配線と保護ダイオードとを接続する導電体とを、チップの同一辺に沿って曲折しない一直線状に配置する。又これらの上に重畳して延在し、これらと保護ダイオードを接続する第1ゲート電極層の曲折部を1以下とする。更に保護ダイオードを導電体またはゲート引き出し配線と隣接して配置し、保護ダイオードの一部をゲートパッド部に近接して配置する。 (もっと読む)


【課題】絶縁膜を有する窒化物半導体を低コストで製造する。
【解決手段】基板10の上方に形成された半導体層22,23,24と、前記半導体層の一部を酸化することにより形成された絶縁膜30と、前記絶縁膜上に形成された電極41と、を有し、前記絶縁膜は、酸化ガリウムを含むもの、または、酸化ガリウム及び酸化インジウムを含むものにより形成されているものであることを特徴とする半導体装置。 (もっと読む)


【課題】信頼性を向上させることができる半導体装置,半導体装置を用いた回転電機または車両を提供する。
【解決手段】ショットキ接合と、pn接合を備える半導体装置であって、pn接合は高濃度P型拡散層5とN型拡散層4で形成され、低濃度P型拡散層6と金属電極7により、ショットキ接合が形成され整流領域のpn接合部の降伏電圧を、前記ショットキ接合及びガードリング部Z2のpn接合より低くすることを特徴とする。 (もっと読む)


【課題】薄い基材上に厚いアルミニウムを被着させても基材が撓むことのない被着方法を提供する。
【解決手段】基材を静電チャック上に配置し、静電チャックにバイアスを印加しない状態でアルミニウムの第1層を被着させ、次に静電チャックにバイアスを印加して基材を支持体に密着し、そして第1層より厚いアルミニウムの第2層を22℃未満の基材温度で第1層に連続して被着させる。 (もっと読む)


【課題】半導体層とゲート電極との間に絶縁膜が形成された半導体装置の信頼性を高める。
【解決手段】基板の上方に形成された半導体層と、前記半導体層上に形成された絶縁膜と、前記絶縁膜上に形成された電極と、を有し、前記絶縁膜は炭素を主成分とするアモルファス膜を含むものであることを特徴とする半導体装置により上記課題を解決する。 (もっと読む)


【課題】誘電性材料に与えるダメージの少ない乾式または湿式エッチングプロセスを用いることなく、フィールドプレートされたデバイスを実現できるシングルゲートまたはマルチゲートフィールドプレートの製造方法を提供する。
【解決手段】電界効果トランジスタ10は、ソースオーミックコンタクト12と、ドレインオーミックコンタクト14、ゲートコンタクト16、および活性領域18を含む。(1)デバイスの真性および外因性領域に誘電性材料を堆積または成長させ、(2)乾式または湿式エッチングプロセス、あるいはリフトオフプロセスで誘電性材料をパターニングし、(3)パターニングされた誘電性材料上にフィールドプレートを蒸着させるステップを包含する方法。 (もっと読む)


【課題】半導体装置の寄生容量成分を好適に調整する。
【解決手段】半導体装置10は、複数個のエミッタ領域20を備える。半導体層の表面から所定の深さまでの領域に形成されているボディ領域12を備える。ボディ領域12の下部に形成されているドリフト領域4を備える。ドリフト領域4の下部に形成されているコレクタ領域3を備える。各エミッタ領域20の表面からボディ領域12を貫通して伸びている第1トレンチ31を備える。第1トレンチ31の内面を覆っているゲート絶縁膜18を備える。第1トレンチ31内に収容されているゲート電極8を備える。隣接している第1トレンチ31間に形成され、ボディ領域12を貫通して伸びている第2トレンチ32を備える。第2トレンチ32の内面を覆っているトレンチ絶縁膜33を備える。第2トレンチ32内に収容されている導電層35を備える。導電層35がゲート電極8に電気的に接続されている。 (もっと読む)


【課題】有機金属気相成長炉において変動する成長条件の下で成長されるエピタキシャル膜の高純度化のための適切な指標を用いて、III族窒化物系化合物半導体を用いる電子デバイスを作製する方法を提供する。
【解決手段】工程S103において、n型GaN基板11上に窒化ガリウム系半導体層13を成長する。工程S104では、イエローバンド波長帯を含む波長領域および窒化ガリウム系半導体層のバンド端に対応するバンド端波長を含む波長領域のPLスペクトルを室温で測定する。工程S106では、イエローバンド波長帯およびバンド端波長のフォトルミネッセンススペクトル強度を基準値と比較することによってエピタキシャル基板を選別して、選別済みエピタキシャル基板E1を作製する。工程S107では、選別済みエピタキシャル基板13上に電子デバイスのための電極15を形成する。 (もっと読む)


【課題】ゲート電極とフィールドプレート電極間の容量を低減させた半導体装置およびその製造方法を提供する。
【解決手段】一実施形態によれば、半導体装置10は、N++型の第1半導体層10上にN型の第1導電型の第2半導体層12が形成されている。フィールドプレート電極14が第2半導体層12に形成されたトレンチの底面側であって、第1絶縁膜13を介してトレンチの下部を埋め込むように形成されている。第2絶縁膜16がトレンチの上部において、フィールドプレート電極14の上面に接するように形成されている。ゲート電極17がトレンチの開口側であって、ゲート絶縁膜15を介するとともに第2絶縁膜16を挟んでトレンチの上部を埋め込むように形成されている。P型のベース層18が第2半導体層12の上部に形成されている。N型のソース層19がベース層18の上部に形成されている。 (もっと読む)


【課題】信頼性を犠牲にすることなく、オン抵抗を低減することができるトレンチゲート型の半導体装置を提供する。
【解決手段】半導体装置1は、ドレイン領域21と、ドレイン領域21に積層されたチャネル領域20と、チャネル領域20に積層されたソース領域16とを有するシリコン半導体層からなる活性領域30を含む。半導体装置1は、さらに、ソース領域16からチャネル領域20を貫通してドレイン領域21に至るトレンチ15内に埋め込まれたゲート導体(ポリシリコンゲート)26と、ソース領域16に電気的に接続されたソース電極4とを含む。ソース電極4は、ソース領域16に接するように形成され、ソース領域16との界面がシリサイド化された密着層41を有する。密着層41は、膜厚が150Å以下の金属層からなる。 (もっと読む)


【課題】窒化物化合物半導体を用いたパワーダイオード、パワーMOSFET等のパワー
半導体素子について、クラックフリーで形成されて従来よりも厚い窒化物化合物半導体層
を使用して耐圧を向上することである。
【解決手段】シリコン基板1上に厚さ10μm以上の凸状に選択成長された窒化物化合物
半導体からなるキャリア移動層3と、キャリア移動層3上に形成された電極4とを有し、
1つのパワー半導体素子は1つのキャリア移動層3から構成されている。 (もっと読む)


【課題】炭化珪素半導体層に設けられたリセス底部の不純物領域を含む終端構造の形成において、リセスの底端部に発生したノッチを除去あるいは緩やかな形状にする。
【解決手段】ガードリング6の形成領域のSiCドリフト層2にリセス7を形成したとき、リセス7の底端部に尖ったノッチ11が現れる。リセス7の形成後、リセス7の内部を含むSiCドリフト層2の表面を熱酸化して酸化層12を形成し、当該酸化層12をエッチングにより除去すると、ノッチ11は緩やかな形状になる。 (もっと読む)


【課題】JBSであってもサージ電流による温度上昇とその正帰還により素子破壊に至る場合があった。
【解決手段】n型のSiC基板と、SiC基板の第一主面に形成され、SiC基板よりも不純物濃度の低いn型SiCドリフト層と、ドリフト層に形成されたp型SiCの第一の半導体領域と、第一の半導体領域の表層側に形成され、第一の半導体領域よりも不純物濃度が高濃度であるp型SiCの第二の半導体領域と、ドリフト層の表面に形成され第一の半導体領域とショットキー接続し、第二の半導体領域とオーミック接続するショットキー電極と、ショットキー電極の表面に形成されたアノード電極と、アノード電極の表面で、第一の半導体領域の直上に形成され、上面から見て第一の半導体領域の領域を含むように第一の半導体領域よりも広い面積に形成されたファーストボンドと、SiC基板の第二主面に形成されたカソード電極とを備えている。 (もっと読む)


【課題】高温動作において配線の金属材料と半導体領域に接続する電極との反応が生じにくく、かつ、高温動作において歪みが生じにくい電力用半導体装置を実現する。
【解決手段】第1金属層14は、ゲート電極9とソース電極11との上に形成され、かつ、Pt,Ti,Mo,W,Taのうち少なくとも1種を含んでいる。第2金属層15は、第1金属層14上に形成され、かつ、Mo,W,Cuのうち少なくとも1種を含んでいる。層間絶縁膜10は、p型SiC領域13およびゲート絶縁膜8またはゲート電極9の表面上であってソース電極11が形成された領域以外の領域において形成されている。第1金属層14および第2金属層15は、層間絶縁膜10上に延在している。 (もっと読む)


【課題】本発明は、高電界での耐圧を確保でき、かつ絶縁破壊を抑制できる終端構造を有する半導体装置の提供を目的とする。
【解決手段】本発明にかかる半導体装置は、ドリフト領域2表面において、平面視でSBD電極5を囲むように形成された、リセス構造3と、リセス構造3底面内に形成され、SBD電極5と接続された、ガードリング注入層4と、リセス構造3に沿って、少なくともリセス構造3を覆って形成された、保護膜7と、保護膜7に沿って、保護膜7上に形成された、半絶縁膜20とを備え、半絶縁膜20は、リセス構造3が囲む領域の内側においてSBD電極5と接続される接続部21と、リセス構造3が囲む領域の外側においてドリフト領域2と接続される接続部22とを備える。 (もっと読む)


【課題】深いレベルのドーパントがほとんど存在しない半絶縁性のSiC基板上にMESFETを形成することにより、バックゲート効果が減少された、SiCのMESFETを提供する。
【解決手段】半絶縁性の基板上10に選択的にドープされたP型の炭化珪素の層13、及びN型のエピタキシャル層14を積層し、背面ゲート効果を減少させる。また2つの凹部を有するゲート構造体も備える。これにより、出力コンダクタンスを1/3に減少することができ、また電力のゲインを3db増加することができる。クロム42をショットキーゲート接点として利用することもでき、酸化物−窒化物−酸化物(ONO)の保護層60を利用して、MESFET内の表面効果を減少させる。また、ソース及びドレインのオーム接点をn型チャネル層上に直接形成して、これにより、n+領域を製造する必要がなくなる。 (もっと読む)


【課題】耐圧が高く破壊等が生じにくい、信頼性の高い半導体装置を提供する。
【解決手段】基板上に形成された第1の半導体層12と、前記第1の半導体層上に形成された第2の半導体層14と、所定の領域の前記第2の半導体層の一部または全部を除去することにより形成されているゲートリセス22と、前記ゲートリセス及び第2の半導体層上に形成されている絶縁膜31と、前記ゲートリセス上に絶縁膜を介して形成されているゲート電極32と、前記第1の半導体層または前記第2の半導体層上に形成されているソース電極33及びドレイン電極34と、を有し、前記ゲートリセスの底面は、中央部分23aが周辺部分23bに対し高い形状であることを特徴とする半導体装置。 (もっと読む)


【課題】オン電圧および損失の低減を可能にする電力用半導体装置を提供する。
【解決手段】pベース層2の表面からn層1の第1の主面に対して垂直方向で、n層1内に達する位置まで形成され、その後n層1の第1の主面に対して水平方向で、片側に所定の長さ延出した底部3dを有したL字形のトレンチゲート21を備え、さらに所定の隣合うL字形のトレンチゲート21の底部21dの延出方向が対向するようにして、それぞれの底部21dの間隔が、n層1の第1の主面に対して垂直方向に形成されている部分の間隔より狭くなるようにしたことを特徴とする。 (もっと読む)


101 - 120 / 675