説明

Fターム[5C080DD23]の内容

陰極線管以外の表示装置の制御 (251,852) | 目的、効果 (44,953) | システム規模縮小化 (5,096) | 配線数の低減 (703)

Fターム[5C080DD23]に分類される特許

41 - 60 / 703


【課題】検査精度の向上、および検査回路自体の検査およびリペアが可能なアクティブマトリクス基板を提供する。
【解決手段】基板と、前記基板上に配置された複数のゲート線102と、前記基板上に複数のゲート線102と交差する方向に配置された複数のソース線103と、m(mは2以上の整数)本のソース線103ごとにブロック化されたデータ線ブロックBごとに設けられた端子141と、データ線ブロックBごとに設けられ、m本のソース線103のうちから選択される少なくとも1本のソース線103と端子141とを導通させる第1選択回路121と、n(nは2以上の整数)個のデータ線ブロックBごとに設けられた端子142と、n個のデータ線ブロックBごとに設けられ、m×n本のソース線103のうちから選択される少なくとも1本のソース線103と端子142とを導通させる第2選択回路122と、を具備する。 (もっと読む)


【課題】RGBを含む4つの発光源により画素が構成される場合において、画質を悪化させることなく部品数を削減するとともに、高精細な画像表示を行うことができるLED表示装置を提供する。
【解決手段】マトリクス状に配列された複数の2色LEDランプ21を、隣接する2個の2色LEDランプ21の集合体を1画素として駆動することにより、画像を表示するLED表示装置20において、上記集合体は、青色LEDチップおよび赤色LEDチップを内蔵した青・赤色LEDランプ(B,R)と、赤色LEDチップおよび緑色LEDチップを内蔵した赤・緑色LEDランプ(R,G)とを含み、画素(22a,22b,22c,…)は、行方向または列方向に隣接する画素(22b,22c,…)と、上記集合体を構成する2色LEDランプ21のうち上記隣接する画素の側に位置する2色LEDランプ21が、共有して駆動されている。 (もっと読む)


【課題】表示装置の低消費電力化および高精細化を可能とする回路技術を提供することを
課題とする。
【解決手段】ブートストラップ用トランジスタのゲート電極に接続される、トランジスタ
のゲート電極にスタート信号によって制御されるスイッチを設ける。スタート信号が入力
されると、スイッチを介して当該トランジスタのゲート電極に電位が供給され、当該トラ
ンジスタをオフする。当該トランジスタがオフすると、ブートストラップ用トランジスタ
のゲート電極からの電荷の漏れを防止することができる。したがって、ブートストラップ
用トランジスタのゲート電極に電荷を充電するための時間を早くすることができるので、
高速に動作することができる。 (もっと読む)


【課題】従来に比べてさらに良好なる表示品位を得ることができる蛍光表示管に関する技術を提供する。
【解決手段】8重アノードマトリクス方式の蛍光表示管において、第1のグリッド電極G1と第2のグリッド電極G2とをオンとすることによって発光可能とされる8個のアノードセグメントの中で、アノードセグメントC、D、E、Fで形成される選択ピクセルと、アノードセグメントB、C、D、Eで形成される選択ピクセルと、アノードセグメントD、E、F、Gで形成される選択ピクセルの中の1の選択ピクセルを順次1フレームずつ表示信号に応じて発光させる。 (もっと読む)


【課題】データセレクタ回路に含まれるNMOSトランジスタは入力側に入力される入力信号の極性により、出力側から出力される出力信号の立ち上がりの速度が異なる。
【解決手段】表示装置であって並列に接続された時分割スイッチとタイミング調整スイッチとを含むスイッチ群を複数有するとともに、ドライバからの出力信号を、複数のデータ線に接続された前記スイッチ群を介して、前記複数のデータ線のうち1以上のデータ線毎に極性の異なる出力信号を、前記各データ線に出力するデータセレクタ回路と、を有し、前記時分割スイッチ及び前記タイミング調整スイッチは、NMOSトランジスタで構成され、前記ドライバは、前記複数のデータ線のうち、正の出力信号が出力されるデータ線に接続されたスイッチ群に含まれるタイミング調整スイッチを、負のデータ信号が出力されるデータ線に接続されたスイッチ群に含まれる時分割スイッチよりも所定期間早くオンさせる。 (もっと読む)


【課題】入力された色補正データの内容を、表示中の映像に反映させることを可能とする映像表示システムを提供する。
【解決手段】映像表示システム1において、映像データから、ビットマップ形式のデジタル映像信号を生成する。LEDユニット3ごとに色補正を行うための補正データから、ビットマップ形式の補正ビットマップデータを生成する。デジタル映像信号から、各LEDユニット3を制御するための制御信号データを生成する。補正ビットマップデータから、各LEDユニット3についての補正値を示す補正クロックを生成する。制御信号データと補正クロックとを、フレームごとに対応するLEDユニット3に送信する。LED表示盤2は、前記表示制御装置から受信した前記制御信号データ及び前記補正クロックに基づき、前記発光要素の制御を行う。 (もっと読む)


【課題】液晶表示装置において、サブピクセルに駆動信号を送る配線数を削減し、透過率を向上させる。
【解決手段】サブピクセルが行及び列方向に複数配列され、赤、緑、青、白の2行2列の4つのサブピクセルR、G、B、Wの混色によって1ピクセルを構成する液晶パネル2と、サブピクセルの駆動信号を生成する信号制御部を備える。信号制御部は、行及び列方向において1行及び1列ずつ重なり合って隣接する2行2列の4つのサブピクセル毎に、1ピクセルQ(1、1)、Q(1、2)・・Q(n、m)を構成し、それらのピクセルが画像情報の1ピクセルずつを再現するように駆動信号を生成する。行及び列方向のサブピクセル数が、各々行及び列方向において表示すべきピクセル数に1つ足した個数で足りることになり、配線数を大幅に低減することができる。また、透過率を下げる要因になる配線の本数を低減できることから液晶パネルの透過率の向上が容易になる。 (もっと読む)


【課題】発光素子と直列に接続された薄膜トランジスタのオフ電流により、発光素子が微
発光する問題を解決し、表示のコントラストを上げて、明瞭な表示が可能な表示装置及び
その駆動方法を提供する。
【解決方法】発光素子に直列に接続された薄膜トランジスタのオフを選択したときに、発
光素子自体の容量に保持された電荷を放電する。発光素子と直列に接続された薄膜トラン
ジスタにオフ電流が生じても、このオフ電流は発光素子自体の容量が再び所定の電圧を保
持するまでこの容量を充電する。よって、薄膜トランジスタのオフ電流は発光に寄与しな
い。こうして、発光素子の微発光を低減することができる。 (もっと読む)


【課題】端子数が少なく、かつ、画像信号および制御信号を高速に受信して電気光学装置を駆動することができ、さらに耐ノイズ性に優れた駆動用集積回路を提供する。
【解決手段】 レシーバー61、62および63は、差動形式の画像信号GD、画素クロックPCLKおよび時間多重制御信号CDを各々受信する。画像信号受信部31は、レシーバー62により受信された画素クロックPCLKによりレシーバー61により受信された画像信号をサンプリングし、電気光学装置を駆動する画像信号VIDを発生する。受信バッファー32は、レシーバー62により受信された画素クロックPCLKによりレシーバー61により受信された時間多重制御信号をサンプリングして記憶する。駆動制御部33は、同期信号検知部301、コマンド検知部302により、受信バッファー32内の時間多重制御信号に含まれる同期信号、コマンドを検知し、電気光学装置の駆動制御を行う。 (もっと読む)


【課題】トランジスタの閾値電圧や移動度などのバラつきを補償することができるとともに、特に低階調を表示させる場合でも信号線を十分充電することができ、正しい階調表示が可能となる表示装置、及びそれを用いた駆動方法を提供する。
【解決手段】第1の段階で、第1及び第2の保持容量の両電極間に、第1の電源線に印加された電圧と第1のトランジスタの閾値電圧との差に相当する電圧を保持し、第2の段階で、第2の保持容量の両電極間に、第1の電源線に印加された電圧と信号線に入力されるビデオ信号電流に等しい電流を発光素子に供給するのに必要な第1のトランジスタのゲート・ソース間電圧との差に相当する電圧を保持し、第3の段階で、第1及び第2の段階で保持容量に保持した電圧に基づいた電圧を第1のトランジスタのゲート電極に印加することにより、第1のトランジスタを介して発光素子に電流を供給する。 (もっと読む)


【課題】 電源がオフされた際の残像の発生を回避することができる液晶表示装置及び液晶表示装置の駆動方法を提供する。
【解決手段】 液晶表示装置は、第1基板と、第2基板と、液晶層LQと、複数の走査線GLと、複数の信号線SLと、複数の画素スイッチSWPと、複数の第1電極と、走査線駆動回路GDと、第2電極と、電圧供給配線W1と、制御機構と、第1切替え機構と、第2切替え機構と、出力タイミング切替え機構と、を備える。第1切替え機構及び第2切替え機構は、制御機構から与えられる制御信号を基に、導通状態及び非導通状態の何れかに切替え可能である。出力タイミング切替え機構は、上記制御信号を基に、画素スイッチSWPを導通状態に切替える第2走査信号を複数の走査線GLに同時に出力可能である。 (もっと読む)


【課題】画素アレイ部の配線本数を減らし、レイアウト密度の低減を可能にする表示装置、当該表示装置の駆動方法、及び、当該表示装置を有する電子機器を提供する。
【解決手段】単位画素を構成する4つの画素20R,20G,20B,20Wが隣接して配置されて成る有機EL表示装置において、これら画素20R,20G,20B,20Wをグループ分けする。そして、同一フィールドで発光する、各グループに属する画素、本例では、画素20Rと画素20G、画素20Bと画素20Wの信号書込み期間を各グループ間で時間的にずらすようにすることで、複数の画素間、即ち、グループを形成する画素数の画素間で信号線33を共通化する。 (もっと読む)


【課題】複数の電源の負荷変動を小さくすることができる液晶ディスプレイパネルのバックライト制御装置を提供する。
【解決手段】各発光基板11上に行列方向に配列された各発光ブロックBLを列単位で3つのグループに分け、各グループと各電源7A、7B、7Cを一対一で対応付けている。バックライト駆動部8は、電源7Aの出力電力PAを該電源7Aに対応するグループの各発光ブロックBLに供給し、電源7Bの出力電力PBを該電源7Bに対応するグループの各発光ブロックBLに供給し、電源7Cの出力電力PCを該電源7Cに対応するグループの各発光ブロックBLに供給するという電力配分を行っている。これにより、各電源7A、7B、7Cの出力電力の最大値が抑えられ、また各電源7A、7B、7Cの出力電力PA、PB、PCの変化が緩やかになる。 (もっと読む)


【課題】2値駆動方式において定電流源を用いることなく発光電流のばらつきを抑制しかつ低損失な表示装置及びその駆動方法を提供する。
【解決手段】複数の発光画素が配列された画素部10を備える表示装置1であって、画素10Aは、薄膜トランジスタスイッチ11Aと、コンデンサ12Aと、有機EL素子101とを備え、表示装置1は、さらに、有機EL素子101の閾値電圧より大きい電圧振幅を有する電圧パルスを薄膜トランジスタスイッチ11Aのドレインに印加することにより、コンデンサ12Aを充電させる電源線制御回路3と、コンデンサ12Aを、有機EL素子101のカソードに接地電圧パルスを印加することにより放電させる走査線制御回路4とを備える。 (もっと読む)


【課題】簡単な構成で、ダイナミックレンジを広くすることができる光センサを提供する。
【解決手段】光センサは、光検出素子と、第1の電圧(V_SSR)に対して電位差ΔV_RST(V1)の第2の電圧(V_SS)を発生させるパルス信号を、リセット信号として供給するリセット信号配線と、読み出し信号を供給する読み出し信号配線と、センシング期間(T1)に、光検出素子が受光した光量に応じて電位が変化する蓄積ノードと、蓄積ノードの電位変化に応じた信号を、出力配線へ読み出すセンサスイッチング素子とを備える。リセット信号配線では、センシング期間の少なくとも一部において、第1の電圧(V_SSR)と第2の電圧(V_SS)との間の電圧が印加される。 (もっと読む)


【課題】発光素子と直列に接続された薄膜トランジスタのオフ電流により、発光素子が微発光する問題を解決し、表示のコントラストを上げて、明瞭な表示が可能な表示装置及びその駆動方法を提供する。
【解決手段】発光素子に直列に接続された薄膜トランジスタのオフを選択したときに、発光素子自体の容量に保持された電荷を放電する。発光素子と直列に接続された薄膜トランジスタにオフ電流が生じても、このオフ電流は発光素子自体の容量が再び所定の電圧を保持するまでこの容量を充電する。よって、薄膜トランジスタのオフ電流は発光に寄与しない。こうして、発光素子の微発光を低減することができる。 (もっと読む)


【課題】低消費電力化を図る技術として、表示領域の一部のみを利用して表示(パーシャル表示)を行う技術が用いられている。例えば、表示領域を分割し、それぞれの表示領域を別個に駆動する複数の駆動回路を設け、節電モード時には、固定パターンを表示する領域のみ駆動させるなどしてパーシャル表示を行うことができるが、任意の位置に表示を行うことができない。また、任意の表示領域の画素にビデオ信号を入力することによりパーシャル表示を行うこともできるが、駆動回路の構成が複雑になってしまう。そこで、任意の位置にパーシャル表示を行うことが可能であり、さらに消費電力の低減を図った表示装置を提供する。
【解決手段】パーシャル表示中において、非表示領域とする画素を選択しているときには信号線駆動回路の動作を停止し、信号線駆動回路からは非表示信号を出力するようにする。 (もっと読む)


【課題】トランジスタのしきい値電圧の変動を抑制し、表示パネルに実装するドライバICの接点数を削減し、表示装置の低消費電力化し、表示装置の大型化又は高精細化するための技術を提供する。
【解決手段】劣化しやすいトランジスタのゲート電極に、オンしたトランジスタを介して信号を入力することで、劣化しやすいトランジスタのしきい値電圧のシフト及びオンしたトランジスタのしきい値電圧のシフトを抑制するものである。すなわち、高電位(VDD)がゲート電極に印加されているトランジスタを介して(若しくは抵抗成分を持つ素子を介して)、交流パルスを劣化しやすいトランジスタのゲート電極に加える構成を含んでいる。 (もっと読む)


【課題】画素中の発光素子の輝度が同輝度の場合、画素中の発光領域の面積が大きくなれば一画素から高い光度を得ることができる。つまり、一画素中の光を通さない領域(ブラックマトリクスともいう)を除いた光を通す領域の面積と、一画素の面積の割合で示される開口率が高ければ、高精細化により一画素の面積が小さくなっても一画素から所望の光度を得ることができる。ここで、画素を構成するトランジスタや配線の数が多いと画素の開口率が低くなってしまう。そこで、画素を構成するトランジスタや配線の数を減らし、開口率を高める。
【解決手段】ある電位が設定されている電源線の代わりに、電位を信号により制御する電位供給線を設ける。つまり、発光素子への印加電圧の供給を、スイッチを設けずに電位供給線の信号により制御することができる。 (もっと読む)


【課題】ソースフォロワ用トランジスタの基板効果を無くしてリニアリティを改善する。
【解決手段】ソースフォロワ用PMOSトランジスタTr3、Tr4は、ソースがバックゲートに接続されている。PMOSトランジスタTr8は、画素部の同一列方向の各画素に共通に接続されている。このTr8は、各画素内のソースフォロワ用PMOSトランジスタTr3、Tr4のソースとバックゲートに共通に接続された定電流用トランジスタである。トランジスタTr3、Tr5、Tr4、Tr6、Tr7及びTr8は、保持容量C1に保持された正極性の画素値と、保持容量C2に保持された負極性の画素値とを、垂直走査周期より短い周期で交互に画素電極PEへ読み出す読み出し部を構成している。ソースフォロワ用PMOSトランジスタTr3、Tr4の閾値電圧Vth3、Vth4は、信号レベル(ゲート電圧)により変動しない(基板効果がない)状態となり固定の電圧となる。 (もっと読む)


41 - 60 / 703