説明

Fターム[5F004AA04]の内容

半導体のドライエッチング (64,834) | 目的 (7,312) | 選択性の向上 (1,192) | エッチングマスクの改良 (327)

Fターム[5F004AA04]に分類される特許

21 - 40 / 327


【課題】半導体装置における配線形状を改善すること。
【解決手段】半導体装置の製造方法は、溝領域を規定する第1パターンを有する第1マスクを、サイドウォール形状の転写により、半導体装置の層間膜に設けられた金属膜上に形成する工程と、前記第1パターンに重なる少なくとも一つの開口を有する第2マスクを、平面図で見た場合に、前記2マスクが前記第1マスクに重なり、前記開口が前記溝領域に重なるように、形成し、第2パターンを形成する工程と、前記第1及び第2マスクを介して、前記層間膜をエッチングし、前記第1パターンを前記層間膜に転写させる工程と、前記第2マスクを介して前記層間膜をエッチングし、前記第2パターンを前記層間膜に転写させる工程とを具備する。前記第1パターンは、前記第2パターンとは異なる深さで前記層間膜に形成される。 (もっと読む)


【課題】レジストパターンの形成において、残膜をエッチングする工程後のレジストパターンの凸部の幅が、残膜をエッチングする工程前におけるレジストパターンの凸部の幅以上の所望の幅となることを可能とする。
【解決手段】凹凸パターンが転写されたレジスト膜2の残膜エッチング工程が、エッチングの際に堆積物4を生成する堆積性ガスを含有する第1のエッチングガスを用いて、レジストパターンにおける凸部の側壁に堆積物4が堆積しかつ残膜がエッチングされる条件でレジスト膜2をエッチングする第1のエッチング工程を含み、堆積物4を含めた上記凸部の幅が残膜エッチング工程前における上記凸部の幅以上の所望の幅となるように第1のエッチング工程以後の工程によってレジスト膜2をエッチングする。 (もっと読む)


【課題】エッチング深さが異なる形状を簡単に、且つ精度よく加工できる半導体素子の作製方法を提供する。
【解決手段】開口部幅の異なる領域毎に、半導体のエッチングの進行、またはポリマーの生成のどちらか一方のみが発現するように前記開口部幅が設定された開口部を有するマスク1900を半導体表面に形成すると共に、マスクの周辺に周辺窓1701を有する周辺マスク1700を形成する第1の工程と、メタンプラズマおよび水素プラズマをマスクが形成された半導体表面に照射する第2の工程を有し、マスク1900が、第1のパターンを有す第1のマスク部1910と、第1のマスク部上に形成され、第1のマスク部のマスク厚よりも厚く、第1のパターンの開口部幅を画定する第2のパターンを有す第2のマスク部1920とからなり、周辺マスクの窓領域が第1のパターンの回折格子方向周辺に配されるようにした。 (もっと読む)


【課題】半導体装置の製造方法において、被加工材にパターンを形成するためのマスクの選択比を向上させ、プロセスコストの低減、歩留りの向上を可能とする。
【解決手段】被加工材上に所定パターンの有機膜を形成し、所定パターンの有機膜中に金属元素を導入し、金属元素が導入された所定パターンの有機膜を用いて、被加工材をエッチング処理する。 (もっと読む)


【課題】無機膜をマスクとして有機膜をエッチングする場合に、ボーイング等のエッチング形状不良を生じさせずにエッチングすることができるプラズマエッチング方法を提供すること。
【解決手段】処理容器内に、その表面がシリコン含有物からなる上部電極と、被処理基板が載置される下部電極とが配置され、上部電極と下部電極との間にプラズマを形成して被処理基板に対してプラズマエッチングを行うプラズマエッチング装置を用い、無機膜をマスクとして被処理基板の有機膜をプラズマエッチングするにあたり、有機膜を途中までプラズマエッチングし、その後、プラズマを形成しつつ上部電極に負の直流電圧を印加して、エッチング部位の側壁に上部電極のシリコン含有物を含む保護膜を形成し、その後、プラズマエッチングを継続する。 (もっと読む)


【課題】パターンの微細化、特に、SRAMのセル面積を縮小するためには、隣接ゲートの端部間距離を縮小することが重要となる。しかし、28nmテクノロジノードにおいては、ArFによる単一回露光でパターンを転写することは、一般に困難である。従って、通常、複数回の露光、エッチング等を繰り返すことによって、微細パターンを形成しているが、ゲートスタック材にHigh−k絶縁膜やメタル電極部材が使用されているため、酸化耐性やウエットエッチ耐性が低い等の問題がある。
【解決手段】本願発明は、メモリ領域におけるhigh−kゲート絶縁膜およびメタル電極膜を有するゲート積層膜のパターニングにおいて、最初に、第1のレジスト膜を用いて、隣接ゲート電極間切断領域のエッチングを実行し不要になった第1のレジスト膜を除去した後、第2のレジスト膜を用いて、ライン&スペースパターンのエッチングを実行するものである。 (もっと読む)


【課題】表面の凹凸を抑制して同一面内でエッチング深さが異なる形状を容易に加工することができる半導体素子の作製方法を提供する。
【解決手段】酸素プラズマを所定の拡散距離に対して、開口部幅の異なる領域毎に、半導体表面のエッチングが進行する第1の状態、または半導体表面にポリマーが生成される第2の状態のどちらか一方のみが発現するように前記開口部幅が設定された開口部1901を有するマスク1900を半導体表面に形成する第1の工程と、メダンプラズマをマスク1900が形成された半導体表面に照射しつつ、酸素プラズマをマスクの端部にて所定の濃度で前記開口部の幅方向においてマスク1900の端部から開口部へ拡散させる第2の工程を有するようにした。 (もっと読む)


【課題】高アスペクト比のコンタクトホールを形成することができ、かつ、オーバーエッチング工程におけるミニマムバーの急激な減少を抑制することのできるプラズマエッチング方法及び半導体装置の製造方法並びにコンピュータ記憶媒体を提供する。
【解決手段】エッチストップ層上に形成された酸化シリコン膜にホールを形成するプラズマエッチング方法であって、酸化シリコン膜をエッチングするメインエッチング工程と、メインエッチング工程の後、エッチストップ層が少なくとも一部露出した状態で行うエッチング工程とを具備し、エッチストップ層が少なくとも一部露出した状態で行うエッチング工程は、処理ガスを、CガスとArガスとOガスとの混合ガスとした第1エッチング工程と、処理ガスを、CガスとArガスとOガスとの混合ガス、又は、CガスとArガスとOガスとの混合ガスとした第2エッチング工程とを交互に複数回繰り返して行う工程を含む。 (もっと読む)


【課題】下部DBR反射鏡等を構成するAl組成の高いAlGaAs、AlAs等の層の側面からの酸化を防ぐ構造を有する面発光型レーザ技術の提供。
【解決手段】半導体基板の表面上に、下部反射鏡と活性層と電流狭窄層と上部反射鏡とをエピタキシャル成長により形成する半導体層形成工程(ステップS101)と、半導体層形成工程により形成された半導体膜の一部をエッチングすることによりメサ構造を形成するメサ構造形成工程(ステップS102)と、半導体層形成工程により形成された半導体膜を半導体基板の表面までエッチングすることにより素子分離溝を形成する素子分離溝形成工程(ステップS103)と、素子分離溝の壁面、メサ構造の上面および側面に半導体材料からなる再成長層を形成する再成長層形成工程(ステップS104)と、再成長層上に、絶縁体からなる保護膜を形成する保護膜形成工程(ステップS105)とを有する。 (もっと読む)


【課題】同一ウエハ面内で素子ごとにエッチング深さが異なる形状を簡単に、且つ精度よく加工することができる半導体素子の作製方法を提供する。
【解決手段】開口部幅の異なる領域毎に、半導体表面のエッチングが進行する第1の状態か、半導体表面にポリマーが生成される第2の状態のどちらか一方のみが発現するように前記開口部幅が設定された開口部1901を有する第一のマスク1900を半導体表面に形成すると共に、第一のマスクの周辺に第一のマスクの開口部に供給される水素プラズマ濃度を制御するための第二のマスクを形成する第1の工程と、メタンプラズマおよび水素プラズマを第一のマスク1900および第二のマスクが形成された半導体表面に照射する第2の工程を有するようにした。 (もっと読む)


【課題】ボッシュプロセスにより形成される加工形状を予測することができる、プラズマ加工形状シミュレーション装置及びプログラムを提供する。
【解決手段】加工処理対象物に関する条件、エッチングプロセスとデポジションプロセスとを一サイクルとした際のサイクル数を含むプロセスにおける条件及びシミュレーションに関する条件を設定する条件設定ステップ(STEP11)と、エッチングプロセスにおける条件に基づいたプラズマエッチングによる表面移動量を計算するエッチングプロセス表面移動量計算ステップ(STEP12)と、デポジションプロセスにおける条件に基づいたプラズマデポジションによる表面移動量を計算するデポジションプロセス表面移動量計算ステップ(STEP13)と、を備える。エッチングプロセス表面移動量計算ステップ(STEP12)とデポジションプロセス表面移動量計算ステップ(STEP13)とを条件設定ステップ(STEP11)にて設定されたサイクル数繰り返すことにより形成される形状を求める。 (もっと読む)


【課題】表面欠陥の発生を低減できて積層欠陥の発生を抑制でき、オン電圧ドリフトを抑制できるSiCバイポーラ半導体素子を提供する。
【解決手段】このSiC pinダイオード20は、六方晶構造の炭化珪素半導体で作製され、メサ状の半導体層31が六角柱形状で6つの側面(メサ面)31Aをすべて{0m−m0}面(m,nは整数)とした。これにより、メサ面31Aに対する〈11−20〉方向のバーガーズベクトルBV1,BV2の角度θ1,θ2(図4)が、{11−20}面の素子表面(メサ面)に対するバーガーズベクトルBV101,BV102の角度θ101,θ102(図12)に比べて小さくなると共に表面欠陥が発生するのに必要なバーガーズベクトルBV1,BV2の長さが長くなる。これにより、メサ面31Aに表面欠陥SDが入り難くなり、メサ状の半導体層31の各メサ面31Aでの表面欠陥を低減できて、積層欠陥の発生を抑制できる。 (もっと読む)


【課題】エッチング層内に特徴をエッチングするための方法であって、エッチング層の上に配されたアモルファスカーボン又はポリシリコンのパターン化疑似ハードマスクに対するコンディショニングを提供する。
【解決手段】コンディショニングは、炭化水素ガスを含む無フッ素蒸着ガスを供給することと、無フッ素蒸着ガスからプラズマを形成することと、500ボルト未満のバイアスを提供することと、パターン化疑似ハードマスクの上端上に蒸着を形成することとを含む。エッチング層は、パターン化疑似ハードマスクを通してエッチングされる。 (もっと読む)


【課題】実施形態によれば、ホールの深さのばらつきを防ぐ半導体装置の製造方法及び半導体装置を提供する。
【解決手段】実施形態によれば、半導体装置の製造方法は、複数の第1の開口と第1の開口よりも密に並んだ複数の第2の開口とを有するマスクを用いて層間絶縁層61をドライエッチングし、第1の開口の下で下地層10に達する第1のホールと、第2の開口の下で下地層10に達する第2のホール41とを同時に形成する工程を備えている。第1のホールは他の第1のホールとは接することなく下地層10に達する。ドライエッチングの開始後、複数の第2の開口のそれぞれの下に複数のホールhが形成され、ドライエッチングの進行に伴って、複数のホールhは少なくとも開口端を含む上部42で互いにつながる。 (もっと読む)


【課題】エッチング選択比の高いマスクを形成する技術を提供する。
【解決手段】エッチングによって被エッチング物をパターニングする際に用いるマスクを形成するためのマスク用材料であって、イソブチル基および/または環状炭化水素を有するシラン化合物からなることを特徴とするマスク用材料を提供する。また、エッチングによって被エッチング物をパターニングする際に用いるマスクの形成方法であって、パターン化されたホトレジスト上に上記マスク形成用材料を用いてALD法により共形膜を形成する工程、エッチバックして前記レジスト膜の側面にマスク形成用材料が残るように加工する工程、前記レジスト膜を除去する工程、とを有することを特徴とするマスクの形成方法を提供する。こうして形成したマスク形成用材料をマスクとしてエッチングすることで、被エッチング物に微細パターンを形成する (もっと読む)


【課題】シリコン膜のエッチング時に膜厚方向中央部での括れの発生を防止する。
【解決手段】多結晶シリコン膜3の上部と下部はノンドープ層3a、3cにてそれぞれ構成され、多結晶シリコン膜3の中央部は不純物ドープ層3bにて構成され、多結晶シリコン膜3に凹部M1を形成した後、多結晶シリコン膜3の酸化処理にて凹部M1の表面にシリコン酸化膜6を形成し、凹部M1下の多結晶シリコン膜3を除去する。 (もっと読む)


【課題】レジストマスク、シリコンを含む膜及びシリコン層が上方側からこの順番で積層された基板に対して、レジストマスクのパターンを介してプラズマエッチング処理を行ってシリコン層に凹部を形成するにあたり、前記シリコンを含む膜のサイドエッチングの発生を抑えること。
【解決手段】窒化シリコン膜2をエッチングしてシリコン層1を露出させた後、塩素を含む処理ガスのプラズマ(イオン)を用いて当該シリコン層1を僅かにエッチングして、窒化シリコン膜2の側壁に塩素とシリコンとを含む付着物13を付着させる。この付着物13はシリコン層1よりもエッチングされにくい物質であり、更に塩素イオンは異方性エッチングを行うプラズマである。 (もっと読む)


【課題】アモルファスカーボン膜のパターン寸法ばらつきが低減した半導体装置の製造方法を提供する。
【解決手段】半導体装置の製造方法は、半導体基板上に下地膜を形成する工程と、下地膜上にアモルファスカーボン膜を成膜する工程と、アモルファスカーボン膜のパターンを形成する工程と、アモルファスカーボン膜をマスクにして下地膜をエッチングする工程を有する。アモルファスカーボン膜は、アモルファスカーボン膜の表面から下地膜に接する面に向かってその厚み方向を進むにつれて、アモルファスカーボン膜の膜密度を小さくする。 (もっと読む)


【課題】エッチレイヤに特徴を形成する方法を提供する。
【解決手段】第1のマスクが前記エッチレイヤ上に形成され、前記第1のマスクは、幅を有する複数のスペースを定義する。第1のマスクは横方向にエッチングされ、エッチングされた第1のマスクは、前記第1のマスクの前記スペースの前記幅より大きい幅を有する複数のスペースを定義する。前記エッチングされた第1のマスク上に側壁レイヤが形成され、前記側壁レイヤは、前記エッチングされた第1のマスクによって定義される前記スペースの前記幅よりも小さい幅を有する複数のスペースを定義する。前記エッチレイヤ中に前記側壁レイヤを通して特徴がエッチングされ、前記特徴は前記エッチングされた第1のマスクによって定義される前記スペースの前記幅よりも小さい幅を有する。前記マスク及び前記側壁レイヤは取り除かれる。 (もっと読む)


【課題】レジストパターンサイズを必要以上に変動させることなく、レジストパターンのLWRを改善できるレジストパターン改善化材料、レジストパターンの形成方法、及び半導体装置の製造方法の提供。
【解決手段】下記一般式(1)で表される化合物、及び下記一般式(2)で表される化合物の少なくともいずれかと、水とを少なくとも含有するレジストパターン改善化材料である。
(もっと読む)


21 - 40 / 327