説明

Fターム[5J022CF02]の内容

アナログ←→デジタル変換 (13,545) | 周辺・部分回路構成 (2,714) | 増幅器(差動・演算) (534)

Fターム[5J022CF02]に分類される特許

21 - 40 / 534


【課題】増幅回路を用いてAD変換の分解能を拡大するAD変換技術において増幅回路のゲインに対する校正精度を向上させる。
【解決手段】目的ゲイン2(nは正の整数)に対する前記増幅回路の実際のゲインを実測ゲインとして計測するゲインキャリブレーション処理を行い、アナログ信号を増幅回路で増幅してからAD変換回路で変換してビット拡張された変換データを取得する拡張AD変換処理において、前記増幅回路で増幅してから前記AD変換回路で変換して得られるデータに前記実測ゲインに対する前記目的ゲイン2の比に応じた操作を施すことによってゲインに起因する誤差を相殺する。前記ゲインキャリブレーション処理では、デジタル的に既知の校正データに応ずる校正信号を目的ゲイン2倍した信号のAD変換結果に対して、上記校正データをN倍した信号を増幅せずにAD変換して当該変換結果の1/Nの値を用いて、前記実測ゲインを求める。 (もっと読む)


【課題】精度の高いDA変換結果を出力する。
【解決手段】入力される2値の論理値に応じて充電され、充電電荷が再分配されることでDA変換結果を第1および第2の容量素子C1、C21(C22)における電圧として得る電荷再分配型のDA変換回路であって、第2の容量素子C21(C22)に電荷として保持されたDA変換結果を出力する増幅器AMPと、第1の容量素子C1の一端と増幅器AMPの入力端とを短絡可能とするスイッチ素子φ4と、第2の容量素子C21(C22)に保持されたDA変換結果を増幅器AMPの入力端に与える前に、スイッチ素子φ4を一時的に短絡するように各部を制御するタイミング信号群を生成するタイミング制御回路CNTと、を備える。 (もっと読む)


【課題】アナログ/デジタル変換器のより詳細な故障診断のための技術を提供する。
【解決手段】アナログ/デジタル変換回路(100〜108)は、入力されたアナログ信号(x、15)を所要の演算式(f(x))にしたがって診断用に演算する演算部(12)と、前記入力されたアナログ信号(x)又は前記演算部によって演算されたアナログ信号(y)のいずれかを選択する第1選択部(11)と、前記第1選択部によって選択されたアナログ信号をデジタル信号に変換する変換部(10、21、22、23)とを有する。 (もっと読む)


【課題】小面積および低消費電力な、A/D変換器の歪み補正装置を提供する。
【解決手段】本発明の一態様としての歪み補正装置は、第一A/D変換器と、第二A/D変換器と、べき乗器と、適応相関制御手段と、歪み除去手段とを備える。前記第一A/D変換器は、第一入力信号をA/D変換して第一変換信号を得る。前記第二A/D変換器は、第二入力信号をA/D変換して第二変換信号を得る。前記第二入力信号は、前記第一入力信号の振幅を低減した信号、または前記第一入力信号は、前記第二入力信号の振幅を増大した信号である。前記べき乗器は、前記第二変換信号をn乗(nは2以上の整数)することにより、べき乗信号を得る。前記適応相関制御手段は、前記べき乗信号と、前記第二変換信号に基づき適応相関制御を行うことにより、前記べき乗信号に含まれるn乗成分である歪み信号を生成する。前記歪み除去手段は、前記第一変換信号から、前記適応相関制御手段で生成された歪み信号を除去する。 (もっと読む)


【課題】スイッチトキャパシタ積分回路に用いられる第1のコンデンサと第2のコンデンサの電圧依存性の影響の低減及び小型化が可能な、新規な構造のスイッチトキャパシタ積分回路を提供すること。
【解決手段】第1のコンデンサ18と、前記第1のコンデンサ18の一端と入力端子16との間に接続される第1のスイッチ12と、前記第1のコンデンサ18の他端に出力端20が接続され、非反転入力端子28が定電位源に接続される差動増幅器24と、前記第1のコンデンサ18の一端と前記差動増幅器24の反転入力端子26との間に接続される第2のスイッチ14と、前記差動増幅器24の出力端20と反転入力端子26の間に接続される第2のコンデンサ22とを備えた。 (もっと読む)


【課題】適切にオフセット電圧をキャンセルすることが可能な増幅装置、増幅システムおよびこれを用いた電流電圧変換装置を提供する。
【解決手段】実施形態によれば、増幅装置は、メインアンプと、第1のサブアンプと、第2のサブアンプとを備える。前記メインアンプは、第1の入力電圧と第2の入力電圧との差を増幅した電圧を出力する。前記第1のサブアンプは、入力端子同士を短絡したときの出力電圧に基づいて自身のオフセットキャンセルを行い、前記第1の入力電圧および前記第2の入力電圧が入力されたときの出力電圧に基づいて前記メインアンプのオフセットキャンセルを行う。前記第2のサブアンプは、入力端子同士を短絡したときの出力電圧に基づいて自身のオフセットキャンセルを行い、前記第1の入力電圧および前記第2の入力電圧が入力されたときの出力電圧に基づいて前記メインアンプのオフセットキャンセルを行う。 (もっと読む)


【課題】高い周波数の差動信号をシングルエンドの信号に変換可能な信号変換回路、当該信号変換回路を備えたアイソレータ回路及び信号変換方法を提供すること
【解決手段】本発明にかかる信号変換回路10は、差動信号である信号D1及び信号D2が入力されるヒステリシスコンパレータ1、2及び変換バッファ3を備える。ヒステリシスコンパレータ1は、信号D1の電位V1と信号D2の電位V2との大小の比較結果を信号E1として出力する。ヒステリシスコンパレータ2は、電位V1と電位V2との大小を比較し、当該比較結果を信号E1の反転信号である信号E2として出力する。変換バッファ3は、信号E1及び信号E2をシングルエンド信号Fに変換する。 (もっと読む)


【課題】帰還抵抗に対して予め当該帰還抵抗が設けられているDACアンプに対して設定される最大値の電圧を印加しその発熱状態を標準状態とすることで、出力電圧の変化が生じても電子ビームに対する影響を最小限に抑え高精度な描画処理を行うことができる荷電粒子ビーム描画装置及びDACアンプの安定化方法を提供する。
【解決手段】荷電粒子ビームBを用いて移動可能なステージ上に載置される試料にパターンを描画する描画部2と、荷電粒子ビームBの光路に沿って配置される偏向器に電圧を印加するDACアンプ34,35と、DACアンプ34,35に対する制御を行うDACアンプ制御部31jを備える制御計算機31と、から構成される制御部3と、を備え、DACアンプ制御部31jは、DACアンプ34,35に印加する電圧を当該DACアンプ34,35に対して設定される最大値で継続して印加する。 (もっと読む)


【課題】入力信号の電圧と基準電圧を選択してデジタル値に変換し、このデジタル値から故障箇所を特定する信号入力回路の診断装置では、診断項目を増やすと構成が複雑になり、かつ異常箇所を特定できなかった。本発明は簡単な構成で異常箇所を特定できる診断装置を提供することを目的にする。
【解決手段】マルチプレクサを用いて入力信号電圧、基準電圧、基準電圧を極性反転した電圧、同じ信号の差電圧を測定し、これらの電圧値から異常を診断するようにした。簡単な構成で種々の異常を検出でき、また故障箇所を特定できる。 (もっと読む)


【課題】より高精度でビット拡張ができるDA変換装置を提供する。
【解決手段】DA変換装置12は、2個のnビットのDAコンバータ14と、このDAコンバータ14からの出力を加算する演算器16と、前記DAコンバータに入力するnビットの中間データを生成するデータプロセッサ12と、を備えている。データプロセッサは、各DAコンバータ14の中間データとして、入力データの上位nビットデータに、補正値を付加したデータを生成する。補正値は、その総和が、入力データの下位mビットデータが示す値に等しくなるように設定される。 (もっと読む)


【課題】変換精度の高いADコンバータ、及び、電子装置を提供する。
【解決手段】ADコンバータは、第1ビット数分の第1キャパシタで保持するデジタル信号をアナログ変換して得る残差信号を出力する第1DA変換部10と、第2ビット数分の第2キャパシタで保持するデジタル信号をアナログ変換して得る残差信号を出力する第2DA変換部150と、第1DA変換部が出力する残差信号を増幅して第2DA変換部に転送する増幅部140と、第1DA変換部が出力する残差信号と所定の基準レベルとの第1比較結果と、第2DA変換部が出力する残差信号と所定の基準レベルとの第2比較結果とを表す二値信号を出力する比較部120と、第1比較結果を表す二値信号を第1DA変換部に入力するとともに、第2比較結果を表す二値信号を第2DA変換部に入力する逐次制御部130とを含み、第2DA変換部の第2キャパシタは、増幅部のキャパシタと共用である。 (もっと読む)


【課題】ダイナミックレンジが歪みで制限されるAD変換の特性を大幅に改善することが可能なAD変換装置および信号処理システムを提供する。
【解決手段】アナログ信号をデジタル信号に変換する第1のAD変換器と、係数αでα倍したアナログ信号をデジタル信号に変換する第2のAD変換器と、制御変数信号に応じて第1のAD変換器の第1の出力信号の非線形性歪みを補償する第1の非線形補償部と、制御変数信号に応じて第2のAD変換器の第2の出力信号の非線形性歪みを補償する第2の非線形補償部と、非線形性歪みを曲率として、第1の非線形補償部による第1の信号および第2の非線形補償部による第2の信号の変化の割合に基づき入力アナログ信号の信号強度に依存する曲率を推定し、曲率部分を打ち消すように制御変数信号を生成して第1の非線形補償部および第2の非線形補償部に出力する非線形検出部とを有する。 (もっと読む)


【課題】ダイナミックレンジが歪みで制限されるAD変換の特性を大幅に改善することが可能なAD変換装置および信号処理システムを提供する。
【解決手段】アナログ信号をデジタル信号に変換する第1のAD変換器と、係数αでα倍したアナログ信号をデジタル信号に変換する第2のAD変換器と、制御変数信号に応じて第1のAD変換器の第1の出力信号の非線形性歪みを補償する第1の非線形補償部と、制御変数信号に応じて第2のAD変換器の第2の出力信号の非線形性歪みを補償する第2の非線形補償部と、非線形性歪みを曲率として、第1の非線形補償部による第1の信号および第2の非線形補償部による第2の信号の差分に基づき入力アナログ信号の信号強度に依存する曲率を推定し、曲率部分を打ち消すように制御変数信号を生成して第1の非線形補償部および第2の非線形補償部に出力する非線形検出部とを有する。 (もっと読む)


【課題】所望の帯域幅を確保しつつ、所望の倍率を正確に得ることができる演算回路を提供する。
【解決手段】演算回路は、入力信号を入力する入力端子と、複数個のキャパシタと、増幅入力端子と出力端子とを備え、この増幅入力端子から入力される信号を増幅して前記出力端子から出力信号を出力する増幅回路とを備えている。第1スイッチ回路は、第1制御信号に基づき導通状態となり、複数のキャパシタを入力端子と第1電圧を供給する第1電圧端子との間に並列に接続する。また、第2スイッチ回路は、第2制御信号に基づき導通状態となり、複数個のキャパシタに含まれる第1のキャパシタを増幅入力端子と第2電圧を供給する第2電圧端子との間に第1の電流経路を形成するように接続すると共に、複数個のキャパシタに含まれる第2のキャパシタを増幅入力端子と前記出力端子との間に第2の電流経路を形成するように接続する。 (もっと読む)


【課題】高速に、かつ高精度で動作する比較器及びADC等を構築すること。
【解決手段】従来の比較器は、比較器に入力される2つの入力電圧の差が小さいほど、安定した比較結果を得るまでに時間がかかり、また、2値の出力しか得られない。安定した比較結果が得られるまでの状態を、通常メタステーブル状態と呼んでいる。本発明は、このメタステーブル状態を積極的に利用する。すなわち、メタステーブル状態を検出することで、ハイとロウの中間レベルの判定を合わせて行える。これによって、3値以上を出力する比較器が容易に実現できる。本発明の比較器は、比較器の数を減少させることができると同時に、通常では判定が終了していない状態で比較動作を終了させることが可能になるため、速度向上にも役立ち、高速、高精度のADC(アナログデジタル変換器)等の機器に応用できる。 (もっと読む)


【課題】低電力動作、高速動作が可能で、しかも小型化が容易で、出力段の増幅器のゲインを精度良く制御することが可能なAD変換器および信号処理システムを提供する。
【解決手段】入力した2つのアナログ信号との関係に応じた値のデジタルデータを生成し、2つのアナログ残差信号を第1の増幅器および第2の増幅器で、制御されるゲインをもって増幅して出力する複数のAD変換ステージと、第1の増幅器および第2の増幅器の出力信号のモニター結果に応じて第1の増幅器および第2の増幅器のゲインを制御するゲイン制御部と、を有し、第1の増幅器および第2の増幅器は、オープンループの増幅器により形成され、ゲイン制御部は、少なくとも1つのAD変換ステージにおける第1の増幅器および第2の増幅器の出力信号の振幅情報を取り出し、ステージから出力されるアナログ信号の振幅が、設定される設定振幅に収束するようにゲイン制御を行う。 (もっと読む)


【課題】 出力アンプのオフセット電圧を適切に低減して表示品質の悪化を防止することができる液晶駆動用のソースドライバのオフセット低減出力回路を提供する。
【解決手段】 基準電圧がオペアンプの非反転入力端に印加されたオペアンプと、少なくとも通常出力動作時にオペアンプの反転入力端に接続される第1の接続点に各々の一端が接続された第1の入力コンデンサ及び第1の出力コンデンサと、リセット動作時に第1の入力コンデンサ及び第1の出力コンデンサ各々の両端を短絡してその両端に基準電圧を印加し、リセット動作後の通常出力動作時に第1の入力コンデンサの他端に階調電圧を印加しかつ第1の出力コンデンサの他端をオペアンプの出力端に接続する第1のスイッチ素子回路と、を備え、第1のスイッチ素子回路は、第1の接続点とオペアンプの出力端との間に接続され、リセット動作時にオンとなり、通常出力動作時にオフとなる直列接続の第1及び第2のスイッチ素子を有し、通常出力動作時には第1及び第2のスイッチ素子の直列接続点に基準電圧を印加する。 (もっと読む)


【課題】より簡単な回路構成で高分解能な変換が実現できるAD変換回路を提供する。
【解決手段】参照信号とアナログ信号とを比較する比較部107と、増幅部106と、を有し、1段階目のAD変換によってi−bit(i≧2の整数)のデジタルコードを得、2段階目のAD変換によってj−bit(j≧2の整数)のデジタルコードを得ることで、前記アナログ信号を(i+j)−bitのデジタル信号に変換するAD変換回路であって、該AD変換回路は、前記1段階目のAD変換において、前記比較部で前記アナログ信号と前記参照信号との比較を行い、前記増幅部は、前記アナログ信号と、前記i−bitのデジタルコードに対応するアナログ信号と、の差分を増幅した増幅残差信号を出力し、前記2段階目のAD変換において、前記増幅残差信号を前記参照信号と前記比較部で比較する。 (もっと読む)


【課題】ADCのSNRを向上し、かつ、マイクロフォン用IC全体の歪み特性の劣化を最低限に抑えること。
【解決手段】本発明にかかる信号変換装置は、入力アナログ信号を増幅して出力するプリアンプ回路と、入力クロックのサイクルに応じて、プリアンプ回路からの出力に基づくアナログ信号をデジタル信号へ変換するAD変換器と、入力クロックの周波数に応じて、デジタル信号へ変換される前のアナログ信号である変換前アナログ信号の調整を制御する調整制御回路と、を備える。 (もっと読む)


【課題】レイアウト効率の向上や回路特性の向上等を実現できるD/A変換回路、A/D変換回路、電子機器等の提供。
【解決手段】D/A変換回路は、出力ノードに接続される第1のD/A変換部DAC1と、出力ノードと第1のノードとの間に設けられる第1の直列キャパシターCS1と、第1のノードに接続される第2のD/A変換部DAC2と、出力ノードと第2のノードとの間に設けられる第2の直列キャパシターCS2と、第2のノードに接続される第1のサブD/A変換部SDAC1と、スイッチ制御を行う制御回路を含む。第2のD/A変換部DAC2の第2のキャパシターアレイ部CAR2と第1のサブD/A変換部SDAC1の第1のサブD/A用キャパシターアレイ部SCAR1とが、第1のD/A変換部DAC1の第1のキャパシターアレイ部CAR1を通る対称軸LXに対して線対称に配置される。 (もっと読む)


21 - 40 / 534