説明

Fターム[4M119DD45]の内容

MRAM・スピンメモリ技術 (17,699) | セル構成 (5,615) | アーキテクチャ (1,063) | Tr+記憶素子方式 (867) | 1Tr+1記憶素子でセル、ユニット (716)

Fターム[4M119DD45]に分類される特許

41 - 60 / 716


【課題】磁気トンネル接合素子のMR比を向上させることが可能なスパッタリングターゲット、及びそれを用いた磁気メモリの製造方法を提供する。
【解決手段】MgOを主成分とし、厚さが3mm以下であるターゲット本体10を備えることを特徴とするスパッタリングターゲット、及びそれを用いた、MR比を向上させることができる磁気メモリの製造方法である。 (もっと読む)


【課題】トランジスタの集積度が高い半導体装置及びその製造方法を提供する。
【解決手段】実施形態に係る半導体装置は、第1領域において上面に第1方向に延びる複数本のフィンが形成された半導体基板と、前記第1方向に対して交差した第2方向に延び、前記フィンを跨ぐ第1ゲート電極と、前記フィンと前記第1ゲート電極との間に設けられた第1ゲート絶縁膜と、前記第2領域において前記半導体基板上に設けられた第2ゲート電極と、前記半導体基板と前記第2ゲート電極との間に設けられた第2ゲート絶縁膜と、を備える。そして、前記第1ゲート電極の層構造は、前記第2ゲート電極の層構造とは異なる。 (もっと読む)


【課題】界面磁化膜を固定磁化層及び自由磁化層として有するMTJを積層し、エッチング工程のダメージのない所期の多値化を確実に実現することのできる信頼性の高い磁気抵抗素子及び磁気記憶装置を提供する。
【解決手段】多値メモリ10Aは、MTJ10aと、MTJ10aの上方に設けられたMTJ10bと、MTJ10a,10b間に設けられた接続層13とを含み、MTJ10a,10bは、夫々、Taからなる挿入層1a,1bと、挿入層1a,1b上で当該挿入層1a,1bに接し、主面に垂直方向の磁気異方性を有する下部磁化層2a,2bと、主面に垂直方向の磁気異方性を有する上部磁化層4a,4bと、下部磁化層2a,2bと上部磁化層4a,4bとの間に設けられたトンネルバリア層3a,3bとを有しており、上部磁化層2a,2b及び下部磁化層4a,4bは、一方が固定磁化層であり、他方が自由磁化層である. (もっと読む)


【解決課題】 磁場書き込み方式MRAM、および、スピン注入磁化反転方式MRAMにおいても、書き込みに必要な電流値を小さくすることが可能な強磁性トンネル接合素子を提供する。
【解決手段】 順に、強磁性層を含む複数の層からなる強磁性自由層2と、絶縁層3と、強磁性層を含む複数の層からなる強磁性固定層4とを積層した構造を有し、前記強磁性自由層2が、該強磁性自由層2の飽和磁化を下げる働きを有する添加元素を、前記絶縁層3と接しない側において前記絶縁層3と接する側よりも多く含む強磁性トンネル接合素子1である。 (もっと読む)


【課題】リファレンスセルの抵抗状態に応じて、読み出し電流を設定する構成で、誤書き込みによる抵抗の変化が発生することなく、より信頼性の高いリファレンス電流を得ることが可能な抵抗変化型メモリデバイスおよびその駆動方法を提供する。
【解決手段】素子両端に極性の異なる信号を印加することで可逆的に記憶素子の抵抗値が変化するメインメモリセルを含むメモリアレイ部と、素子両端に極性の異なる信号を印加することで可逆的に抵抗値が変化する記憶素子を含み、メインメモリセルのデータを識別するために必要な参照電流を発生させるリファレンスセルを含むリファレンスセル部と、を有し、リファレンスセルの抵抗状態に応じた参照電流の印加電流の向きが設定されている。 (もっと読む)


【課題】小さいバンドギャップを持つ障壁膜を岩塩構造の(001)方向に高配向させて、低抵抗かつ高効率なスピン注入素子を提供する。
【解決手段】下地膜300、非磁性シード膜310、強磁性膜305、障壁膜307、強磁性膜308、保護膜309を積層してトンネル磁気抵抗効果素子1を形成する。非磁性シード膜310として、格子定数が強磁性膜305の格子定数の√2倍よりも小さい面心立方格子の物質を用いる。 (もっと読む)


【課題】チップ面積の縮小を図る。
【解決手段】磁気ランダムアクセスメモリは、メモリセル部の素子領域10a上に形成された第1の拡散層17aと、第1の拡散層に接続された第1のコンタクトCB1と、第1のコンタクト上に形成された第1の下部電極層21aと、第1の下部電極層上に形成された第1の抵抗変化層22a及び第1の上部電極層23aと、周辺回路部において互いに異なる素子領域に形成された第2乃至第4の拡散層17d、17eと、第2乃至第4の拡散層に接続された第2乃至第4のコンタクトCS1、CS2と、第1の下部電極層、第1の抵抗変化層、第1の上部電極層と同じ高さに形成された第2の下部電極層21b、第2の抵抗変化層22b、第2の上部電極層23bとを具備する。第2の下部電極層は、第2及び第3のコンタクトを接続する第1のローカル配線L1として機能する。 (もっと読む)


【課題】より容易な方法で集積度を向上させた情報格納装置を提供する。
【解決手段】本発明の情報格納装置は、基板と、基板上のゲートライン構造体を含むトランジスターと、少なくとも一部が基板内に埋め込まれてトランジスターの活性領域を定義する導電性分離パターン(conductive isolation patterns)と、を有し、導電性分離パターンは、互いに電気的に連結される。 (もっと読む)


【課題】記録層に作用する参照層からの漏洩磁界を低減しつつ、トンネルバリア層の絶縁不良を低減する。
【解決手段】実施形態による磁気ランダムアクセスメモリは、膜面に垂直方向の磁気異方性を有し、磁化方向が可変である記録層18と、膜面に垂直方向の磁気異方性を有し、磁化方向が不変である参照層16と、記録層及び参照層間に設けられた第1の非磁性層15と、をそれぞれ具備する複数の磁気抵抗素子10を備え、記録層は、複数の磁気抵抗素子毎に物理的に分離され、参照層及び第1の非磁性層は、複数の磁気抵抗素子を跨いで連続的に延在する。 (もっと読む)


【課題】書込電流と熱安定性をバランスさせた記憶素子の提供。
【解決手段】記憶素子は、情報を磁性体の磁化状態により保持する記憶層と、記憶層に記憶された情報の基準となる磁化を有する磁化固定層と、記憶層と磁化固定層の間に設けられる非磁性体による絶縁層とを有する。そして記憶層、絶縁層、磁化固定層を有する層構造の積層方向に流れる電流に伴って発生するスピントルク磁化反転を利用して上記記憶層の磁化を反転させることにより情報の記憶を行うとともに、記憶層のサイズが磁化の向きの変化が一斉に生じる大きさよりも小さくなっている。 (もっと読む)


【課題】選択されない磁気抵抗素子の磁化状態が誤って書き換えられる現象の発生が確実に抑制される半導体装置の制御方法を提供する。
【解決手段】当該制御方法は、半導体基板と、半導体基板の主表面上に位置する、固定層MPLと、トンネル絶縁層と、磁化容易軸を有する自由層MFLとを含む磁気抵抗素子と、磁気抵抗素子に隣接する第1の配線とを備える半導体装置における磁化状態を書き換える制御方法である。上記制御方法は以下の工程を備えている。まず上記自由層MFLの磁化状態を変更する前の初期磁化状態が判定される。上記判定する工程において、自由層MFLの磁化状態を変更する必要があると判定された場合に、第1の配線にパルス電流が流される。上記パルス電流により、自由層MFLの磁化容易軸と交差する方向に発生するパルス磁場を磁気抵抗素子に印加することにより自由層MFLの磁化状態が変更される。 (もっと読む)


【課題】従来のMRAMセルに比べて向上された切替効率とより低い電力消費と切替磁場の改善された分散を呈するMRAMセルを提供する。
【解決手段】磁気トンネル接合2が、第1強磁性層21、所定の高温閾値の下で第2強磁性層23の異方性軸60に合わせて指向され得る第2磁化方向231を呈する第2強磁性層23、及びトンネル障壁22から構成される。第1電流ライン4が、第1方向70に沿って延在し且つ前記磁気トンネル接合2とやりとりし、この第1電流ライン4は、界磁電流41の通電時に前記第2磁化方向231を指向させるための磁場42を提供するために形成されている。前記磁場42の少なくとも或る成分が、この磁場42の供給時に前記異方性軸60に対してほぼ垂直にあるように、MRAMセル1が、前記第1電流ライン4に関連して形成されている。 (もっと読む)


【課題】CCP−CPP素子のMR変化率を向上させる。
【解決手段】磁化が実質的に一方向に固着された磁化固着層と、前記磁化固着層と対向するようにして形成され、磁化が外部磁界に対して変化する磁化自由層と、前記磁化固着層と前記磁化自由層との間に位置し、絶縁層、及びこの絶縁層を層方向に電流を通過させる導電体とを有する電流狭窄層を含むスペーサ層と具える磁気抵抗効果素子において、前記磁化固着層の層中、前記磁化自由層の層中、前記磁化固着層及び前記スペーサ層の界面、並びに前記磁化自由層及び前記スペーサ層の界面の少なくとも一か所に、Si、Mg、B、Alを含む機能層を設ける。 (もっと読む)


【課題】難エッチング材料を、高速、高精度及び低ダメージでエッチングする。
【解決手段】実施形態に係わるエッチング装置は、上面側に披処理基板19が搭載されるステージ11と、ステージ11の上面側を覆うチャンバー12と、ステージ11の下面側に付加され、開口部を有する下部電極13aと、チャンバー12内にエッチングガスを供給するガス供給部14と、下部電極13aに高周波を印加することにより、チャンバー12内のエッチングガスをプラズマ化する高周波電源部17と、下部電極13aの開口部を介して被処理基板19にマイクロ波を印加することにより、披処理基板19の温度を最適範囲内に設定するマイクロ波発生部15と、ガス供給部14、高周波電源部17及びマイクロ波発生部15を制御する制御部18とを備える。 (もっと読む)


【課題】方法及びシステムは磁気デバイスにおいて使用可能な磁気接合を提供する。
【解決手段】磁気接合は、ピンド層と、非磁性スペーサ層と、自由層とを含む。非磁性スペーサ層はピンド層と自由層との間に存在する。磁気接合は、書き込み電流がその磁気接合に流された際に自由層が複数の安定磁気状態の間でスイッチング可能であるように構成される。自由層及びピンド層のうち少なくとも一方は少なくとも一つの半金属を含む。 (もっと読む)


【課題】微細化されても、MTJ素子がコンタクトプラグ内のシームまたはボイドの影響を受けることなく、MTJ素子の特性の劣化を抑制した半導体記憶装置を提供する。
【解決手段】半導体記憶装置は、半導体基板を備える。複数のセルトランジスタは、半導体基板上に設けられている。コンタクトプラグは、隣接するセルトランジスタ間に埋め込まれ、該隣接するセルトランジスタ間にある拡散層に電気的に接続されている。層間絶縁膜は、複数のコンタクトプラグ間を埋め込む。記憶素子は、コンタクトプラグの上方に設けられておらず、層間絶縁膜の上方に設けられている。側壁膜は、記憶素子の側面の少なくとも一部を被覆し、半導体基板の表面上方から見たときに、コンタクトプラグに重複するように設けられている。下部電極は、記憶素子の底面と層間絶縁膜との間、および、側壁膜とコンタクトプラグとの間に設けられ、記憶素子とコンタクトプラグとを電気的に接続する。 (もっと読む)


【課題】磁気抵抗素子の微細化に伴って増大する漏洩磁界をキャンセルする。
【解決手段】実施形態に係わる磁気抵抗素子は、垂直及び可変の磁化を持つ記憶層2と、垂直及び不変の磁化を持つ参照層4と、垂直、不変及び参照層3の磁化に対して逆向きの磁化を持つシフト調整層6と、記憶層2及び参照層4間の第1の非磁性層3と、参照層4及びシフト調整層6間の第2の非磁性層5とを備える。参照層4の反転磁界は、記憶層2の反転磁界と同じ又はそれよりも小さく、参照層4の磁気緩和定数は、記憶層2の磁気緩和定数よりも大きい。 (もっと読む)


【課題】記憶層にかかる参照層からの漏れ磁場をキャンセルするシフト調整層の膜厚を低減することできる磁気抵抗素子を提供する。
【解決手段】磁化の向きが一方向に固定された参照層3と、磁化の向きが可変である記憶層2と、参照層3と記憶層2との間に設けられた非磁性層4と、参照層3の、非磁性層4が配置された面と反対の面側に配置され、参照層3が有する磁化の向きと反平行な磁化の向きを有する上部シフト層6と、記憶層2の、非磁性層4が配置された面と反対の面側に配置され、参照層3が有する磁化の向きと反平行な磁化の向きを有する下部シフト層8と、参照層3と上部シフト層6との間に配置された非磁性層5と、記憶層2と下部シフト層8との間に配置された非磁性層7とを備える。下部シフト層8の膜厚は、上部シフト層6の膜厚より薄い。 (もっと読む)


【課題】配線基板に半導体素子を形成する場合において、配線基板の製造工程数を少なくする。
【解決手段】コア層200の一面上には、第1配線232が設けられている。第1配線232上、及びその周囲に位置するコア層200の一面上には、半導体層236が形成されている。第1配線232及び半導体層236は、半導体素子を形成している。本実施形態において半導体素子は、第1配線232をゲート電極としたトランジスタ230であり、半導体層236と第1配線232の間に、ゲート絶縁膜234を有している。 (もっと読む)


【課題】微細化に伴って増大する固定層からの漏れ磁場を低減でき、記憶層における磁化の平行と反平行の2つの状態を安定に存在できるようにした磁気抵抗素子を提供する。
【解決手段】磁気抵抗素子1は、固定層2、記憶層3、及び非磁性層4を備える。固定層2は、非磁性層4に接する第1強磁性材料31、第2強磁性材料32、第1強磁性材料31と第2強磁性材料32との間に設けられた第1非磁性材料33を有する。第1強磁性材料31は、Zr、Nb、Mo、Hf、Ta、Wのうちの少なくとも1つの元素と、Coとを含む。 (もっと読む)


41 - 60 / 716