説明

Fターム[5F101BA42]の内容

不揮発性半導体メモリ (42,765) | 電荷蓄積機構 (9,664) | トラップ蓄積型 (3,039) | 絶縁膜材料 (2,488)

Fターム[5F101BA42]の下位に属するFターム

Fターム[5F101BA42]に分類される特許

41 - 60 / 243


【課題】寄生容量を抑制した不揮発性半導体記憶装置及びその製造方法を提供する。
【解決手段】第1方向に沿って交互に積層された複数の電極膜WLと複数の電極間絶縁膜14とを有する積層構造体MLと、積層構造体MLを第1方向に貫通する半導体ピラーSPと、複数の電極膜WLのそれぞれと半導体ピラーSPとの間に設けられた電荷蓄積膜48と、電荷蓄積膜48と半導体ピラーSPとの間に設けられた内側絶縁膜42と、電極膜WLのそれぞれと電荷蓄積膜48との間に設けられた外側絶縁膜43と、を有するメモリ部MUと、メモリ部MUと、第1方向に対して直交する第2方向に沿って併設され、積層構造体MLの第1方向に沿った少なくとも一つの電極膜WLの位置と同じ位置に絶縁部50と、を有する非メモリ部PR10とを備えている。 (もっと読む)


【課題】本発明は、集積度が高い不揮発性記憶装置および不揮発性記憶装置の製造方法を提供する。
【解決手段】それぞれ複数の絶縁膜及び電極膜が交互に積層された積層体と、前記積層体を貫く半導体ピラーと、前記電極膜と前記半導体ピラーとの間に設けられたチャージトラップ膜と、を備え、前記電極膜は、前記積層体の積層方向に対して直交する一の方向に延び、相互に離隔して複数本設けられ、共通の前記電極膜に交わり隣り合う2本の前記半導体ピラーは、前記電極膜の幅方向における相互に異なる位置で交わっていることを特徴とする不揮発性記憶装置が提供される。 (もっと読む)


電気的浸透性ソース層を含む半導体デバイス及びこれの製造方法に対する様々な実施例が与えられる。一実施例では、半導体デバイスは、ゲート層、誘電体層、メモリ層、ソース層、半導体チャネル層、及びドレイン層を含む。ソース層は電気的浸透性及びパーフォレーションを有する。半導体チャネル層はソース層及びメモリ層と接触する。ソース層及び半導体チャネル層は、ゲート電圧チューナブル電荷注入バリアを形成する。
(もっと読む)


【課題】 従来のMONOSは、SiNに電荷を蓄積する構成であるが、電荷蓄積量が不十分であり閾値電圧変化幅を大きく取れず、またHfO,ZrO,TiO中へLa系元素を導入した技術ではドーパント導入による電荷の高密度化は実現が困難である。
【解決手段】 窒化シリコン膜よりも十分に誘電率の高いZr酸化物、Hf酸化物等の窒化シリコンよりも十分に高い誘電率を有する金属酸化物を母体材料として、その中に電子の出し入れが可能なトラップレベルを発生させるために、価数が2つ上(VI価)以上の高価数物質を適量添加する構成の電荷蓄積層を有する不揮発性半導体メモリである。 (もっと読む)


【課題】集積度が高い不揮発性半導体記憶装置を提供する。
【解決手段】不揮発性半導体記憶装置において、それぞれ複数の絶縁膜及び電極膜14が交互に積層された積層体と、この積層体内に埋設され、絶縁膜及び電極膜14の積層方向に延びるシリコンピラー31と、電極膜14とシリコンピラー31との間に設けられた電荷蓄積層26と、を設ける。そして、電極膜14を、それぞれが電荷蓄積層26を挟んでシリコンピラー31に対向する複数の制御ゲート電極CGa及びCGbに分割する。 (もっと読む)


【課題】高速処理が可能で、かつ電荷保持特性の高いチャージトラップ型フラッシュメモリを得ることができる半導体装置の製造方法を提供する。
【解決手段】基板100の表面を酸化してシリコン酸化膜140を形成するシリコン酸化膜形成工程と、プラズマ状態の窒素含有ガスをシリコン酸化膜140に供給してシリコン酸化膜140の表面近傍に窒素ピーク濃度が20原子%以上60原子%以下の窒化層141を形成する窒化層形成工程と、窒化層141が形成されたシリコン酸化膜140上に電荷保持膜150を形成する電荷保持膜形成工程と、電荷保持膜150上に、絶縁膜160と電極膜170を形成する電極膜形成工程とを有する。 (もっと読む)


【課題】隣接セル間の干渉の影響を抑制し、データリテンション特性の向上を図ること。
【解決手段】本発明は、メモリ部と、制御部と、を備え、制御部は、複数の記憶領域MEの全てに消去の情報を設定し、メモリセルトランジスタTrの全てについて消去の閾値に設定した後、記憶領域MEにn(nは2以上の整数)値の情報を書き込み、記憶領域MEに設けられたメモリセルトランジスタTrをn値の情報に応じた閾値に設定した状態で、情報の書き込み済みの記憶領域MEに隣接する少なくとも1つの書き込み前の記憶領域MEの情報が、メモリセルトランジスタTrの閾値として、消去の閾値よりも、n値の情報に応じた閾値に近い値になるよう制御する。 (もっと読む)


【課題】電荷保持特性の良好な不揮発性半導体記憶装置及びその製造方法を提供する。
【解決手段】半導体層SMLと、半導体層に対向して設けられた第1絶縁層I1と、半導体層と第1絶縁層との間に設けられた第2絶縁層I2と、第1絶縁層と第2絶縁層との間に設けられた機能層I3と、第1絶縁層の半導体層とは反対の側に設けられ、互いに離間した第1ゲート電極G1及び第2ゲート電極G2と、を備えた不揮発性半導体記憶装置が提供される。機能層のうちの第1ゲート電極に対向する第1領域R1、及び、機能層のうちの第2ゲート電極に対向する第2領域R2の電荷蓄積能は、機能層のうちの第1領域と第2領域との間の第3領域R3とは異なる。 (もっと読む)


【課題】ペロブスカイト構造を有するアルミン酸希土類から形成された誘電体層を提供する。
【解決手段】アルミン酸希土類(REAl2−x、0<x<2)を含み、ペロブスカイト結晶構造を有する誘電体層に関し、アルミン酸希土類は、63以上で71以下の原子番号を有する希土類元素を含む。また、誘電体スタック、およびアルミン酸希土類誘電体層を含み更に少なくとも上部テンプレート層104を含むテンプレートスタックを含む誘電体スタックの作製方法に関し、上部テンプレート層104はペロブスカイト構造を有し、上部テンプレート層104はアルミン酸希土類誘電体層105の下にありこれと接触する。好適な具体例では、誘電体スタックは更に結晶構造を有する下部テンプレート層103を含み、下部テンプレート層103は上部テンプレート層104の下にありこれに接触する。 (もっと読む)


【課題】書込み特性及びデータ保持特性に優れた半導体記憶装置を提供する。
【解決手段】半導体記憶装置は、基板101と、基板上に順に形成された、FN(Fowler-Nordheim)トンネル膜として機能するゲート絶縁膜111と、浮遊ゲート112と、電荷ブロック膜として機能するゲート間絶縁膜113と、制御ゲート114とを含むメモリセルトランジスタ201とを備え、メモリセルトランジスタは更に、浮遊ゲートに上下を挟まれるよう形成され、電荷をトラップする機能を有する電荷トラップ層121を含み、浮遊ゲート112は、電荷トラップ層121の上面と、下面と、互いに対向する1組の側面とを覆っている。 (もっと読む)


【課題】従来に比してメモリセルの積層数を抑えながら記憶密度を高めることができる不揮発性半導体記憶装置を提供する。
【解決手段】柱状の半導体膜131の側面に形成される電荷蓄積層133、および電荷蓄積層133上に形成されるゲート電極膜134を備えるトランジスタが半導体膜131の高さ方向に複数設けられるメモリストリングスMSが、半導体基板101上に略垂直にマトリックス状に配置され、第1の方向に配置されたメモリストリングスMSの同じ高さのトランジスタのゲート電極膜134間が接続された不揮発性半導体記憶装置において、第1の方向に隣接するメモリストリングスMSの少なくとも最上層のトランジスタ形成位置における半導体膜131間の距離は、電荷蓄積層133の厚さの2倍よりも小さい。 (もっと読む)


【課題】不揮発性メモリを構成するメモリセルのサイズを縮小できる技術を提供する。
【解決手段】本発明では、ソース線S1がメモリセルMC1AとメモリセルMC8Aで共通となっている。これにより、メモリセルMC1AやメモリセルMC8Aごとに電気的に独立したソース線を設ける必要がなく、メモリセルのサイズを縮小化することができる。具体的に、共通するソース線S1は、ビット線D1やビット線D8と並行するように配置されているのではなく、選択ゲート線CGL1やメモリゲート線MGL1と並行するように延在している。これにより、メモリセルMC1A〜メモリセルMC8A間の間隔を狭めることができるので、メモリセルアレイ全体の占有面積を縮小化することができる。このソース線S1は、メモリセルMC1B〜メモリセルMC8Bとも共通化されている。 (もっと読む)


【課題】積層型メモリ構造を有する不揮発性半導体記憶装置において、従来に比して簡易な構造の階層選択トランジスタを有する不揮発性半導体記憶装置を提供する。
【解決手段】層間絶縁膜109と半導体層107とが交互に積層されたフィン状の積層構造に、フィン状の積層構造と交差するように電荷蓄積層112を介し制御ゲート電極118が配置されるメモリセル形成領域R12に隣接して形成される階層選択トランジスタ形成領域R11で、階層選択ゲート電極116,117は、フィン状の積層構造の半導体層107の側面を覆う数が一層ずつ減少するように階段状に、半導体層107の側面を電荷蓄積層112を介してフィン状の積層構造の上部から覆うように設けられ、各階層選択ゲート電極116,117によって覆われる半導体層107のうち、最下層の半導体層107よりも上層の半導体層107には所定の導電型の不純物が拡散されている。 (もっと読む)


【課題】スプリットゲート型メモリセルを有する半導体装置の信頼性を向上させる。主要な目的の1つは、制御ゲート電極の表面に形成されているシリサイド層と、メモリゲート電極の表面に形成されているシリサイド層との接触による短絡不良を防止する技術を提供することにある。他の主要な目的は、メモリゲート電極と制御ゲート電極との間の絶縁耐性を保持する技術を提供することにある。
【解決手段】制御ゲート電極8の一方の側壁に形成された積層ゲート絶縁膜9とメモリゲート電極10との間には、酸化シリコン膜や窒化シリコン膜などからなる側壁絶縁膜11が形成されており、メモリゲート電極10は、この側壁絶縁膜11と積層ゲート絶縁膜9とによって制御ゲート電極8と電気的に分離されている。 (もっと読む)


【課題】垂直形不揮発性メモリ装置及びその製造方法を提供する。
【解決手段】半導体基板100上に垂直に備わるフィラー形状の単結晶半導体チャンネルと、単結晶半導体チャンネルの側面に一定間隔を有しながら積層される第1〜第n+1階(nは2以上の自然数)層間絶縁膜(パターン)122a−122eと、層間絶縁膜(パターン)122a−122e上に備わる電荷トラップ膜170と、電荷トラップ膜170上に備わるブロッキング絶縁膜175、ブロッキング絶縁膜175上に備わっている第1〜第n層コントロールゲート電極パターン185a−185dを含む。また、最下位及び最上位層間絶縁膜上に電荷トラップレイヤーのないGSL及びSSLゲートを含む。 (もっと読む)


【課題】安価なメモリデバイスを提供する。
【解決手段】1F当り少なくとも1ビットを記憶するよう構成されたメモリセルのアレイは、アレイの最小ピッチの半分に等しい距離で離間した電子メモリ機能を与える実質的に縦型の構造を含む。電子メモリ機能を与える構造は、ゲート当り1ビットを超えて記憶するよう構成されている。また、アレイは、実質的に縦型の構造を含むメモリセルに対する電気接点も含む。セルは、第1のソース/ドレイン領域に隣接したゲート絶縁物にトラップされた多数の電荷レベルの1つを有するようプログラムすることができる。これにより、チャネル領域は第1のしきい値電圧領域と第2のしきい値電圧領域とを有し、プログラムされたセルが低減されたドレインソース電流で動作する。 (もっと読む)


【課題】選択消去が可能な不揮発性半導体記憶装置を提供する。
【解決手段】メモリ部と制御部とを備える不揮発性半導体記憶装置を提供する。メモリ部は、互いに電気的に分離された第1、第2第半導体層に形成された第1、第2メモリストリングMCS1、MCS2と、第1、第2半導体層に接続された第1、第2配線W11、W12と、を有する。第1、第2メモリストリングは、複数のメモリセルを有する第1、第2メモリセル群と、第1、第2選択ゲートと、を有する。第1メモリセル群の選択セルトランジスタCL1を選択的に消去する際に、制御部は、第1配線に高電圧Vppを、選択セルトランジスタの制御ゲートに0Vを、選択セルトランジスタ以外の第1メモリストリングの非選択セルの制御ゲート、及び、第1選択ゲートに中間電圧Vmを、第2配線に中間電圧以下の低電圧Vccまたは0Vを印加する。 (もっと読む)


【課題】高密度、且つ工程マージンの確保された3次元メモリセルアレイを含む半導体メモリ素子を提供する。
【解決手段】平坦な基板と、基板に対して垂直に形成され且つ各々複数の貯蔵セルを含む複数のメモリストリングからなるメモリストリングアレイと水平方向に互いに重畳した複数のワードラインを含み、ワードラインは各々基板に平行で且つメモリストリングに接続された第1部分及び第1部分から延伸され基板に対して上方に傾斜する第2部分を含み、メモリストリングアレイは複数のワードラインの各々の第1部分の中間部分に配置され、ワードラインの各々に接続されて各々対応する貯蔵セルを形成し、複数のワードラインの第1、第2グループは各々、メモリストリングアレイの第1、第2の側方に配置された第1、第2導電ラインのグループの各々と電気的に接続される。 (もっと読む)


【課題】選択ゲート電極を低抵抗化し、半導体ピラーを選択する選択ゲートトランジスタの応答特性が良好な不揮発性半導体記憶装置及びその製造方法を提供する。
【解決手段】第1方向に交互に積層された複数の電極膜WLと複数の電極間絶縁膜14とを有する積層構造体MLと、前記第1方向において積層構造体MLに積層された選択ゲート電極SGと、積層構造体MLと選択ゲート電極SGとを前記第1方向に貫通する半導体ピラーSPと、電極膜WLのそれぞれと半導体ピラーSPとの交差部に設けられた記憶部と、半導体ピラーSPと選択ゲート電極SGとの間に設けられた選択ゲート絶縁膜SGIと、を備えた不揮発性半導体記憶装置が提供される。選択ゲート電極SGは、選択ゲート電極SGの前記第1方向に対して垂直な面上に設けられた第1シリサイド層51を有する。 (もっと読む)


【課題】選択トランジスタの閾値が安定した不揮発性半導体記憶装置及びその製造方法を提供する。
【解決手段】不揮発性半導体記憶装置1において、シリコン基板11に複数本のSTI17を形成して、シリコン基板11の上層部分を複数本のアクティブエリアAAに区画する。また、アクティブエリアAA上にトンネル絶縁膜14及び電荷蓄積膜15を設け、STI17を覆うようにブロック絶縁膜18を設け、その上にワード電極WL及び選択ゲート電極SGを設ける。そして、STI17の上面17aにおける選択ゲート電極SGの直下域を、ワード電極WLの直下域よりも上方に位置させることにより、アクティブエリアAAの角部と選択ゲート電極SGとの間の最短距離を、アクティブエリアAAの角部とワード電極WLとの間の最短距離よりも長くする。 (もっと読む)


41 - 60 / 243