説明

Fターム[5J081EE03]の内容

LC分布定数、CR発振器 (9,854) | 周波数決定素子 (1,325) | 集中定数 (802) |  (374)

Fターム[5J081EE03]に分類される特許

101 - 120 / 374


【課題】ウイーンブリッジ発振回路の自動利得制御回路を、低コストで実現する。
【解決手段】ウイーンブリッジ発振回路を構成するオペアンプの出力を、抵抗3により電流に変換してNPN型バイポーラトランジスタ1のベースに入力し、NPN型バイポーラトランジスタ1のコレクタとエミッタ間の抵抗値を増減することにより、抵抗2と抵抗4とNPN型バイポーラトランジスタ1による合成抵抗を増減し、オペアンプの利得を増減する。 (もっと読む)


【課題】高周波発振であっても安定した発振を行なえる。
【解決手段】発振回路1は、圧電振動子を所定の周波数で励振させる発振回路部を備え、発振回路部の等価回路ECは、負性抵抗RLと容量性リアクタンスCLが直接接続された直列モデルで構成されている。発振回路部の一方の端子ECAにコイルLSの一方の端子が直列接続され、発振回路部の他方の端子ECBとコイルLSの他方の端子との間に抵抗RPが並列接続されている。コイルLSの他方の端子と抵抗RPの一方の端子との接続点が、圧電振動子との接続を行う一方の圧電振動子接続用端子Aとされ、抵抗RPの他方の端子と発振回路部の他方の端子ECBとの接続点が、圧電振動子との接続を行う他方の圧電振動子接続用端子Bとされている。また、抵抗RPの絶対値は、負性抵抗RLの絶対値よりも大きい。 (もっと読む)


【課題】チャージポンプを用いずに、出力周波数の精度を高くすることのできる自動調整発振器を提供する。
【解決手段】発振器10は、発振回路11、第1電圧供給回路13、第2電圧供給回路14及び調整値生成回路16を備えている。第1電圧供給回路13は、基準時間で第1電圧V1が基準電圧Vrefに到達するような時定数となる抵抗値の抵抗器R1とキャパシタン
スのキャパシタC1とを備える。第2電圧供給回路14は、発振回路11の周波数に応じたパルス信号S1,S2によってスイッチングを行なう第1及び第2スイッチング手段SW1,SW2によって第2電圧V2を上昇させる。調整値生成回路16は、第2電圧V2が第1電圧V1よりも先に基準電圧Vrefになった場合には、周波数を低くする調整値を
発振回路11に供給し、第2電圧V2が第1電圧V1よりも遅れて基準電圧Vrefになっ
た場合には、周波数を高くする調整値を発振回路11に供給する。 (もっと読む)


【課題】高周波動作において、互いに容量が異なる複数のコンデンサの組み合わせを切り替えて電圧制御発振器の発振周波数帯域を切り替える際に、全ての発振周波数帯域同士を重なり合わせることが可能なPLL回路を提供することを目的とする。
【解決手段】互いに容量が異なる複数のコンデンサ51−1〜51−nの組み合わせを切り替えることにより発振周波数帯域を切り替える電圧制御発振器2を備えるPLL回路1において、電圧制御発振器2が高周波動作しているとき、容量が比較的大きなコンデンサ52−4又はコンデンサ52−5が選択されなくなる場合、補正用のコンデンサ5−1又はコンデンサ5−2を選択して電圧制御発振器2の全体の容量を大きくする。 (もっと読む)


【解決手段】(例えばFM受信機中の)VCOは、LC共振タンクを含む。LC共振タンクは、粗同調キャパシタバンクおよび微同調キャパシタバンクを含む。粗同調キャパシタバンクは複数のデジタル制御粗同調キャパシタエレメントを含み、アクティブな際に各々は第1キャパシタンス値を供給する。微同調キャパシタバンクは複数のデジタル制御微同調キャパシタエレメントを含み、アクティブな際に各々は第2キャパシタンス値を供給する。キャパシタミスマッチの現実的な問題に対処するため、VCOチューニング範囲の全体にわたるキャパシタンスオーバーラップが、微キャパシタバンクのデジタル制御微同調キャパシタエレメントの全てがアクティブな場合に、微キャパシタバンクのキャパシタンス値が第1キャパシタンス値より大きくなるように第1及び第2キャパシタンス値を選択することによって生成される。 (もっと読む)


【課題】粗調整用と微調整用のコンデンサを切り替えて発振回路の発振周波数を調整する際に、粗調整区間に生じるサイクルスリップに起因して発振周波数可変範囲が狭くなるのを回避可能なデジタルPLL回路及び半導体集積回路を提供することである。
【解決手段】インダクタンス素子に並列接続される容量素子の数を変えて発振周波数が制御される発振回路4と、基準クロック及びその遅延クロックと発振回路出力とをデジタル位相比較し、その比較結果に基づいて容量素子の並列接続数を制御し、発振回路出力の位相を基準クロック位相に近づける制御をする位相比較部6とを具備し、容量素子は、インダクタンス素子に並列接続可能な所定容量の粗調整用コンデンサ43と、これに並列接続可能で粗調整用コンデンサの1/n容量を有し、粗調整時に所定数の微調整用コンデンサが1つの粗調整用として制御される複数の微調整用コンデンサ44を備える。 (もっと読む)


【課題】電圧制御発振器のための補償回路を提供する。
【解決手段】電圧制御発振器(VCO)の電圧を制御するために使用され得る回路は、第1の比較器、第2の比較器、アキュムレータ、及び出力装置を備え得る。第1の比較器は、制御電圧が高電位側しきい値電圧より高い場合に第1のパルス信号を出力する。第2の比較器は、制御電圧が低電位側しきい値電圧より低い場合に第2のパルス信号を出力する。アキュムレータは、もし第1のパルス信号が受信されるならばスイッチ制御信号の値を増加させ、もし第2のパルス信号が受信されるならばスイッチ制御信号の値を減少させる。出力装置は、スイッチ制御信号の値に応じてVCOの制御電圧を補償する補償電圧を生成する。 (もっと読む)


【課題】LC型発振器において、高調波歪みによる位相雑音の劣化が小さく、かつ発振振幅の増大化を図り、これにより良好な低位相雑音特性を有する発振器及びそれを用いた通信システムを提供する。
【解決手段】トランジスタからなる少なくとも1つ以上の電圧-電流変換部と、1対の容量性素子と誘導性素子からなるLCタンクを2つ有している共振器とを具備して成り、前記の電圧-電流変換部の出力端子は、前記の共振器に接続され電流-電圧変換されたのちに、前記電圧-電流変換部の入力端子に接続されることにより、帰還ループが構成されて成り、前記共振器を構成している2つのLCタンクを構成する誘導性素子が相互誘導結合されており、前記相互結合係数がおおよそ-0.6であることを特徴とする。 (もっと読む)


【課題】発振周波数が温度によって変化する場合に、発振周波数の可変範囲を狭くすることなく発振周波数を所望の値に保持することができる電圧制御発振器、並びにそれを用いたPLL回路、FLL回路、及び無線通信機器の提供。
【解決手段】可変容量回路120を構成する可変容量素子121,122の接続点Yには、制御電圧Vtが印加される。容量スイッチ回路130を構成するスイッチング素子132には、制御信号Fselが印加される。インダクタ回路110を構成するインダクタ111,112の接続点Xには、制御部170によって電源電圧Vddが印加される。この電源電圧Vddの電圧値は、局部発振信号の発振周波数が温度変化に対して一定となるように制御される。 (もっと読む)


【課題】 位相雑音特性の良好な電圧制御発振器、並びにそれを用いた無線通信システム及び位相同期回路を提供することを目的とする。
【解決手段】
電圧制御発振器10は、共振器Resと、共振器Resに入力側が接続された増幅器AMP1と、増幅器AMP1の出力側と共振器Resとの間に接続されたキャパシタC1aと、増幅器AMP1の入力側と出力側の間に、互いに直列になるように接続されたキャパシタC1bとインダクタL1を備える。さらに、共振器Resに入力側が接続された増幅器AMP2と、増幅器AMP2の出力側と共振器Resとの間に接続されたキャパシタC2aと、増幅器AMP2の入力側と出力側の間に、互いに直列になるように接続されたキャパシタC2bとインダクタL2とを備える。 (もっと読む)


【課題】 信号振幅が大きい高調波信号を提供することができる発振器を提供する。
【解決手段】 一導電型又は逆導電型の第1のMOSトランジスタ20と、第1のMOSトランジスタ20のドレイン端子に接続された負荷素子30と、第1のMOSトランジスタ20のソース端子に接続され、高調波信号を出力する基本発振器40とを備え、第1のMOSトランジスタ20のドレイン端子から、基本発振器40から出力される高調波信号の増幅信号を出力することを特徴とする発振回路。 (もっと読む)


【解決手段】低電圧源で動作可能な変圧器に基づいたCMOS発振器を提供するための技術である。LCタンクは、トランジスタペアのドレインに設けられ、LCタンクのインダクタンスは、トランジスタペアのゲート間のインダクタンスに相互磁気結合される。分離相補型トランジスタペアはLCタンクにも結合される。典型的な実施形態によって、タンク間の3方向結合、トランジスタペアのゲート間のインダクタンス、及び相補型トランジスタペアのゲート間のインダクタンスだけでなくトランジスタペアのゲートにLCタンクが更に供給される。 (もっと読む)


【課題】発振器の位相雑音を低減し、位相同期ループの消費電力および位相雑音を低減する。
【解決手段】発振器は、共振回路の容量値に応じて発振周波数が可変する構成であって、外部から入力する外部クロックと設定データに応じて、オーバーフロー信号を間欠的に出力するアキュムレータ11と、オーバーフロー信号の間欠入力に応じてオン・オフするスイッチ12と、スイッチ12を介して共振回路に接続される固定容量値を有する容量素子C2とを備え、設定データに応じて間欠的に出力されるオーバーフロー信号の入力によりスイッチ12がオンとなるオン時間における発振周波数と、オーバーフロー信号が入力されないときにスイッチ12がオフとなるオフ時間における発振周波数との間で、オン時間とオフ時間の時間割合に応じた平均発振周波数を可変させる。 (もっと読む)


【課題】LCの並列共振による電圧制御発振器を構成するための可変インダクタであって、小型かつQ値の劣化を抑制した、複数周波数発振可能な可変インダクタを提供すること。
【解決手段】可変インダクタ100は、線対称軸Y−Y’を有し、可変インダクタ100が備える複数の円弧が共有する中心点Zが1つ存在する。可変インダクタ100は、点Zを中心点とした第1の円周上の円弧で構成された、Y−Y’に関して線対称な第1のインダクタ部Ind1と、点Zを中心点とした第2の円周上の円弧で構成された、Y−Y’に関して線対称な第2のインダクタ部Ind2とを備える。Ind1は、端子D’から端子D’とY−Y’に関して線対称な端子D’’まで延在する。Ind2は、端子E’から第端子E’とY−Y’に関して線対称な端子E’’まで延在する。第1の円周の半径r1は、第2の円周の半径r2よりも短い。 (もっと読む)


【課題】LCの並列共振による電圧制御発振器を構成するための可変インダクタであって、小型かつQ値の劣化を抑制した、複数周波数発振可能な可変インダクタを提供すること。
【解決手段】可変インダクタ100は、線対称軸Y−Y’を有し、Y−Y’上の点Bを通るY−Y’に関して線対称なインダクタ部Ind1及びInd2を備える。インダクタ部Ind2は、点B以外でインダクタ部Ind1と交わらず、インダクタ部Ind1及びInd2は共に曲線のみで構成される。インダクタ部Ind1の線路長はInd2の線路長よりも短い。Ind1は、Y−Y’上の点Z1を中心点とした円周上の円弧で構成され、端子D’から点Bを通って端子D’とY−Y’に関して線対称な端子D’’まで延在する。Ind2は、Y−Y’上の点Z2を中心点とした円周上の円弧で構成され端子E’から点Bを通って端子E’とY−Y’に関して線対称な端子E’’まで延在する。 (もっと読む)


【課題】LCの並列共振による電圧制御発振器を構成するための可変インダクタであって、小型かつQ値の劣化を抑制した可変インダクタを提供すること。
【解決手段】可変インダクタ100は、線対称軸Y−Y’を有し、円弧ABCと、円弧ABCの端子Aに接続された線路AD’及びAE’と、円弧ABCの端子Cに接続された線路CD’’及びCE’’とを備える。端子CとAはY−Y’に関して線対称、線路CD’’及びCE’’はそれぞれ線路AD’及びAE’と線対称である。円弧ABC、線路AD’および線路CD’’はインダクタ部Ind1を、円弧ABC、線路AE’および線路CE’’はインダクタ部Ind2を構成する。円弧ABCはY−Y’上の点Zを中心点し、線路AD’およびCD’’は、それぞれY−Y’上の点ZDと中心点とした円弧であり、線路AE’およびCE’’は、それぞれY−Y’上の点ZEと中心点とした円弧である。 (もっと読む)


【課題】製造バラツキ等による、S/N比の劣化が発生すると、出力信号の品質が劣化する可能性がある
【解決手段】本発明は、振幅制御値に応じて動作状態となる個数が変化する複数の第1電流源と、前記複数の第1電流源から出力されるバイアス電流値の合計値に応じて振幅が制御される出力信号を生成する信号生成回路と、振幅設定値に応じて動作状態となる個数が変化する複数の第2電流源と、前記複数の第2電流源から出力される振幅設定電流の合計値と前記出力信号の振幅に応じて生成される振幅検出電流との差に基づき振幅検出信号を出力する振幅検出回路と、前記振幅検出信号に基づき前記振幅制御値を変更する制御回路と、を有する発振回路である。 (もっと読む)


【課題】 基準周波数を生成する発振回路の発振周波数の変化を抑制可能な基準周波数制御回路を提供する。
【解決手段】 入力信号のレベルに応じた周波数で発振する発振回路からの発振信号が入力され、前記発振信号の周波数に応じた出力電圧を出力する周波数電圧変換回路と、前記出力電圧が所定レベルとなるよう前記入力信号のレベルを制御する制御回路と、を備えることを特徴とする基準周波数制御回路。 (もっと読む)


【課題】温度変動に対して一定の出力電圧振幅を確保するとともに、消費電力を低く抑えた低消費電力な発振器を提供する。
【解決手段】圧電振動子10と、圧電振動子10を発振させ発振信号22を出力する発振回路20と、発振信号aを入力するバッファー回路30と、バッファー回路30の出力信号bを出力するNchトランジスターN1とPchトランジスターP1とを含むプッシュプル型出力回路40と、NchトランジスターN1のゲート端子に接続されたNchカレントミラー回路50と、PchトランジスターP1のゲート端子に接続されたPchカレントミラー回路60とを含み、第1のカレントミラー回路がNchトランジスターN1の温度特性を補償し、第2のカレントミラー回路がPchトランジスターP1の温度特性を補償することによって、プッシュプル型出力回路40が持つ温度特性をキャンセルさせ、温度変動によらずほぼ一定の電圧振幅を出力する。 (もっと読む)


【課題】位相雑音を良好にする。
【解決手段】共振回路11として、第1のトランジスタ2aのコレクタにそれぞれ一端が接続された共振周波数f1の第1の直列共振器5aおよび共振周波数f2(f2≠f1)の第2の直列共振器8aと、第2のトランジスタ2bのコレクタにそれぞれ一端が接続された共振周波数f1の第3の直列共振器5bおよび共振周波数f2の第4の直列共振器8bを用い、第1の直列共振器5aの他端と第3の直列共振器5bの他端を互いに接続するか接地し、また第2の直列共振器8aの他端と第4の直列共振器8bの他端を互いに接続するか接地したものである。 (もっと読む)


101 - 120 / 374