説明

Fターム[5J500AC92]の内容

増幅器一般 (93,357) | 目的、効果 (9,357) | 回路の簡素化、小型軽量化 (745)

Fターム[5J500AC92]の下位に属するFターム

Fターム[5J500AC92]に分類される特許

121 - 140 / 661


【課題】消費電流と回路規模を削減しつつ、同相信号除去比と最大出力電圧を高めることができる増幅回路を提供する。
【解決手段】トランジスタM1、M2を有する入力差動対の後段に、入力差動対と同一極性を有するトランジスタM3、M4で構成される出力差動対が設けられている。トランジスタM1のソースはトランジスタM3のソースに接続され、トランジスタM2のソースはトランジスタM4のソースに接続され、トランジスタM1のドレインはトランジスタM3のゲートに接続され、トランジスタM2のドレインはトランジスタM4のゲートに接続されている。 (もっと読む)


【課題】バースト動作と連続動作に対応しつつ出力電力が低くても高効率かつ回路サイズが小型な高周波増幅装置を得る。
【解決手段】本装置に入力されるRF信号の包絡線信号とバースト信号を切り替える切替装置5と、切替装置5からの包絡線信号、バースト信号のいずれかに基づいて、パルス幅変調波を生成するパルス幅変調器1と、パルス幅変調波を増幅するスイッチングアンプ2と、スイッチングアンプ2の出力信号の低域を通過させる低域通過型フィルタ3と、入力端子4a、出力端子4b及び電源端子を有し、低域通過型フィルタ3からの出力を電源バイアスとして電源端子から入力し、入力端子4aに入力されたRF信号を増幅して、出力端子4bから出力するRF増幅器4とを設ける。 (もっと読む)


【課題】複数のバンドグループの周波数を周波数ホッピングする無線通信システムにおいて、低消費電力なローカル周波数切替回路を提供する。
【解決手段】それぞれ異なる周波数のローカル周波数信号がゲートに接続されソースが電流源に接続された複数の入力トランジスタと、複数の入力トランジスタに対して共通に設けられた出力端子と、出力端子に接続された負荷回路と、を備え、複数の入力トランジスタのドレインと出力端子は、それぞれ、周波数バンドグループを選択する第1のスイッチトランジスタと、選択された前記バンドグループの中で周波数ホッピングをする周波数を選択する第2のスイッチトランジスタと、を介して接続され、複数の入力トランジスタにそれぞれ入力されたローカル周波数信号のうち、第1及び第2のスイッチトランジスタにより選択されたローカル周波数信号を出力端子から出力するように構成されている。 (もっと読む)


【課題】バイアス回路を組み込んだ通信機器や電子機器の小型化を促進させるため、1つのチップにて構成することができるバイアス回路を提供する。
【解決手段】RFチョークとバイパスコンデンサとを有するバイアス回路において、少なくとも下面もしくはその内部にグランド電極40が形成された誘電体基板30と、前記誘電体基板30の表面に形成された入力端子32及び出力端子34と、前記誘電体基板30内もしくは表面に形成され、一端が前記入力端子32に接続され、且つ、他端が前記出力端子34に接続され、前記RFチョークを形成するRFチョーク形成電極36と、前記誘電体基板30内に、前記グランド電極40に対向して形成され、且つ、一端が前記出力端子34に接続され、前記バイパスコンデンサを形成するためのコンデンサ形成電極38とを有する。 (もっと読む)


【課題】直流電流信号にHART通信の信号が重畳された信号を絶縁する信号絶縁回路では、直流電流信号を絶縁する絶縁回路とは別にHART信号を絶縁する回路が必要であり、回路規模が大きくなるという課題があった。本発明は回路規模を小さくできる信号絶縁回路を提供することを目的にする。
【解決手段】直流電流信号をチョッパ41で重畳されたHART信号の最大周波数より高い交流に変換し、この交流をトランス42で絶縁して、前記HART信号の最大周波数より高い平滑特性を有する整流平滑部43でトランス42の2次側に誘起された交流を整流・平滑して、出力側に印加されたHART信号を入力側に通過させる出力部44を通して出力する。HART信号の絶縁回路が不要になる。 (もっと読む)


【課題】再帰フィルタ回路のエミッタフォロア回路の数を低減し、回路規模が小さい再帰型フィルタ回路を提供する。
【解決手段】バイポーラトランジスタ(Tr)101を流れる電流Iinとフィードバック電流Ifbとを加算して電流Iを生成するノードB、電流Iをテール電流とし、ゲインを変更する制御信号が入力されるバイポーラTr106及びバイポーラTr103を含む差動対100、バイポーラTr106に流れる電流を電圧に変換する抵抗素子105を含む可変ゲイン増幅部、変換後の電圧を増幅して出力信号を生成するバイポーラTr113を含む出力部115、可変容量素子104を含むハイパス部、ハイパス部から出力された信号をバッファリングする回路114、バッファリングされた信号を、可変容量素子109を介して周波数帯域制限するローパス部を含む移相部によって再帰型フィルタを構成する。 (もっと読む)


【課題】小規模、低消費電力にて信号電流を抽出する電流制御回路を実現する。
【解決手段】電流制御回路100は、電流源としてのフォトダイオードPD、準備回路102、制御回路104および除去回路106を含む。制御回路104は、準備期間において準備回路102に第1の電流を供給し、受信期間において除去回路106とフォトダイオードPDとを接続する経路に第2の電流を供給する。準備回路102は、準備期間において、電流源から供給される第1の電流に含まれる直流成分により充電される。除去回路106は、受信期間において、電流源から供給される第2の電流から直流成分を差し引くことにより、電流から交流成分(信号電流)を分離する。 (もっと読む)


【課題】略10GHz以上の準ミリ波帯、ミリ波帯以上で1つの電源を用いて安定的に動作する高周波増幅回路を提供する。
【解決手段】高周波トランジスタ101は、ゲート端子102側が入力端子105に接続され、ドレイン端子103側が出力端子106に接続されている。2つのソース端子104には、ランド107を介して抵抗111とコンデンサ112からなるセルフバイアス回路110が接続されている。抵抗111及びコンデンサ112の他端は、それぞれランド108a、108b及びスルーホール109a、109bを介して接地されている。ランド108(108a、108b)上における抵抗111及びコンデンサ112との接続点からスルーホール109(109a、109b)までの距離Dが好適に調整されている。 (もっと読む)


【課題】比較的簡易な構成で、定電圧駆動と定電流駆動を所望に応じて選択可能な電源回路を提供する。
【解決手段】演算増幅器1の出力端子とグランドとの間に第1及び第2の抵抗器31,32が直列接続されて設けられ、演算増幅器1の非反転入力端子には、所定の基準電圧が印加され、演算増幅器1の出力端子には、外部からの信号により動作制御可能に構成されてなるバッファアンプ2が接続され、バッファアンプ2の出力端子とグランドとの間には、MOSトランジスタ11と第3の抵抗器33が順に直列接続されて設けられ、これらの接続が、切替制御回路4、及び、第1乃至第4のアナログスイッチ21〜24により切り替えられることで、定電圧駆動と定電流駆動が選択可能となっている。 (もっと読む)


【課題】回路規模の小さい差動増幅回路を提供する。
【解決手段】差分電圧(Vinp−Vinn)が所定電圧よりも高いと、PMOSトランジスタ4がオンする。この時、電流源12は電流源11に並列接続され、電流源12は差動増幅回路10に駆動電流を供給する。つまり、電流源11だけでなくて電流源11〜12が、差動増幅回路10に合計電流(I11+I12)を駆動電流として供給する。よって、出力電圧Voutのスルーレートは大きくなる。また、出力電圧Voutのスルーレート制御のために、2つのPMOSトランジスタ及び電流源12が必要になるだけであるので、差動増幅回路10の回路規模が小さい。 (もっと読む)


【課題】利得制御信号の分配配線を簡素化し、回路の高周波化・広帯域化を実現し、負方向の利得可変幅を増大させる。
【解決手段】利得可変回路は、入力信号Inを増幅する可変利得増幅器(VGA)1と、VGA1の出力信号Out1を増幅する固定利得増幅器(Amp)2と、Amp2の出力信号Out2の振幅を検出して、検出した振幅と予め設定された振幅設定値とが等しくなるようにVGA1の利得を制御する自動利得調整回路(AGC)3とを備える。VGA1は、ギルバートセル型の可変利得増幅器である。 (もっと読む)


【課題】アナログ信号の振幅を検出する回路と比較して単純化した回路において、正確な音声信号レベルの検出を行うこと
【解決手段】本発明にかかる音声出力回路10は、入力されたデジタル音声信号をアナログ音声信号へ変換するデジタルアナログ変換器12を備えている。さらに、変換されたアナログ音声信号の電力を増幅するアンプ13を備えている。さらに、デジタルアナログ変換器12へ入力されるデジタル音声信号の振幅を検出する振幅検出部14と、振幅検出部14により検出された振幅に応じた電源電圧をアンプ13へ供給する電圧可変電源部15と、を備えるものである。 (もっと読む)


【課題】容量素子の値をより小さくして、チップサイズの増大を抑制する。
【解決手段】差動対(NMOSトランジスタMN1、MN2)で構成される入力段回路と、差動対のそれぞれ負荷となる2つのカレントミラー回路(PMOSトランジスタMP1、MP2とPMOSトランジスタMP3、MP4)と、少なくとも一方のカレントミラー回路で駆動されるソース接地の出力トランジスタ(NMOSトランジスタMN5a)と、出力トランジスタのドレイン・ゲート間に接続され、抵抗素子(R1)と容量素子(C1)との直列接続からなる位相補償回路と、を備え、出力トランジスタ(NMOSトランジスタMN5a)は、入力段回路およびカレントミラー回路を構成するトランジスタよりもサイズが大きい。 (もっと読む)



【課題】小規模の回路により入力電力に適した歪補償係数更新処理を行うことができる無線装置、歪補償装置及び歪補償方法を提供すること。
【解決手段】電力増幅器に入力される入力信号の電力と、電力増幅器から出力される出力信号の電力との誤差を算出し、算出した誤差を入力信号の電力又は出力信号の電力に基づいて正規化し、正規化後の誤差を用いて、入力信号の電力に対応付けて所定の記憶部に記憶されている歪補償係数を更新する。 (もっと読む)


【課題】装置の小型化を実現すること。
【解決手段】電力増幅器は、入力される信号を増幅してアンテナへ出力する。検出部は、電力増幅器によってアンテナへ出力された信号である進行波信号と当該進行波信号の一部がアンテナから電力増幅器へ向けて反射された信号である反射波信号とを交互に検出する。調整部は、検出部によって検出された反射波信号の電圧が所定の閾値を超えた場合に、反射波信号に起因して電力増幅器の線形領域を外れた進行波信号の電力を電力増幅器の線形領域内に収まるまで調整する。 (もっと読む)


【課題】最低所要供給電圧が低く、小さいチップ領域を占め、電流消費が低く、供給電圧の変動に強いバンドギャップリファレンス回路を提供する。
【解決手段】電圧ジェネレータ(VG)と、供給回路(SC)と、バイアス要素(BB)および制御要素(CB)を含むバイアス回路(BC)とを、バンドギャップリファレンス回路は含む。供給回路(SC)の制御要素(CS)およびバイアス回路(BC)の制御要素(CB)のうちの一つは、擬似格子整合型高電子移動度トランジスタまたはヘテロ接合バイポーラトランジスタを含み、供給回路(SC)のバイアス要素(BS)およびバイアス回路(BC)のバイアス要素(BB)のうちの一つは、ロングゲート擬似格子整合型高電子移動度トランジスタまたは抵抗を含む。擬似構成整合型高電子移動度トランジスタおよびヘテロ接合バイポーラトランジスタは、GaAs BiFET技術プロセスを用いて製造される。 (もっと読む)


【課題】 少ない回路規模で位相特性を補償できる増幅器及び通信装置を提供する。
【解決手段】 正相入力信号を増幅して正相出力信号を生成し、逆相入力信号を増幅して逆相出力信号を生成する増幅器であって、正相入力信号を増幅して第1正相信号を生成し、逆相入力信号を増幅して第1逆相信号を生成する第1増幅回路と、正相入力信号を増幅して第2正相信号を生成し、逆相入力信号を増幅して第2逆相信号を生成する第1増幅部と、正相入力信号を増幅して第3正相信号を生成し、逆相入力信号を増幅して第3逆相信号を生成する第2増幅部を有する第2増幅回路と、を備え、正相出力信号が、第1正相信号と第2正相信号との和であり、逆相出力信号が第1逆相信号と第2逆相信号との和である、又は正相出力信号が、第1正相信号と第3逆相信号の和であり、逆相出力信号が第1逆相信号と第3正相信号との和であることを特徴とする増幅器を提供する。 (もっと読む)


【課題】 回路構成の簡素化と回路面積の低減とコストの削減とを図ることが可能な無線通信機器を提供する。
【解決手段】 無線送信回路は、送信出力を1−ポートRF出力あるいはハイバンド出力とローバンド出力との2−ポートRF出力にまとめたRFIC(1)と、マルチ通信方式及びマルチバンド送信に対応するための広帯域パワーアンプ(21)と、広帯域パワーアンプの出力を各送信バンドに対応した信号パスに出力するバンドスイッチ(24)と、各送信バンドにおいて広帯域パワーアンプの入力とRFICの出力との間でマッチングを取る第1のマッチング補正回路(22)及び各送信バンドにおいて広帯域パワーアンプの出力とバンドスイッチの入力との間でマッチングを取る第2のマッチング補正回路(23)とを含む送信部分(2)とを有する。 (もっと読む)


【課題】入力信号に対する増幅器の出力信号の利得特性を線形化するために必要な回路の面積を低減できる半導体集積回路装置及び送受信システムを提供する。
【解決手段】半導体集積回路装置は、切り替え可能な複数の第1の利得特性を有し、入力信号に対して前記第1の利得特性を切り替えて中間信号を生成し、第2の利得特性を有する回路に前記中間信号を出力する線形化回路を備え、前記線形化回路は、少なくとも1つの第1の整流素子を有し、前記入力信号を線形化する線形化器と、前記第1の整流素子と逆極性の複数の第2の整流素子と、制御信号に基づき前記複数の第2の整流素子のうち少なくとも1つを選択する第1の切り替え部とを有し、前記線形化器に並列に接続され、前記線形化器による前記入力信号の線形化を抑制する線形化抑制器とを備える。 (もっと読む)


121 - 140 / 661