説明

Fターム[4M104AA02]の内容

半導体の電極 (138,591) | 基板材料 (12,576) | Ge (393)

Fターム[4M104AA02]に分類される特許

161 - 180 / 393


【課題】従来よりも少ないマスク数で作製する薄膜トランジスタ及び表示装置の作製方法を提供する。
【解決手段】第1の導電膜と、絶縁膜と、半導体膜と、不純物半導体膜と、第2の導電膜とを積層し、この上に3段階の厚さを有するレジストマスクを形成し、第1のエッチングを行って薄膜積層体を形成し、該薄膜積層体に対してサイドエッチングを伴う第2のエッチングを行ってゲート電極層を形成し、その後レジストマスクを後退させて半導体層、ソース電極及びドレイン電極層を形成することで、薄膜トランジスタを作製する。3段階の厚さを有するレジストマスクは、例えば、4階調のフォトマスクにより形成する。 (もっと読む)


【課題】CMP(Chemical Mechanical Polishing)ストッパ膜を終点検出膜として利用しつつ、CMPによる平坦化精度を向上させる半導体装置及びその製造方法の提供。
【解決手段】ゲート電極3a上にはシリサイド層7aを形成するとともに、ゲート電極3b上にはシリサイド防止膜4bを形成し、半導体基板1上の第1の領域においては、シリサイド防止膜4bが露出するように、犠牲膜10、CMPストッパ膜9および層間絶縁膜8のCMPを行い、第2の領域においては、CMPストッパ膜9が露出するように、犠牲膜10のCMPを行うことで、第1の領域R1および第2の領域R2を平坦化する。 (もっと読む)


【課題】繊維体に貫通孔を空けることなく、プリプレグの内部に導電領域を形成することを課題とする。
【解決手段】シート状繊維体の両面に、該シート状繊維体の内部まで含浸した絶縁性樹脂層と、前記絶縁性樹脂層に囲まれる領域に設けられた貫通配線を有し、前記貫通配線は、前記シート状繊維体を挟んで前記絶縁性樹脂層の両面に導電性材料が露出し、該導電性材料は、前記シート状繊維体の内部まで含浸している配線基板及びその作製方法、並びに、さらに、絶縁層の表面にバンプが露出した集積回路チップとを有し、前記バンプが前記貫通配線と接触するように、前記集積回路チップが前記樹脂含浸繊維体複合基板に密接している半導体装置及びその作製方法に関する。 (もっと読む)


【課題】ソース・ドレイン領域のシリサイド化後に選択的エッチングを不要とする電界効果トランジスタ製造方法を提供する。
【解決手段】a)チャネル、ゲート及びハード・マスク118を含んでなる構造物を基板,誘電体層108の上に作るステップと、b)前記構造物とトランジスタの周囲領域を完全に覆う誘電体を形成するステップと、c)上記誘電体部分に、チャネルの側壁を露出させる二つの穴を形成するステップと、d)上記各穴の各壁部の上に第1の金属層132を蒸着するステップと、e)前記側壁をシリサイド化するステップと、f)前もってシリサイド化した部分に接してトランジスタのソース電極136とドレイン電極138を形成するように、第1の金属層の上に第2の金属層を蒸着するステップと、g)ハード・マスクに対しては阻止される、第2の金属層の化学機械研磨を行なうステップと、を有する製造方法。 (もっと読む)


【解決手段】 パターニングされた金属フィーチャの上方に誘電体エッチストップ層を選択的に形成する方法を開示する。実施形態には、当該方法に従って形成されたエッチストップ層をゲート電極の上方に設けているトランジスタが含まれる。本発明の特定の実施形態によると、ゲート電極の表面上に金属を選択的に形成して、当該金属をケイ化物またはゲルマニウム化物に変換する。他の実施形態によると、ゲート電極の表面上に選択的に形成された金属によって、ゲート電極の上方にシリコンまたはゲルマニウムのメサを触媒成長させる。ケイ化物、ゲルマニウム化物、シリコンメサ、またはゲルマニウムメサの少なくとも一部を酸化、窒化、または炭化して、ゲート電極の上方にのみ誘電体エッチストップ層を形成する。 (もっと読む)


【解決手段】 マイクロ電子デバイスを形成する方法および対応して形成される構造を説明する。当該方法は、基板のソース/ドレインコンタクト上に配設されている第1のコンタクト金属と、第1のコンタクト金属の上面に配設されている第2のコンタクト金属とを含む構造を形成する段階を備えるとしてよい。第2のコンタクト金属は、基板上に配設されている金属ゲートの上面に配設されているILDの内部に配設されている。 (もっと読む)


【課題】開口率の高い半導体装置又はその製造方法を提供する。また、消費電力の低い半導体装置又はその製造方法を提供する。
【解決手段】ゲート電極として機能する透光性を有する導電層と、該透光性を有する導電層上に形成されるゲート絶縁膜と、ゲート電極として機能する透光性を有する導電層上にゲート絶縁膜を介して半導体層と、半導体層に電気的に接続されたソース電極又はドレイン電極として機能する透光性を有する導電層とで構成されている。 (もっと読む)


【課題】簡単な工程で絶縁膜、半導体膜、導電膜等の膜パターンを有する基板を作製する方法を提供する。また、層間絶縁膜、平坦化膜、ゲート絶縁膜等の絶縁膜、配線、電極、端子等の導電膜、半導体膜等の半導体素子の各部位の膜を形成する方法を提供する。また、低コストで、スループットや歩留まりの高い半導体装置の作製方法を提供する。
【解決手段】ガリウムと亜鉛を含む液滴を吐出して、基板上に膜パターンを形成する。または、印刷法により、基板上にガリウムと亜鉛を含む材料を用いて膜パターンを形成する。 (もっと読む)


【課題】簡単化した集積機構を備えた二重仕事関数半導体デバイスおよびその製造方法を提供する。
【解決手段】二重仕事関数半導体デバイスは、第1実効仕事関数を有する第1ゲートスタック111を含む第1トランジスタと、第1実効仕事関数とは異なる第2実効仕事関数を有する第2ゲートスタック112を含む第2トランジスタとを備える。第1ゲートスタック111は、第1ゲート誘電体キャップ層104、ゲート誘電体ホスト層105、第1金属ゲート電極層106、バリア金属ゲート電極層107、第2ゲート誘電体キャップ層108、第2金属ゲート電極層109を含む。第2ゲートスタック112は、ゲート誘電体ホスト層105、第1金属ゲート電極層106、第2ゲート誘電体キャップ層108、第2金属ゲート電極層109を含む。第2金属ゲート電極層109は、第1金属ゲート電極層106と同じ金属組成からなる。 (もっと読む)


【課題】低温プロセスにて、基板上に無機粒子の分散液を用いた液相法により低抵抗な導電性無機膜を安定して製造する。
【解決手段】導電性無機膜1は、酸化処理により切断可能な化学結合により結合された分散剤30により表面が被覆された複数の無機粒子20と有機溶剤とを含む原料液を用いて、液相法により複数の無機粒子20を含む薄膜前駆体12を基板11上に成膜する工程(A)と、薄膜前駆体12に、100℃超、且つ、薄膜前駆体12中に含まれる有機成分のうち最も熱分解開始温度が高い有機成分の熱分解開始温度以下、且つ、基板11の耐熱温度以下の条件で酸化処理を施して、薄膜前駆体12中に含まれる無機粒子20の表面の化学結合を切断して分散剤30を表面から脱離させるとともに、薄膜前駆体12中に含まれる有機成分を分解して導電性無機膜1を形成する工程(B)を順次実施して製造されたものである。 (もっと読む)


【課題】外部ストレスによる亀裂などの破損による形状不良や特性不良などの半導体装置の不良を低減することを目的の一とする。よって、信頼性の高い半導体装置を提供することを目的の一とする。また、作製工程中においても上記不良を低減することで半導体装置の製造歩留まりを向上させることを目的の一とする。
【解決手段】一対の第1の耐衝撃層及び第2の耐衝撃層に挟持された半導体集積回路において、半導体集積回路と第2の耐衝撃層との間に衝撃拡散層を有する。外部ストレスに対する耐衝撃層と、その衝撃を拡散する衝撃拡散層とを設けることで、半導体集積回路の単位面積あたりに加えられる力を軽減し、半導体集積回路を保護する。衝撃拡散層は弾性率が低く、破断係数が高い方が好ましい。 (もっと読む)


電子デバイスは、第1の導電型を有するシリコンカーバイドのドリフト領域と、ドリフト領域の上に設けられたショットキーコンタクトと、ショットキーコンタクトに隣接するドリフト領域の表面に設けられた複数の接合型バリアショットキー(JBS)領域とを備える。JBS領域は、第1の導電型と反対の第2の導電型を有すると共に、JBS領域のうちの隣接する領域の間に第1の隙間を有する。このデバイスは、更に第2の導電型を有する複数のサージ保護サブ領域を備え、これらサージ保護サブ領域の各々は、第1の隙間よりも狭い、第2の隙間をサージ保護サブ領域のうちの隣接するサブ領域の間に有する。
(もっと読む)


【課題】金属ゲート電極を有する二重仕事関数半導体デバイスの製造方法を提供する。
【解決手段】該製造方法は、第1領域101及び第2領域102を有する基板100を設けること、第1領域に第1半導体トランジスタ107を作製すること、第2領域に第2半導体トランジスタ108を作製すること、第1サーマルバジェットを第1半導体トランジスタに備わる少なくとも第1ゲート誘電体キャッピング層114aに作用し、第2サーマルバジェットを第2半導体トランジスタに備わる少なくとも第2ゲート誘電体キャッピング層114bに作用すること、を備える。 (もっと読む)


【課題】コンタクト構造物の形成方法及びこれを利用した半導体装置の製造方法を提供する。
【解決手段】コンタクト領域103を有する対象体100上に絶縁層106を形成した後、絶縁層106をエッチングしてコンタクト領域103を露出させる開口を形成する。露出されたコンタクト領域103上にシリコン及び酸素を含む物質膜を形成した後、シリコン及び酸素を含む物質膜上に金属膜を形成する。シリコン及び酸素を含有する物質膜と金属膜を反応させて、少なくともコンタクト領域103上に金属酸化物シリサイド膜121を形成した後、金属酸化物シリサイド膜121上の開口を埋める導電膜を形成する。コンタクト領域とコンタクトとの間に金属、シリコン、及び酸素が三成分系を成す金属酸化物シリサイド膜を均一に形成することができるため、改善された熱安定性及び電気的特性を有する。 (もっと読む)


ゲート電極(14、28)によって制御されるチャネル(20、34)によって接続される金属ショットキーのソース電極(10、24)、及びドレイン電極(12、26)を有する相補型p、及びnMOSFETトランジスタ(3、4)を製造する方法であって、p、及びnトランジスタの双方のための単一のシリサイドからソース電極、及びドレイン電極を製造することと、相補型nトランジスタ(4)をマスクして、シリサイドと、pトランジスタのチャネル(20)との間の界面(22)における周期表のII族、及びIII族からの第1の不純物(21)を偏析することと、相補型pトランジスタ(3)をマスクして、シリサイドと、nトランジスタのチャネル(34)との間の界面(36)における周期表のV族、及びVI族からの第2の不純物(35)を偏析することと、を有する。 (もっと読む)


【課題】高い反転層キャリア移動度を有するシングルメタルCMISFETを提供する。
【解決手段】半導体装置は、半導体基板と、半導体基板上に形成されたpチャネルMISトランジスタとnチャネルMISトランジスタとを具備し、pチャネルMISトランジスタとnチャネルMISトランジスタは、半導体基板上に形成されたゲート絶縁膜と、ゲート絶縁膜上に形成されたゲート電極層を夫々備え、pチャネルMISトランジスタとnチャネルMISトランジスタのゲート電極における、少なくともゲート絶縁膜と接する最下層は、TaとCを含む同一組成を有し、CとTaとの合計に対するTaのモル比(Ta/(Ta+C))が0.5より大であり、最下層は同一配向性を有することを特徴とする。 (もっと読む)


【課題】伝導不純物のエネルギー準位が動作温度に対応する熱励起エネルギーよりも深い位置にある半導体材料により形成した半導体素子に高密度の電流を流す。
【解決手段】この接合素子1では、半導体層2内に空乏層が形成されることにより、順方向に電圧が印加された際、電極層4に存在する電子は半導体層2に移動することができない。このため、半導体層3の正孔の大多数は半導体層2内の伝導電子と再結合によって消滅することなく、半導体層2に拡散しながら電極層4に到達する。これにより、抵抗値の影響を受けることなく正孔に対して良導体として作用することができ、SiやSiC半導体で形成された半導体素子と同等又はそれ以上の電流を流すことができる。 (もっと読む)


【課題】半導体と金属との界面において、接合する金属の実効仕事関数を最適化した半導体装置を提供することを可能にする。
【解決手段】半導体膜4aと、半導体膜上に形成された酸化膜6bと、酸化膜上に形成された金属膜12aとを備え、酸化膜がHf酸化膜或いはZr酸化膜であって、酸化膜に、V、Cr、Mn、Nb、Mo、Tc、W、Reから選ばれた少なくとも一つの元素が添加されている。 (もっと読む)


【課題】薄膜トランジスタのオン電流及びオフ電流に係る問題点を解決する。また、高速動作が可能な薄膜トランジスタを提供する。
【解決手段】ゲート絶縁層を介して、少なくとも一部がゲート電極と重畳するように離間して設けられた、ソース領域及びドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層と、ゲート絶縁層上で、ゲート電極及び一導電型を付与する不純物元素が添加された一対の不純物半導体層と少なくとも一部が重畳し、チャネル長方向に離間して配設された一対の導電層と、ゲート絶縁層と一対の導電層に接し、該一対の導電層間に延在する非晶質半導体層と、を有する薄膜トランジスタである。 (もっと読む)


【課題】異なる誘電体材料を含む、デュアル仕事関数半導体デバイスの製造方法を提供する。
【解決手段】第1領域Iと第2領域IIとを有する基板5を用意し、(i)第1領域Iと第2領域IIを覆うようにホスト誘電体層1を形成し、(ii)第1領域Iと第2領域IIの上のホスト誘電体層1を覆うように第1誘電体キャップ層2を形成した後、(iii)第1領域Iの上の下位層1に対して選択的に、第1誘電体キャップ層1を除去して、第1領域Iの上の下位層1を露出させ、(iv)第1領域Iの上の下位層1と、第2領域IIの上の第1誘電体キャップ層2とを覆うようにHfベースの誘電体キャップ層3を形成し、(v)第1領域Iと第2領域IIの上のHfベースの誘電体キャップ層3を覆うように制御電極4を形成する。 (もっと読む)


161 - 180 / 393