説明

Fターム[5F140BH15]の内容

絶縁ゲート型電界効果トランジスタ (137,078) | ソース、ドレイン領域及びSD近傍領域 (10,828) | 不純物分布 (3,598) | 断面分布の形状、配置 (3,436) | 追加領域(エクステンション領域を含む) (3,054) | LDD(Lightly doped dorain−source) (1,105)

Fターム[5F140BH15]に分類される特許

221 - 240 / 1,105


【課題】 半導体ボディの上部表面に沿って設けられている非対称的絶縁ゲート電界効果トランジスタ(100U又は102U)は、該トランジスタボディ物質のチャンネルゾーン(244又は284)によって横方向に分離された第1及び第2ソース/ドレインゾーン(240及び242又は280及び282)を包含している。
【解決手段】 ゲート電極(262又は302)がチャンネルゾーン上方でゲート誘電体層(260又は300)の上側に位置している。該ボディ物質の横方向に隣接した物質よりも一層高度にドープした該ボディ物質のポケット部分(250又は290)が該S/Dゾーンの内のほぼ第1のもののみに沿って該チャンネルゾーン内に延在している。該ポケット部分の垂直ドーパント分布は、互いに離隔されている夫々の位置(PH−1乃至PH−3)において複数個の局所的最大(316−1乃至316−3)に到達すべく調節されている。該調節は、典型的に、該ポケット部分の垂直方向ドーパント分布が上部半導体表面近くで比較的平坦であるように実施される。その結果、該トランジスタのリーク電流は減少されている。 (もっと読む)


【課題】 絶縁ゲート電界効果トランジスタ(110,114又は122)のゲート誘電体層(500,566又は700)は、垂直濃度分布を有する窒素を含有している。
【解決手段】 該垂直濃度分布は、上側に位置しているゲート電極(502,568又は702)内のボロンが該ゲート誘電体層を介して下側のチャンネルゾーン(484,554又は684)内に著しく浸透することを防止し同時に該ゲート誘電体層から下側に存在する半導体ボディ内への窒素の移動を回避するために特別に調整されている。該チャンネルゾーン内の不所望のボロンから及び該半導体ボディにおける不所望の窒素から発生する場合がある損傷は実質的に回避される。 (もっと読む)


【課題】配線層に銅配線を使用する半導体装置において、半導体基板の裏面に付着した銅原子が半導体基板の裏面から内部へと拡散することを抑制し、半導体基板の主面に形成されているMISFETなどの半導体素子の特性劣化を抑制できる技術を提供する。
【解決手段】半導体基板1Sの主面に形成される銅拡散防止膜を銅拡散防止膜DCF1aとし、半導体基板1Sの裏面に形成される銅拡散防止膜を銅拡散防止膜DCF1bとする。本実施の形態1の特徴は、半導体基板1Sの裏面に銅拡散防止膜DCF1bを形成する点にある。このように、銅配線の形成工程の前に、半導体基板1Sの裏面に銅拡散防止膜DCF1bを形成することにより、半導体基板1Sの裏面から銅原子(銅化合物を含む)が拡散することを防止できる。 (もっと読む)


【課題】半導体装置の性能を向上させる。
【解決手段】半導体基板1に形成したnチャネル型MISFETQnのソース・ドレイン用のn型半導体領域7bおよびゲート電極GE1上と、pチャネル型MISFETQpのソース・ドレイン用のp型半導体領域8bおよびゲート電極GE2上とに、ニッケル白金シリサイドからなる金属シリサイド層13bをサリサイドプロセスで形成する。その後、半導体基板1全面上に引張応力膜TSL1を形成してから、pチャネル型MISFETQp上の引張応力膜TSL1をドライエッチングで除去し、半導体基板1全面上に圧縮応力膜CSL1を形成してからnチャネル型MISFETQn上の圧縮応力膜CSL1をドライエッチングで除去する。金属シリサイド層13bにおけるPt濃度は、表面が最も高く、表面から深い位置になるほど低くなっている。 (もっと読む)


【課題】 リーク電流の低減を実現しながらも従来に比べて更に素子サイズを縮小させることが可能な、高耐圧MOSトランジスタを実現する。
【解決手段】 P型ウェル10上に、チャネル領域chを隔てて、ドレイン領域12及びドレイン側ドリフト領域7を含むN型の第一不純物拡散領域と、ソース領域12及びそース側ドリフト領域8を含むN型の第二不純物拡散領域が形成されている。また、第一不純物拡散領域の一部上方、前記チャネル領域の上方、及び前記第二不純物拡散領域の一部上方にわたってゲート酸化膜6を介してゲート電極20が形成されている。ゲート電極20は、N型にドープされており、第一及び第二不純物拡散領域の上方に位置する部分の電極20bの不純物濃度が、前記チャネル領域の上方に位置する部分20aの不純物濃度よりも低濃度である。 (もっと読む)


【課題】ESD保護素子が集積された回路全体の製造コストを低減する。
【解決手段】ESD保護素子100は、nチャネルGGFET構造を有している。ESD保護素子100において、第1p+低抵抗領域41は、第1pウエル領域4の一部に、第1p++コンタクト領域5とその下の領域、n++ソース領域8とその下の領域、第1LDD領域6とその下の領域、第1ゲート絶縁膜12の下の領域、第2LDD領域7とその下の領域、およびn++ドレイン領域9の一部とその下の領域に設けられている。第1p+低抵抗領域41のn++ドレイン領域9側の端部から、第1ゲート電極13のn++ドレイン領域9側の端部までの第1エクステンション距離(LBP1)は、0〜0.3μmの範囲内にある。ESD保護素子100の第1p+低抵抗領域41は、高耐圧デバイスの低抵抗領域と同時に形成される。 (もっと読む)


【課題】直接トンネル電流が流れる程度に薄膜化されたゲート絶縁膜におけるゲート電極からのドーパント原子の基板への拡散を防止すると共に、ゲートリーク電流を低減できるようにする。
【解決手段】第1の素子形成領域51及び第2の素子形成領域52に区画された半導体基板11上に、酸化膜からなる第1のゲート絶縁膜13Aを形成する。次に、第1のゲート絶縁膜13Aの第2の素子形成領域52に含まれる部分を除去し、半導体基板11に対して酸窒化性雰囲気で熱処理を行なうことにより、第2の素子形成領域52上に膜厚が第1のゲート絶縁膜13Aよりも小さい酸窒化膜からなる第2のゲート絶縁膜15Bを形成する。次に、第1のゲート絶縁膜13B及び第2のゲート絶縁膜15Bを窒素プラズマに暴露することにより、窒素原子をさらに導入された第1のゲート絶縁膜13C及び第2のゲート絶縁膜15Cを形成する。 (もっと読む)


【課題】柱状部の密度が疎な領域でも基板の主面をエッチングすることなく、ゲート電極の加工を行って、トランジスタ特性を安定に保つ半導体装置および半導体装置の製造方法を得るという課題があった。
【解決手段】主面1aを有し、半導体材料からなる基板1と、基板1の主面1aに設けられ、主面1aに対して略垂直方向に伸長した形状を有する、前記半導体材料からなる柱状部2と、柱状部2の側面2cに形成された第1の絶縁膜6と、前記基板1の主面1aに形成され、第1の絶縁膜6の膜厚より少なくとも膜厚が厚い厚膜部を有する第2の絶縁膜16と、第1の絶縁膜6および第2の絶縁膜16の上に設けられ、前記柱状部2の側面2cから基板1の主面1aにかけて形成された導電層15と、を備える半導体装置を用いることにより、上記課題を解決できる。 (もっと読む)


【課題】実効酸化膜厚の極めて薄いゲート絶縁膜を有し、且つ、消費電力の少ない半導体装置を、高い歩留まりで製造することができる半導体装置の製造方法をする。
【解決手段】液体の酸化剤を用いてシリコン基板1の表面を雰囲気に露出させることなく酸化することにより、シリコン基板1の表面にシリコン酸化膜6を形成し、
シリコン酸化膜6の上にアルミニウム酸化膜7を形成し、
アルミニウム酸化膜7の上にランタン酸化膜8を形成し、
ランタン酸化膜8の上にハフニウムシリケイト膜9Aを形成し、
その後、窒素を導入して熱処理を行うことにより、ハフニウムシリケイト膜9Aを窒化させて窒化ハフニウムシリケイト膜9を形成し、
前記熱処理により、シリコン酸化膜6ないしランタン酸化膜8を、ランタンアルミニウムシリケイトとする。 (もっと読む)


【課題】高耐圧な半導体装置及びその製造方法を提供する。
【解決手段】半導体装置は、第1導電型の第1の半導体領域と、第1の半導体領域よりも第1導電型不純物濃度が低い第1導電型の第2の半導体領域とを有する半導体層と、第1の半導体領域上に設けられた第2導電型のソース領域と、第2の半導体領域上に設けられた第2導電型のドレイン領域と、ソース領域とドレイン領域との間の半導体層上に設けられた絶縁膜と、絶縁膜上に設けられたゲート電極と、ゲート電極とドレイン領域との間の半導体層の表層部に設けられてドレイン領域に接し、ドレイン領域よりも不純物濃度が低い第2導電型のドリフト領域と、を備えている。 (もっと読む)


【課題】半導体装置の実装時の特性値変動を従来よりも低減した、より高精度の特性を有する半導体装置を提供する。
【解決手段】特性値に影響の大きい対を形成したトランジスタ間の特性値変動、ここではK値の変動を等しくし、シフトを相殺する事でシフトを低減することが可能となる。希ガスのイオン注入などにより、MOSトランジスタ形成領域の結晶性を崩す。このことにより、対となったトランジスタ間でのシフトが同じになるため、結果的にパッケージング時の特性変化を低減することが可能となる。 (もっと読む)


【課題】ゲート絶縁膜内に金属原子を拡散させるための膜の除去を容易にする。
【解決手段】半導体装置の製造方法は、半導体基板上に下地膜を形成する工程と、下地膜上にゲート絶縁膜を形成する工程と、ゲート絶縁膜上に金属膜を形成する工程と、窒素ガス及び不活性ガスの少なくとも一方の雰囲気中で半導体基板、下地膜、ゲート絶縁膜及び金属膜を熱処理する工程と、ゲート絶縁膜上に残存する金属膜を除去する工程と、ゲート絶縁膜上に、ゲート電極膜を形成する工程とを備える。 (もっと読む)


【課題】ESD耐量の高い半導体装置を提供する。
【解決手段】半導体基板表面に設けられた半導体基板よりも不純物濃度が高いPW層24と、半導体基板表面にPW層24と接して設けられた半導体基板よりも不純物濃度が高いNW層23と、PW層24内の半導体基板表面に設けられたPW層24よりも不純物濃度が高いp+ベース層5と、NW層23内の半導体基板表面に設けられたNW層よりも不純物濃度が高いn+コレクタ2層と、p+ベース層5とn+コレクタ層2の間に位置しPW層24内の半導体基板表面に設けられたPW層24よりも不純物濃度が高いn+エミッタ層6と、n+コレクタ層2とPW層24の間にn+コレクタ層2と接して設けられたn+コレクタ層2より不純物濃度が低くNW層23より不純物濃度が高いn±層10を有する半導体装置とした。 (もっと読む)


【課題】コンタクト領域の欠損を抑制する技術を提供する。
【解決手段】半導体装置の製造方法は、基板上方に導電膜を形成し、導電膜上に補助パターンを形成し、導電膜及び補助パターンを覆うように金属膜を形成し、金属膜をエッチバックし、補助パターンの側面にサイドウォール膜を形成し、補助パターンを除去し、導電膜及びサイドウォール膜の一部を覆い、一部を露出させるレジストパターンを形成し、レジストパターンをマスクとしてエッチングによりサイドウォール膜の露出している部分を除去し、サイドウォール膜をマスクとして導電膜をエッチングして、ゲート電極及びゲート電極と導通するコンタクト領域を形成し、露出している部分が除去されることにより導電膜上に残存するサイドウォール膜の形状は、ゲート電極及びコンタクト領域の形状に対応し、補助パターンの形状は、コンタクト領域の形状に対応するサイドウォール膜の少なくとも三辺と接する。 (もっと読む)


【課題】ゲート電極とソース/ドレイン電極間で電気的短絡を起こし難いMISトランジスタを得る。
【解決手段】サイドウォール15を二重構造とする。バッファ層13は窒化酸化シリコンで形成され、バッファ層13の上に窒化シリコン層14が形成される。このサイドウォール15をマスクとしてシリサイド膜10を形成する。バッファ層13は窒化酸化シリコンのみならず、酸化シリコンで形成されてもよい。シリサイド膜はコバルトシリサイドでも、ニッケルシリサイドでもよい。窒化シリコン層14はバッファ層13よりも大きい応力を持つ。 (もっと読む)


【課題】従来の電界効果型トランジスタでは、ソース領域およびドレイン領域に形成する高濃度不純物のイオン注入工程によりアモルファス化される半導体基板表面が、低濃度不純物拡散領域と高濃度不純物拡散領域との境界部において、活性化熱処理により結晶欠陥を誘発し、電界効果型トランジスタの信頼性を著しく低下させる問題があった。
【解決手段】本発明の電界効果型トランジスタは、ソース領域およびドレイン領域を構成する部分の上部に緩衝膜を設けることで、高濃度不純物のイオン注入を行っても、この領域の半導体基板表面がアモルファス化することを防ぐことができる。これにより、低濃度不純物拡散領域と高濃度不純物拡散領域との境界部において、再結晶化による結晶欠陥の発生を防ぐことができる。 (もっと読む)


【課題】ゲートパルスストレスによる耐圧劣化およびしきい値電圧の変動を抑制できる半導体装置を提供する。
【解決手段】ゲート電極GEは、ソース領域およびドリフト領域DRに挟まれる領域上に絶縁層FOを介在して形成されている。フィールドプレートFPは、ゲート電極GEおよびドリフト領域DR上を延在し、かつゲート電極GEに電気的に接続されている。ダミー導電層DCは、フィールドプレートFPとドリフト領域DRとの間において絶縁層FO上に形成され、かつソース領域に電気的に接続されている。 (もっと読む)


【課題】本発明は、高性能でかつ閾値電圧の低い半導体装置とその製造方法を提供することを目的とする。
【解決手段】基板に形成され、NMOSトランジスタが形成されるNMOS形成領域とPMOSトランジスタが形成されるPMOS形成領域とを絶縁分離する素子分離領域と、該基板上に形成されたHigh−k材料からなるNMOSおよびPMOSのゲート絶縁膜と、該NMOSのゲート絶縁膜上に形成されたNMOSゲート電極と、該PMOSゲート絶縁膜上に形成された第1ニッケルシリサイド層と、該第1ニッケルシリサイド層上に形成され、該第1ニッケルシリサイド層よりも厚くかつ該第1ニッケルシリサイド層よりニッケル密度が大きい第2ニッケルシリサイド層と、を有するPMOSゲート電極と、該NMOSゲート電極および該PMOSゲート電極の側壁に形成されたサイドウォールスペーサとを備える。 (もっと読む)


1つの形式として、横型MOSFETは、ソース領域とドレイン領域との間に横方向に配されているアクティブゲートを含み、当該ドレイン領域は、単結晶半導体ボディの上面から単結晶半導体ボディの底面まで伸張し、横型MOSFETは、ドレイン領域の上に配されている非アクティブゲートをさらに含む。他の形式において、横型MOSFETは、ソース領域とドレイン領域との間に横方向に配されているゲートを含み、ドレイン領域は、単結晶半導体ボディの上面から単結晶半導体ボディの底面まで伸張し、ソース領域及びドレイン領域は第1の導電タイプであって、横型MOSFETは、ソース領域に接しておりかつソース領域の下方にある第2の導電タイプのヘビーボディ領域をさらに含み、ドレイン領域は、ゲートのエッジに近接しているライトドープドレイン(LDD)領域及び単結晶半導体ボディの上面から単結晶半導体ボディの底面まで伸張しているシンカーを含んでいる。
(もっと読む)


【課題】ゲート・ドレイン間容量、ゲート・ソース間容量を低減し、微細プロセスに混載しやすい電界効果トランジスタの半導体装置を提供する。
【解決手段】基板10に設けられたPウエル11と、Pウエル11に設けられたN+ソース13と、N+ドレイン12と、Pウエル11とN+ドレイン12の間に設けられた低濃度N型領域40と、領域40に設けられた絶縁層17と、N+ソース領域13と領域40との間に挟まれたPウエル11上にゲート絶縁層を介して設けられた制御電極と、制御電極と離隔して、絶縁層17上に設けられた補助電極18と、N+ソース13と接続された第1の主電極31と、N+ドレイン12と接続された第2の主電極32と、を備え、主電極31,32間で流れる主電流の方向を第1の方向と規定し、第1の方向と垂直な方向を第2の方向と規定した場合、絶縁層17の第2の方向に沿った幅が、主電極32に向かって細くなっている。 (もっと読む)


221 - 240 / 1,105