液晶ディスプレイ
【課題】液晶ディスプレイ、特にリンク部の抵抗バラツキを補償することができる構造の液晶ディスプレイを提供する。
【解決手段】液晶ディスプレイにおいて、ゲートライン、データライン、共通ライン別抵抗バラツキを減少させて信号歪曲を減らすことによって、装置の画質特性を向上させることができるという長所がある。そして、本発明は、簡単にリンク部でのコンタクト孔の個数又はコンタクト孔の大きさを調節することによって、抵抗バラツキを調節して設計自由度を増加させ、工程が簡単かつライン間の距離を確保することができるので、ラビング不良及びパターン不良を低減し、製造歩留まりを増加させるという長所もある。
【解決手段】液晶ディスプレイにおいて、ゲートライン、データライン、共通ライン別抵抗バラツキを減少させて信号歪曲を減らすことによって、装置の画質特性を向上させることができるという長所がある。そして、本発明は、簡単にリンク部でのコンタクト孔の個数又はコンタクト孔の大きさを調節することによって、抵抗バラツキを調節して設計自由度を増加させ、工程が簡単かつライン間の距離を確保することができるので、ラビング不良及びパターン不良を低減し、製造歩留まりを増加させるという長所もある。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は、液晶ディスプレイに関し、リンク部の抵抗バラツキを補償することができる構造の液晶ディスプレイに関する。
【背景技術】
【0002】
最近、液晶ディスプレイ(LCD)は、消費電力が低く、携帯性が良好な技術集約的かつ付加価値の高い次世代先端ディスプレイ素子として脚光を浴びている。
前記液晶ディスプレイは、薄膜トランジスタ(TFT)を備えるアレイ基板とカラーフィルター基板との間に液晶を注入して、この液晶の異方性に応じる光の屈折率差を利用して映像効果を得る非発光素子による画像表示装置のことを意味する。
【0003】
現在では、前記薄膜トランジスタと画素電極とが行列方式で配列されたアクティブマトリックス液晶ディスプレイ(AM−LCD)が解像度及び動映像実現能力に優れているので、最も注目されつつある。
【0004】
液晶ディスプレイは、液晶セルがマトリックス状に配列された液晶パネルとこの液晶パネルを駆動するための駆動回路とを備える。
液晶パネルには、ゲートラインとデータラインとが交差するように配列され、そのゲートラインとデータラインの交差により設けられる領域に液晶セルが位置する。
【0005】
この液晶パネルには、液晶セルそれぞれに電界を印加するための画素電極と共通電極が設けられる。前記画素電極それぞれは、スイッチング素子である薄膜トランジスタのソース及びドレイン端子を経由して、データラインのうちのいずれかに接続される。
【0006】
前記薄膜トランジスタのゲート端子は、画素電圧信号が1ライン分ずつの画素電極に印加されるようにするゲートラインのうちのいずれかに接続される。
【0007】
前記駆動回路は、ゲートラインを駆動するためのゲートドライバーと、データラインを駆動するためのデータドライバーと、共通電極を駆動するための共通電圧発生部とを備える。前記ゲートドライバーは、スキャン信号、すなわちゲート信号をゲートラインに順次供給して、液晶パネル上の液晶セルを1ライン分ずつ順次駆動する。データドライバーは、ゲートラインのうちのいずれかにゲート信号が供給されるごとに、データラインそれぞれにデータ電圧信号を供給する。共通電圧発生部は、共通電極に共通電圧信号を供給する。
【0008】
これにより、液晶ディスプレイは、液晶セル別にデータ電圧信号に応じて、画素電極と共通電極との間に印加される電界により光透過率を調節することによって、画像を表示する。
【0009】
前記駆動回路は、前記液晶パネルに設けられた電極パッドを介して画素領域に配置された該当信号ラインと電気的に接続して駆動信号を供給する。この時、前記電極パッドは、電極リンクを介して画素領域の該当信号ラインと電気的に接続する。
【0010】
このような液晶ディスプレイでは、高解像度の画像を実現するために、画素数が増加されて、配線の幅及び間隔が細かくなった。
これにより、電極パッドと画素領域の該当信号ラインとの間に接続される電極リンク部は、その位置に応じてゲートラインが互いに異なる長さを有するように設定されている。この結果、ゲートラインは、その長さ差に応じて抵抗バラツキを有するようになる。
【0011】
図1は、通常の液晶ディスプレイのゲートラインパッドを概略的に示した部分図であり、図2は、通常の液晶ディスプレイのゲートパッドリンクを拡大して示した平面図である。
【0012】
図1及び図2に示すように、ゲート駆動回路(図示せず)と接続されるゲートパッド112は、下部基板110のきわ領域に形成される。
【0013】
前記ゲートパッド112は、ゲート駆動回路ライン115からの駆動信号を、ゲートリンク100を介して画素領域114に配置されたゲートラインGL111に供給する。
【0014】
前記ゲートパッド112及びゲートリンク100を詳述すれば、図2に示すような構造を有する。前記ゲートリンク100は、基板110上に形成されたゲートライン111とこれに接続したゲートパッド112と、前記ゲートパッド112が形成された基板110上に積層され、パッド領域が露出されるようにゲートパッドホール120が形成されたゲート絶縁膜(図示せず)及び保護膜(図示せず)と、露出されたゲートパッド112に接触されるように塗布された透明電極パターン118とを備える。
そして、前記透明電極パターンは、前記ゲート駆動回路ライン115と前記ゲート絶縁膜及び保護膜を貫通して形成されたゲートリンクホール121を介して接続する。
【0015】
図2に示すように、ゲートライン111GL1、GL2、GL3、GL4、GL5は、位置に応じて互いに異なる長さを有することに対し、同じ幅及び厚さを有する。
これによって、ゲートライン111GL1、GL2、GL3、GL4、GL5にかかる抵抗は、その長さ差に応じて僅かながら差を有するようになる。
【0016】
特に、ゲートライン111GLの長さが短い部分Aと長さが長い部分Bとの間の抵抗差が大きく現れるようになる。このように、各ゲートライン111が長さに応じた抵抗バラツキを有することによって、ゲートパッド112に互いに異なる初期バイアス電圧がかかるようになることによって、画素領域114のゲートラインGLに印加されるゲート信号が歪曲されて画質が低下されるという問題がある。
【0017】
また、前記ゲート駆動回路ライン115に駆動信号を印加する際に、センター部からエッジ部に行くほど、抵抗が大きくなる抵抗バラツキが現れるという問題がある。
このような配線長さに応じた抵抗バラツキは、データ駆動回路ラインに接続されるデータパッドと画素領域のデータラインとの間に接続されるデータリンク部でも同様に発生する。
【0018】
前記データラインの長さに応じた抵抗バラツキもまた、画素領域のデータラインに印加されるデータ信号を歪曲させて、画質を低下させるという問題がある。
【0019】
また、前記データ駆動回路ラインに駆動信号を印加する際に、センター部からエッジ部に行く程、抵抗が大きくなる抵抗バラツキが現れるという問題がある。
【0020】
また、従来の横電界方式の液晶ディスプレイ(IPS LCD)では、パネルの外郭に共通電圧の印加部を形成する際に、ソース電極及びドレイン電極と透明電極パターンとのコンタクト数を同様に設計したが、このような構造は、共通電圧の印加部の中心から遠ざかるほど、抵抗成分が増加するようになって、パネル内の共通電圧を均一に維持することが不可能になることから、パネルの画質特性が低下するという問題がある。
【発明の概要】
【発明が解決しようとする課題】
【0021】
本発明は、リンク部の抵抗バラツキを解消して等電位を形成する液晶ディスプレイを提供することに第1の目的がある。
【0022】
また、本発明は、液晶パネルの外郭のリンク部において、ゲートライン同士の間の長さに応じる抵抗バラツキを解消して、等抵抗を形成する液晶ディスプレイを提供することに第2の目的がある。
【0023】
また、本発明は、液晶パネルの外郭のリンク部において、データライン同士の間の長さに応じる抵抗バラツキを解消して、略等抵抗を形成する液晶ディスプレイを提供することに第3の目的がある。
【0024】
また、本発明は、液晶パネルの外郭のリンク部において、共通ライン同士の間に等抵抗を維持することによって、パネル全体の共通電圧を均一に維持させ得る液晶ディスプレイを提供することに第4の目的がある。
【課題を解決するための手段】
【0025】
上記の第1の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域の信号ラインと該信号ラインに必要な信号を供給する回路ラインとが接続した液晶パネルにおいて、前記信号ラインと回路ラインとの接続面積は、少なくとも2つ以上の信号ラインで互いに異なることを特徴とする。
【0026】
上記の第2の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域のゲートラインと該ゲートラインに必要な信号を供給するゲート駆動回路ラインとを接続するためのリンク部を有する液晶パネルにおいて、前記ゲートラインとゲート駆動回路ラインとを接続させるための電極パターンが形成されており、前記ゲートラインと電極パターンのコンタクト孔と前記ゲート駆動回路ラインと電極パターンのコンタクト孔のうちの少なくともいずれかのコンタクト孔の個数が、ゲートライン又はゲート駆動回路ラインの位置に応じて互いに異なることを特徴とする。
【0027】
上記の第3の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域のデータラインと該データラインに必要な信号を供給するデータ駆動回路ラインとを接続するためのリンク部を有する液晶パネルにおいて、前記データラインとデータ駆動回路ラインとを接続させるための電極パターンが形成されており、前記データラインと電極パターンのコンタクト孔と前記データ駆動回路ラインと電極パターンのコンタクト孔のうちの少なくともいずれかのコンタクト孔の個数が、データライン又はデータ駆動回路ラインの位置に応じて互いに異なることを特徴とする。
【0028】
上記の第4の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域の共通ラインと該共通ラインに必要な信号を供給する共通信号供給ラインとを接続するためのリンク部を有する液晶パネルにおいて、前記共通ラインと共通信号供給ラインとを接続させるための電極パターンとのコンタクト孔の個数が、共通信号印加位置に応じて互いに異なることを特徴とする。
【発明の効果】
【0029】
本発明は、液晶ディスプレイにおいて、ゲートライン、データライン、共通ライン別抵抗バラツキを減少させて信号歪曲を減らすことによって、液晶ディスプレイの画質特性が向上されるという効果がある。
また、本発明は、リンク部でのコンタクト孔の個数を簡単に調節することによって、抵抗バラツキを調節して設計自由度を増加させ、かつ工程が簡単でライン間距離を確保することができるので、ラビング不良及びパターン不良を低減し製造歩留まりを増加させるという他の効果がある。
【図面の簡単な説明】
【0030】
【図1】通常の液晶ディスプレイのゲートラインパッドを概略的に示した部分図である。
【図2】通常の液晶ディスプレイのゲートパッドリンクを拡大して示した平面図である。
【図3】本発明に係る第1の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図である。
【図4】図3に示されたA−A’の断面図である。
【図5】本発明に係る第2の実施形態であって、液晶ディスプレイにおいて等抵抗を有するデータリンク部を示した平面図である。
【図6】図5に示されたB−B’の断面図である。
【図7】本発明に係る第3の実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示した平面図である。
【図8】図7に示されたC−C’の断面図である。
【図9】本発明に係る第4の実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示した平面図である。
【図10】図9に示されたD−D’の断面図である。
【図11】本発明に係る第5の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図である。
【発明を実施するための形態】
【0031】
以下、添付した図面を参照しながら、本発明に係る液晶ディスプレイを多様な実施形態を挙げて詳細に説明する。
【0032】
図3は、本発明に係る第1の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図であり、図4は、図3に示されたA−A´の断面図である。
【0033】
図3及び図4に示すように、基板210上にゲートライン211GL1、GL2、GL3、GL4、GL5、GL6、GL7と前記ゲートライン211に延びてゲートパッド212が形成されており、ゲート駆動信号が印加されるゲート駆動回路ライン215が所定の間隔だけ離隔して形成されている。
【0034】
そして、前記ゲートパッド212及びゲート駆動回路ライン215上にゲート絶縁膜231及び保護膜232が形成されている。
【0035】
そして、前記ゲート絶縁膜231及び保護膜232には、ゲートパッド212を所定露出させるゲートパッドコンタクト孔220が形成されており、前記ゲート駆動回路ライン215の一部を露出させるゲートリンクコンタクト孔221が形成されている。
【0036】
そして、前記保護膜232上に形成された透明電極パターン218は、前記ゲートパッドコンタクト孔220と前記ゲートリンクコンタクト孔221との全面コンタクトにより、前記ゲートパッド212と前記ゲート駆動回路ライン215とを電気的に接続させる。
【0037】
この時、前記ゲート駆動回路ライン215から駆動信号が印加される時、前記駆動信号が印加されるセンター部の抵抗とエッジ部の抵抗が異なるようになるので、これを等抵抗にするために、前記ゲート駆動回路ライン215と透明電極パターン218との接触面積を異なるようにする。
【0038】
このために、前記ゲート駆動回路ライン215を所定露出させるゲートリンクコンタクト孔221の個数をゲート駆動回路ライン215の位置に応じて異なるようにすることによって、等抵抗を形成する。
【0039】
すなわち、前記ゲート駆動信号が印加されるゲート駆動回路ライン215のセンター部において、ゲートリンクコンタクト孔221の個数を最小にし、前記ゲート駆動回路ライン215のエッジ部に行くほど、前記ゲートリンクコンタクト孔221の個数を増やして、抵抗バラツキを最小化する。
【0040】
図示していないが、前記ゲートパッド212とゲート駆動回路ライン215とが互いに接続されるゲートリンク部200は、その位置に応じて前記ゲートラインが互いに異なる長さを有するように設定されているので、ゲートラインは、その長さ差に応じた抵抗バラツキを有するようになるので、これを等抵抗にするために、前記ゲートパッドコンタクト孔220の個数を異なるようにすることができる。
この時、ゲート駆動回路(図示せず)と接続されるゲートパッド212は、基板210のきわ領域に形成される。
【0041】
図5は、本発明に係る第2の実施形態であって、液晶ディスプレイにおいて等抵抗を有するデータリンク部を示した平面図であり、図6は、図5に示されたB−B’の断面図である。
【0042】
図5及び図6に示すように、基板310上にデータライン311DL1、DL2、DL3、DL4、DL5、DL6、DL7と前記データライン311に延びてデータパッド312が形成されており、データ駆動信号が印加されるデータ駆動回路ライン315が所定間隔だけ離隔して形成されている。
この時、図示していないが、前記基板310上には、ゲートパターンが形成され、前記ゲートパターン上にゲート絶縁膜が形成されている。
【0043】
また、前記ゲート絶縁膜331上にデータライン311及びデータパッド312が形成されるが、前記データライン311及びデータパッド312下には、アクティブパターン335が形成されている。
そして、前記データパッド312及びデータ駆動回路ライン315上に保護膜332が形成されている。
そして、前記保護膜332には、データパッド312及びアクティブパターン335を所定露出させるデータパッドコンタクト孔320が形成されており、前記データ駆動回路ライン315及びアクティブパターン335の一部を露出させるデータリンクコンタクト孔321が形成されている。
【0044】
前記保護膜332上に形成された透明電極パターン318は、前記データパッドコンタクト孔320と前記データリンクコンタクト孔321とのサイドコンタクトにより、前記データパッド312と前記データ駆動回路ライン315とを電気的に接続させる。
この時、前記データ駆動回路ライン315から駆動信号が印加される時、前記駆動信号が印加されるセンター部の抵抗とエッジ部の抵抗とが異なるようになるので、これを等抵抗にするために、前記データ駆動回路ライン315と透明電極パターン318とのサイド接触面積を異なるようにする。
【0045】
このために、前記データ駆動回路ライン315のサイドとアクティブパターン335とを所定露出させるデータリンクコンタクト孔321の個数をデータ駆動回路ライン315の位置に応じて異なるようにすることによって、等抵抗を形成する。
すなわち、前記データ駆動信号が印加されるデータ駆動回路ライン315のセンター部において、データリンクコンタクト孔321の個数を最小にし、前記データ駆動回路ライン315のエッジ部に行くほど、前記データリンクコンタクト孔321の個数を増やして抵抗バラツキを最小化する。
【0046】
また、前記データパッド312とデータ駆動回路ライン315とが互いに接続される電極リンク部300は、その位置に応じて前記データラインが互いに異なる長さを有するように設定されているため、データラインは、その長さ差に応じた抵抗バラツキを有するので、これを等抵抗にするために、前記データパッドコンタクト孔の個数を異なるようにすることもできる。
この時、データ駆動回路(図示せず)と接続されるデータパッド112は、基板310のきわ領域に形成される。
【0047】
図7は、本発明に係る第3実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示す平面図であり、図8は、図7に示されたC−C’の断面図である。
【0048】
横電界方式液晶ディスプレイでは、パネルの外郭に共通電圧の印加部を形成し、下部基板に共通電極及び共通ラインを形成して、パネル全体に共通電圧を印加する。
この時、前記共通電圧の印加部と前記共通電極及び共通ラインは、透明電極パターンで電気的接続しながらコンタクトする。
【0049】
図7及び図8に示すように、基板410上に共通ライン411CL1、CL2、CL3、CL4、CL5、CL6、CL7と前記共通ラインに延びて、共通パッドが形成されており、共通信号が印加される共通信号供給ライン415が所定間隔だけ離隔して形成されている。
ここで、前記共通ライン411上には、ゲート絶縁膜431が形成され、前記ゲート絶縁膜431上に共通信号供給ライン415が形成されるが、前記共通信号供給ライン415下には、アクティブパターン435が形成されている。
ここで、前記共通ライン411と前記共通信号供給ライン415とは、互いに異なる方向に形成され、前記共通信号供給ライン415は、前記共通ライン411と接続される。
そして、前記共通ライン411及び共通信号供給ライン415上に保護膜432が形成されている。
そして、前記保護膜432には、共通パッド412を所定露出させる共通パッドコンタクト孔420が形成されており、前記共通信号供給ライン412の一部を露出させる共通リンクコンタクト孔421が形成されている。
【0050】
前記保護膜432上に形成された透明電極パターン418は、前記共通パッドコンタクト孔420を全面コンタクトし、前記共通リンクコンタクト孔421とサイドコンタクトして、これによって、前記共通ライン411と前記共通信号供給ライン415とを電気的に接続させる。
【0051】
この時、前記共通信号供給ライン415から共通信号が印加される時、前記共通信号が印加されるセンター部の抵抗とエッジ部の抵抗が異なるようになるため、これを等抵抗にするために、前記共通信号供給ラインのサイドとアクティブパターンとを所定露出させる共通リンクコンタクト孔の個数を、位置に応じて異なるようにすることによって、等抵抗を形成する。
【0052】
すなわち、前記共通信号が印加される共通信号供給ライン415のセンター部において、共通リンクコンタクト孔421の個数を最小にし、前記共通信号供給ライン415のエッジ部に行くほど、前記共通リンクコンタクト孔421の個数を増やし抵抗バラツキを最小化する。
【0053】
図9は、本発明に係る第4の実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示す平面図であり、図10は、図9に示されたD−D’の断面図である。
ここで、上述した図8及び図9において、同じ部分については、具体的な説明を省略する。
【0054】
前記共通信号が印加される共通信号供給ライン515の近隣で共通リンクコンタクト孔521の個数を最小にし、前記共通信号供給ライン515の信号印加位置から遠ざかるほど、前記共通リンクコンタクト孔521の個数を増やし抵抗バラツキを最小化する。
【0055】
前記共通ライン511と透明電極パターン518とが互いに接続される電極リンク部500は、その位置に応じて前記共通ラインCL1〜CL7が互いに異なる長さを有するように設定されているため、前記共通ラインは、その長さ差に応じる抵抗バラツキを有するようになるので、これを等抵抗にするために、前記共通パッドコンタクト孔の個数を異なるようにすることができる。
【0056】
図11は、本発明に係る第5の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図である。
【0057】
図11に示すように、基板610上にゲートライン611GL1、GL2、GL3、GL4、GL5、GL6と前記ゲートライン611に延びてゲートパッド612とが形成されており、ゲート駆動信号が印加されるゲート駆動回路ライン615が所定間隔だけ離隔して形成されている。
そして、前記ゲートパッド612を所定露出させるゲートパッドコンタクト孔620が形成されており、前記ゲート駆動回路ライン615の一部を露出させるゲートリンクコンタクト孔621が形成されている。
前記ゲートリンクコンタクト孔は、1つのコンタクト孔からなっており、各ゲート駆動回路ラインと透明電極パターンとの間のコンタクト孔の大きさは、センター部からエッジ部に行くほど大きくなって、接触抵抗が低くなる。
【0058】
前記ゲート駆動回路ライン615から駆動信号が印加される時、前記駆動信号が印加されるセンター部の抵抗とエッジ部の抵抗とが異なるようになるので、これを等抵抗にするために、前記ゲート駆動回路ライン615と透明電極パターン618との接触面積を異なるようにする。
【0059】
このために、前記ゲート駆動回路ライン615を所定露出させるゲートリンクコンタクト孔621の大きさを、ゲート駆動回路ライン615の位置に応じて異なるようにすることによって、等抵抗を形成する。
【0060】
すなわち、前記ゲート駆動信号が印加されるゲート駆動回路ライン615のセンター部において、ゲートリンクコンタクト孔621の大きさを最小にし、前記ゲート駆動回路ライン615のエッジ部に行くほど、前記ゲートリンクコンタクト孔621の大きさを大きくして、抵抗バラツキを最小化する。
【0061】
したがって、前記ゲート駆動回路ライン615同士は、その長さ差に応じる抵抗バラツキを有するようになるので、これを等抵抗にするために、前記ゲートパッドリンクコンタクト孔621の大きさを異なるようにすることもできる。
そして、前記ゲートラインと透明電極パターンとのコンタクト孔620の大きさを異なるようにこともできる。
【0062】
このように、本発明は、ゲートラインのような信号ラインとゲート駆動回路ラインのような回路ラインとの接続面積が、少なくとも2つ以上の回路ライン又は信号ラインにおいて異なるようにすることによって、窮極的には、信号ラインと回路ラインとの接続地点で略等抵抗をなすようにするためのものである。
【0063】
本発明の第5の実施形態は、ゲートライン及びゲート駆動回路ラインだけでなく、データライン及びデータ駆動回路ライン、共通ライン及び共通信号供給ラインにも適用することができる。
【0064】
前記接続面積は、コンタクト孔の大きさにより調節でき、コンタクト孔の個数により調節できる。
【0065】
本発明は、共通信号供給ラインと透明電極パターンのコンタクト孔数を調節することによって、共通ラインが等抵抗を有するように形成することによって、パネル全体に共通電圧を均一に維持し、パネルの画質特性を改善することができる。
【0066】
また、前記接続面積は、前記信号ラインと回路ラインが前記透明電極パターンと接触する面積を意味するものではなく、実質的に信号ラインと回路ラインとの電気的接続面積を意味するものであって、前記透明電極パターン無しで前記信号ラインと前記回路ラインとが直接接触することもできる。
【0067】
したがって、本発明は、液晶ディスプレイにおいて、ゲートライン、データライン、共通ライン別抵抗バラツキを減少させて、信号歪曲を減らすことによって、装置の画質特性を向上させることができるという効果がある。
【0068】
また、本発明は、リンク部でのコンタクト孔の個数を簡単に調節することによって、抵抗バラツキを調節して設計自由度を増加させ、工程が簡単かつライン間距離を確保することができるので、ラビング不良及びパターン不良を低減し、製造歩留まりを増加させるという他の効果がある。
【0069】
上述したように、本発明に係る液晶ディスプレイ及びその製造方法は、前記実施形態に限定されず、多様な構造に適用されることができ、本発明の技術的思想内で当分野の通常の知識を有する者により、その変形や改良が可能であることは明白である。
【技術分野】
【0001】
本発明は、液晶ディスプレイに関し、リンク部の抵抗バラツキを補償することができる構造の液晶ディスプレイに関する。
【背景技術】
【0002】
最近、液晶ディスプレイ(LCD)は、消費電力が低く、携帯性が良好な技術集約的かつ付加価値の高い次世代先端ディスプレイ素子として脚光を浴びている。
前記液晶ディスプレイは、薄膜トランジスタ(TFT)を備えるアレイ基板とカラーフィルター基板との間に液晶を注入して、この液晶の異方性に応じる光の屈折率差を利用して映像効果を得る非発光素子による画像表示装置のことを意味する。
【0003】
現在では、前記薄膜トランジスタと画素電極とが行列方式で配列されたアクティブマトリックス液晶ディスプレイ(AM−LCD)が解像度及び動映像実現能力に優れているので、最も注目されつつある。
【0004】
液晶ディスプレイは、液晶セルがマトリックス状に配列された液晶パネルとこの液晶パネルを駆動するための駆動回路とを備える。
液晶パネルには、ゲートラインとデータラインとが交差するように配列され、そのゲートラインとデータラインの交差により設けられる領域に液晶セルが位置する。
【0005】
この液晶パネルには、液晶セルそれぞれに電界を印加するための画素電極と共通電極が設けられる。前記画素電極それぞれは、スイッチング素子である薄膜トランジスタのソース及びドレイン端子を経由して、データラインのうちのいずれかに接続される。
【0006】
前記薄膜トランジスタのゲート端子は、画素電圧信号が1ライン分ずつの画素電極に印加されるようにするゲートラインのうちのいずれかに接続される。
【0007】
前記駆動回路は、ゲートラインを駆動するためのゲートドライバーと、データラインを駆動するためのデータドライバーと、共通電極を駆動するための共通電圧発生部とを備える。前記ゲートドライバーは、スキャン信号、すなわちゲート信号をゲートラインに順次供給して、液晶パネル上の液晶セルを1ライン分ずつ順次駆動する。データドライバーは、ゲートラインのうちのいずれかにゲート信号が供給されるごとに、データラインそれぞれにデータ電圧信号を供給する。共通電圧発生部は、共通電極に共通電圧信号を供給する。
【0008】
これにより、液晶ディスプレイは、液晶セル別にデータ電圧信号に応じて、画素電極と共通電極との間に印加される電界により光透過率を調節することによって、画像を表示する。
【0009】
前記駆動回路は、前記液晶パネルに設けられた電極パッドを介して画素領域に配置された該当信号ラインと電気的に接続して駆動信号を供給する。この時、前記電極パッドは、電極リンクを介して画素領域の該当信号ラインと電気的に接続する。
【0010】
このような液晶ディスプレイでは、高解像度の画像を実現するために、画素数が増加されて、配線の幅及び間隔が細かくなった。
これにより、電極パッドと画素領域の該当信号ラインとの間に接続される電極リンク部は、その位置に応じてゲートラインが互いに異なる長さを有するように設定されている。この結果、ゲートラインは、その長さ差に応じて抵抗バラツキを有するようになる。
【0011】
図1は、通常の液晶ディスプレイのゲートラインパッドを概略的に示した部分図であり、図2は、通常の液晶ディスプレイのゲートパッドリンクを拡大して示した平面図である。
【0012】
図1及び図2に示すように、ゲート駆動回路(図示せず)と接続されるゲートパッド112は、下部基板110のきわ領域に形成される。
【0013】
前記ゲートパッド112は、ゲート駆動回路ライン115からの駆動信号を、ゲートリンク100を介して画素領域114に配置されたゲートラインGL111に供給する。
【0014】
前記ゲートパッド112及びゲートリンク100を詳述すれば、図2に示すような構造を有する。前記ゲートリンク100は、基板110上に形成されたゲートライン111とこれに接続したゲートパッド112と、前記ゲートパッド112が形成された基板110上に積層され、パッド領域が露出されるようにゲートパッドホール120が形成されたゲート絶縁膜(図示せず)及び保護膜(図示せず)と、露出されたゲートパッド112に接触されるように塗布された透明電極パターン118とを備える。
そして、前記透明電極パターンは、前記ゲート駆動回路ライン115と前記ゲート絶縁膜及び保護膜を貫通して形成されたゲートリンクホール121を介して接続する。
【0015】
図2に示すように、ゲートライン111GL1、GL2、GL3、GL4、GL5は、位置に応じて互いに異なる長さを有することに対し、同じ幅及び厚さを有する。
これによって、ゲートライン111GL1、GL2、GL3、GL4、GL5にかかる抵抗は、その長さ差に応じて僅かながら差を有するようになる。
【0016】
特に、ゲートライン111GLの長さが短い部分Aと長さが長い部分Bとの間の抵抗差が大きく現れるようになる。このように、各ゲートライン111が長さに応じた抵抗バラツキを有することによって、ゲートパッド112に互いに異なる初期バイアス電圧がかかるようになることによって、画素領域114のゲートラインGLに印加されるゲート信号が歪曲されて画質が低下されるという問題がある。
【0017】
また、前記ゲート駆動回路ライン115に駆動信号を印加する際に、センター部からエッジ部に行くほど、抵抗が大きくなる抵抗バラツキが現れるという問題がある。
このような配線長さに応じた抵抗バラツキは、データ駆動回路ラインに接続されるデータパッドと画素領域のデータラインとの間に接続されるデータリンク部でも同様に発生する。
【0018】
前記データラインの長さに応じた抵抗バラツキもまた、画素領域のデータラインに印加されるデータ信号を歪曲させて、画質を低下させるという問題がある。
【0019】
また、前記データ駆動回路ラインに駆動信号を印加する際に、センター部からエッジ部に行く程、抵抗が大きくなる抵抗バラツキが現れるという問題がある。
【0020】
また、従来の横電界方式の液晶ディスプレイ(IPS LCD)では、パネルの外郭に共通電圧の印加部を形成する際に、ソース電極及びドレイン電極と透明電極パターンとのコンタクト数を同様に設計したが、このような構造は、共通電圧の印加部の中心から遠ざかるほど、抵抗成分が増加するようになって、パネル内の共通電圧を均一に維持することが不可能になることから、パネルの画質特性が低下するという問題がある。
【発明の概要】
【発明が解決しようとする課題】
【0021】
本発明は、リンク部の抵抗バラツキを解消して等電位を形成する液晶ディスプレイを提供することに第1の目的がある。
【0022】
また、本発明は、液晶パネルの外郭のリンク部において、ゲートライン同士の間の長さに応じる抵抗バラツキを解消して、等抵抗を形成する液晶ディスプレイを提供することに第2の目的がある。
【0023】
また、本発明は、液晶パネルの外郭のリンク部において、データライン同士の間の長さに応じる抵抗バラツキを解消して、略等抵抗を形成する液晶ディスプレイを提供することに第3の目的がある。
【0024】
また、本発明は、液晶パネルの外郭のリンク部において、共通ライン同士の間に等抵抗を維持することによって、パネル全体の共通電圧を均一に維持させ得る液晶ディスプレイを提供することに第4の目的がある。
【課題を解決するための手段】
【0025】
上記の第1の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域の信号ラインと該信号ラインに必要な信号を供給する回路ラインとが接続した液晶パネルにおいて、前記信号ラインと回路ラインとの接続面積は、少なくとも2つ以上の信号ラインで互いに異なることを特徴とする。
【0026】
上記の第2の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域のゲートラインと該ゲートラインに必要な信号を供給するゲート駆動回路ラインとを接続するためのリンク部を有する液晶パネルにおいて、前記ゲートラインとゲート駆動回路ラインとを接続させるための電極パターンが形成されており、前記ゲートラインと電極パターンのコンタクト孔と前記ゲート駆動回路ラインと電極パターンのコンタクト孔のうちの少なくともいずれかのコンタクト孔の個数が、ゲートライン又はゲート駆動回路ラインの位置に応じて互いに異なることを特徴とする。
【0027】
上記の第3の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域のデータラインと該データラインに必要な信号を供給するデータ駆動回路ラインとを接続するためのリンク部を有する液晶パネルにおいて、前記データラインとデータ駆動回路ラインとを接続させるための電極パターンが形成されており、前記データラインと電極パターンのコンタクト孔と前記データ駆動回路ラインと電極パターンのコンタクト孔のうちの少なくともいずれかのコンタクト孔の個数が、データライン又はデータ駆動回路ラインの位置に応じて互いに異なることを特徴とする。
【0028】
上記の第4の目的を達成するため、本発明に係る液晶ディスプレイは、表示領域の共通ラインと該共通ラインに必要な信号を供給する共通信号供給ラインとを接続するためのリンク部を有する液晶パネルにおいて、前記共通ラインと共通信号供給ラインとを接続させるための電極パターンとのコンタクト孔の個数が、共通信号印加位置に応じて互いに異なることを特徴とする。
【発明の効果】
【0029】
本発明は、液晶ディスプレイにおいて、ゲートライン、データライン、共通ライン別抵抗バラツキを減少させて信号歪曲を減らすことによって、液晶ディスプレイの画質特性が向上されるという効果がある。
また、本発明は、リンク部でのコンタクト孔の個数を簡単に調節することによって、抵抗バラツキを調節して設計自由度を増加させ、かつ工程が簡単でライン間距離を確保することができるので、ラビング不良及びパターン不良を低減し製造歩留まりを増加させるという他の効果がある。
【図面の簡単な説明】
【0030】
【図1】通常の液晶ディスプレイのゲートラインパッドを概略的に示した部分図である。
【図2】通常の液晶ディスプレイのゲートパッドリンクを拡大して示した平面図である。
【図3】本発明に係る第1の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図である。
【図4】図3に示されたA−A’の断面図である。
【図5】本発明に係る第2の実施形態であって、液晶ディスプレイにおいて等抵抗を有するデータリンク部を示した平面図である。
【図6】図5に示されたB−B’の断面図である。
【図7】本発明に係る第3の実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示した平面図である。
【図8】図7に示されたC−C’の断面図である。
【図9】本発明に係る第4の実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示した平面図である。
【図10】図9に示されたD−D’の断面図である。
【図11】本発明に係る第5の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図である。
【発明を実施するための形態】
【0031】
以下、添付した図面を参照しながら、本発明に係る液晶ディスプレイを多様な実施形態を挙げて詳細に説明する。
【0032】
図3は、本発明に係る第1の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図であり、図4は、図3に示されたA−A´の断面図である。
【0033】
図3及び図4に示すように、基板210上にゲートライン211GL1、GL2、GL3、GL4、GL5、GL6、GL7と前記ゲートライン211に延びてゲートパッド212が形成されており、ゲート駆動信号が印加されるゲート駆動回路ライン215が所定の間隔だけ離隔して形成されている。
【0034】
そして、前記ゲートパッド212及びゲート駆動回路ライン215上にゲート絶縁膜231及び保護膜232が形成されている。
【0035】
そして、前記ゲート絶縁膜231及び保護膜232には、ゲートパッド212を所定露出させるゲートパッドコンタクト孔220が形成されており、前記ゲート駆動回路ライン215の一部を露出させるゲートリンクコンタクト孔221が形成されている。
【0036】
そして、前記保護膜232上に形成された透明電極パターン218は、前記ゲートパッドコンタクト孔220と前記ゲートリンクコンタクト孔221との全面コンタクトにより、前記ゲートパッド212と前記ゲート駆動回路ライン215とを電気的に接続させる。
【0037】
この時、前記ゲート駆動回路ライン215から駆動信号が印加される時、前記駆動信号が印加されるセンター部の抵抗とエッジ部の抵抗が異なるようになるので、これを等抵抗にするために、前記ゲート駆動回路ライン215と透明電極パターン218との接触面積を異なるようにする。
【0038】
このために、前記ゲート駆動回路ライン215を所定露出させるゲートリンクコンタクト孔221の個数をゲート駆動回路ライン215の位置に応じて異なるようにすることによって、等抵抗を形成する。
【0039】
すなわち、前記ゲート駆動信号が印加されるゲート駆動回路ライン215のセンター部において、ゲートリンクコンタクト孔221の個数を最小にし、前記ゲート駆動回路ライン215のエッジ部に行くほど、前記ゲートリンクコンタクト孔221の個数を増やして、抵抗バラツキを最小化する。
【0040】
図示していないが、前記ゲートパッド212とゲート駆動回路ライン215とが互いに接続されるゲートリンク部200は、その位置に応じて前記ゲートラインが互いに異なる長さを有するように設定されているので、ゲートラインは、その長さ差に応じた抵抗バラツキを有するようになるので、これを等抵抗にするために、前記ゲートパッドコンタクト孔220の個数を異なるようにすることができる。
この時、ゲート駆動回路(図示せず)と接続されるゲートパッド212は、基板210のきわ領域に形成される。
【0041】
図5は、本発明に係る第2の実施形態であって、液晶ディスプレイにおいて等抵抗を有するデータリンク部を示した平面図であり、図6は、図5に示されたB−B’の断面図である。
【0042】
図5及び図6に示すように、基板310上にデータライン311DL1、DL2、DL3、DL4、DL5、DL6、DL7と前記データライン311に延びてデータパッド312が形成されており、データ駆動信号が印加されるデータ駆動回路ライン315が所定間隔だけ離隔して形成されている。
この時、図示していないが、前記基板310上には、ゲートパターンが形成され、前記ゲートパターン上にゲート絶縁膜が形成されている。
【0043】
また、前記ゲート絶縁膜331上にデータライン311及びデータパッド312が形成されるが、前記データライン311及びデータパッド312下には、アクティブパターン335が形成されている。
そして、前記データパッド312及びデータ駆動回路ライン315上に保護膜332が形成されている。
そして、前記保護膜332には、データパッド312及びアクティブパターン335を所定露出させるデータパッドコンタクト孔320が形成されており、前記データ駆動回路ライン315及びアクティブパターン335の一部を露出させるデータリンクコンタクト孔321が形成されている。
【0044】
前記保護膜332上に形成された透明電極パターン318は、前記データパッドコンタクト孔320と前記データリンクコンタクト孔321とのサイドコンタクトにより、前記データパッド312と前記データ駆動回路ライン315とを電気的に接続させる。
この時、前記データ駆動回路ライン315から駆動信号が印加される時、前記駆動信号が印加されるセンター部の抵抗とエッジ部の抵抗とが異なるようになるので、これを等抵抗にするために、前記データ駆動回路ライン315と透明電極パターン318とのサイド接触面積を異なるようにする。
【0045】
このために、前記データ駆動回路ライン315のサイドとアクティブパターン335とを所定露出させるデータリンクコンタクト孔321の個数をデータ駆動回路ライン315の位置に応じて異なるようにすることによって、等抵抗を形成する。
すなわち、前記データ駆動信号が印加されるデータ駆動回路ライン315のセンター部において、データリンクコンタクト孔321の個数を最小にし、前記データ駆動回路ライン315のエッジ部に行くほど、前記データリンクコンタクト孔321の個数を増やして抵抗バラツキを最小化する。
【0046】
また、前記データパッド312とデータ駆動回路ライン315とが互いに接続される電極リンク部300は、その位置に応じて前記データラインが互いに異なる長さを有するように設定されているため、データラインは、その長さ差に応じた抵抗バラツキを有するので、これを等抵抗にするために、前記データパッドコンタクト孔の個数を異なるようにすることもできる。
この時、データ駆動回路(図示せず)と接続されるデータパッド112は、基板310のきわ領域に形成される。
【0047】
図7は、本発明に係る第3実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示す平面図であり、図8は、図7に示されたC−C’の断面図である。
【0048】
横電界方式液晶ディスプレイでは、パネルの外郭に共通電圧の印加部を形成し、下部基板に共通電極及び共通ラインを形成して、パネル全体に共通電圧を印加する。
この時、前記共通電圧の印加部と前記共通電極及び共通ラインは、透明電極パターンで電気的接続しながらコンタクトする。
【0049】
図7及び図8に示すように、基板410上に共通ライン411CL1、CL2、CL3、CL4、CL5、CL6、CL7と前記共通ラインに延びて、共通パッドが形成されており、共通信号が印加される共通信号供給ライン415が所定間隔だけ離隔して形成されている。
ここで、前記共通ライン411上には、ゲート絶縁膜431が形成され、前記ゲート絶縁膜431上に共通信号供給ライン415が形成されるが、前記共通信号供給ライン415下には、アクティブパターン435が形成されている。
ここで、前記共通ライン411と前記共通信号供給ライン415とは、互いに異なる方向に形成され、前記共通信号供給ライン415は、前記共通ライン411と接続される。
そして、前記共通ライン411及び共通信号供給ライン415上に保護膜432が形成されている。
そして、前記保護膜432には、共通パッド412を所定露出させる共通パッドコンタクト孔420が形成されており、前記共通信号供給ライン412の一部を露出させる共通リンクコンタクト孔421が形成されている。
【0050】
前記保護膜432上に形成された透明電極パターン418は、前記共通パッドコンタクト孔420を全面コンタクトし、前記共通リンクコンタクト孔421とサイドコンタクトして、これによって、前記共通ライン411と前記共通信号供給ライン415とを電気的に接続させる。
【0051】
この時、前記共通信号供給ライン415から共通信号が印加される時、前記共通信号が印加されるセンター部の抵抗とエッジ部の抵抗が異なるようになるため、これを等抵抗にするために、前記共通信号供給ラインのサイドとアクティブパターンとを所定露出させる共通リンクコンタクト孔の個数を、位置に応じて異なるようにすることによって、等抵抗を形成する。
【0052】
すなわち、前記共通信号が印加される共通信号供給ライン415のセンター部において、共通リンクコンタクト孔421の個数を最小にし、前記共通信号供給ライン415のエッジ部に行くほど、前記共通リンクコンタクト孔421の個数を増やし抵抗バラツキを最小化する。
【0053】
図9は、本発明に係る第4の実施形態であって、液晶ディスプレイにおいて等抵抗を有する共通電極リンク部を示す平面図であり、図10は、図9に示されたD−D’の断面図である。
ここで、上述した図8及び図9において、同じ部分については、具体的な説明を省略する。
【0054】
前記共通信号が印加される共通信号供給ライン515の近隣で共通リンクコンタクト孔521の個数を最小にし、前記共通信号供給ライン515の信号印加位置から遠ざかるほど、前記共通リンクコンタクト孔521の個数を増やし抵抗バラツキを最小化する。
【0055】
前記共通ライン511と透明電極パターン518とが互いに接続される電極リンク部500は、その位置に応じて前記共通ラインCL1〜CL7が互いに異なる長さを有するように設定されているため、前記共通ラインは、その長さ差に応じる抵抗バラツキを有するようになるので、これを等抵抗にするために、前記共通パッドコンタクト孔の個数を異なるようにすることができる。
【0056】
図11は、本発明に係る第5の実施形態であって、液晶ディスプレイにおいて等抵抗を有するゲートリンク部を示した平面図である。
【0057】
図11に示すように、基板610上にゲートライン611GL1、GL2、GL3、GL4、GL5、GL6と前記ゲートライン611に延びてゲートパッド612とが形成されており、ゲート駆動信号が印加されるゲート駆動回路ライン615が所定間隔だけ離隔して形成されている。
そして、前記ゲートパッド612を所定露出させるゲートパッドコンタクト孔620が形成されており、前記ゲート駆動回路ライン615の一部を露出させるゲートリンクコンタクト孔621が形成されている。
前記ゲートリンクコンタクト孔は、1つのコンタクト孔からなっており、各ゲート駆動回路ラインと透明電極パターンとの間のコンタクト孔の大きさは、センター部からエッジ部に行くほど大きくなって、接触抵抗が低くなる。
【0058】
前記ゲート駆動回路ライン615から駆動信号が印加される時、前記駆動信号が印加されるセンター部の抵抗とエッジ部の抵抗とが異なるようになるので、これを等抵抗にするために、前記ゲート駆動回路ライン615と透明電極パターン618との接触面積を異なるようにする。
【0059】
このために、前記ゲート駆動回路ライン615を所定露出させるゲートリンクコンタクト孔621の大きさを、ゲート駆動回路ライン615の位置に応じて異なるようにすることによって、等抵抗を形成する。
【0060】
すなわち、前記ゲート駆動信号が印加されるゲート駆動回路ライン615のセンター部において、ゲートリンクコンタクト孔621の大きさを最小にし、前記ゲート駆動回路ライン615のエッジ部に行くほど、前記ゲートリンクコンタクト孔621の大きさを大きくして、抵抗バラツキを最小化する。
【0061】
したがって、前記ゲート駆動回路ライン615同士は、その長さ差に応じる抵抗バラツキを有するようになるので、これを等抵抗にするために、前記ゲートパッドリンクコンタクト孔621の大きさを異なるようにすることもできる。
そして、前記ゲートラインと透明電極パターンとのコンタクト孔620の大きさを異なるようにこともできる。
【0062】
このように、本発明は、ゲートラインのような信号ラインとゲート駆動回路ラインのような回路ラインとの接続面積が、少なくとも2つ以上の回路ライン又は信号ラインにおいて異なるようにすることによって、窮極的には、信号ラインと回路ラインとの接続地点で略等抵抗をなすようにするためのものである。
【0063】
本発明の第5の実施形態は、ゲートライン及びゲート駆動回路ラインだけでなく、データライン及びデータ駆動回路ライン、共通ライン及び共通信号供給ラインにも適用することができる。
【0064】
前記接続面積は、コンタクト孔の大きさにより調節でき、コンタクト孔の個数により調節できる。
【0065】
本発明は、共通信号供給ラインと透明電極パターンのコンタクト孔数を調節することによって、共通ラインが等抵抗を有するように形成することによって、パネル全体に共通電圧を均一に維持し、パネルの画質特性を改善することができる。
【0066】
また、前記接続面積は、前記信号ラインと回路ラインが前記透明電極パターンと接触する面積を意味するものではなく、実質的に信号ラインと回路ラインとの電気的接続面積を意味するものであって、前記透明電極パターン無しで前記信号ラインと前記回路ラインとが直接接触することもできる。
【0067】
したがって、本発明は、液晶ディスプレイにおいて、ゲートライン、データライン、共通ライン別抵抗バラツキを減少させて、信号歪曲を減らすことによって、装置の画質特性を向上させることができるという効果がある。
【0068】
また、本発明は、リンク部でのコンタクト孔の個数を簡単に調節することによって、抵抗バラツキを調節して設計自由度を増加させ、工程が簡単かつライン間距離を確保することができるので、ラビング不良及びパターン不良を低減し、製造歩留まりを増加させるという他の効果がある。
【0069】
上述したように、本発明に係る液晶ディスプレイ及びその製造方法は、前記実施形態に限定されず、多様な構造に適用されることができ、本発明の技術的思想内で当分野の通常の知識を有する者により、その変形や改良が可能であることは明白である。
【特許請求の範囲】
【請求項1】
ある方向に配置された複数の共通パッドと、
前記複数の共通パッド上のゲート絶縁層と、前記絶縁層は第1のコンタクト孔を含み、
前記ゲート絶縁層上の複数の共通信号供給ラインと、
前記共通パッド及び前記共通信号供給ライン上の保護膜と、前記保護膜は前記共通信号共通ライン上の第2のコンタクト孔を含み、
前記保護膜上の透明電極パターンとを含み、前記透明電極パターンは前記共通信号提供ラインと前記共通パッドを電気的に接続し、
前記第2のコンタクト孔の個数は、駆動回路の共通信号が供給される位置から遠ざかるほど増加する
ことを特徴とする横電界方式(IPS)液晶表示装置。
【請求項2】
前記共通信号は、前記方向を有する前記共通信号ラインのセンター部に供給されることを特徴とする請求項1記載の横電界方式(IPS)液晶表示装置。
【請求項3】
前記方向を有する前記共通信号供給ラインのセンターにおける第2のコンタクト孔の個数は、最小にされ、
前記第2のコンタクト孔の個数は、前記共通信号供給ラインの最外側で最大になるように、前記共通信号供給ラインの最外側に向かって次第に増加することを特徴とする請求項2記載の横電界方式(IPS)液晶表示装置。
【請求項4】
前記共通信号供給ライン下にアクティブパターンを更に含むことを特徴とする請求項1記載の横電界方式(IPS)液晶表示装置。
【請求項5】
第1の方向に配置された複数のゲートパッド及び複数のゲート駆動回路ラインと、
前記複数のゲートパッドと前記複数のゲート駆動回路ライン上のゲート絶縁層と、
前記ゲート絶縁層上の保護膜と、前記保護膜及び前記ゲート絶縁層は前記ゲートパッドの一部を露出させる第1のコンタクト孔及び前記ゲート駆動回路ラインの一部を露出させる第2のコンタクト孔を含み、及び
前記保護膜上の透明電極パターンとを含み、前記透明電極パターンは前記ゲート駆動回路ラインを前記ゲートパッドを電気的に接続させ、
前記第2のコンタクト孔の数は、ゲート駆動回路のゲート信号が前記第1の方向と垂直な第2の方向に供給される位置から遠ざかるほど層化する
ことを特徴とする液晶表示装置。
【請求項6】
前記ゲート信号は、前記ゲート信号供給ラインのセンター部に供給されることを特徴とする請求項5記載の液晶表示装置。
【請求項7】
前記第1の方向の前記ゲート信号供給ラインのセンター部の第2のコンタクト孔の数は、最小にされ、
前記第2のコンタクト孔の個数は、前記共通信号供給ラインの最外側で最大になるように、前記第2の方向の前記共通信号供給ラインの最外側に向かって次第に増加することを特徴とする請求項2記載の横電界方式(IPS)液晶表示装置。
【請求項1】
ある方向に配置された複数の共通パッドと、
前記複数の共通パッド上のゲート絶縁層と、前記絶縁層は第1のコンタクト孔を含み、
前記ゲート絶縁層上の複数の共通信号供給ラインと、
前記共通パッド及び前記共通信号供給ライン上の保護膜と、前記保護膜は前記共通信号共通ライン上の第2のコンタクト孔を含み、
前記保護膜上の透明電極パターンとを含み、前記透明電極パターンは前記共通信号提供ラインと前記共通パッドを電気的に接続し、
前記第2のコンタクト孔の個数は、駆動回路の共通信号が供給される位置から遠ざかるほど増加する
ことを特徴とする横電界方式(IPS)液晶表示装置。
【請求項2】
前記共通信号は、前記方向を有する前記共通信号ラインのセンター部に供給されることを特徴とする請求項1記載の横電界方式(IPS)液晶表示装置。
【請求項3】
前記方向を有する前記共通信号供給ラインのセンターにおける第2のコンタクト孔の個数は、最小にされ、
前記第2のコンタクト孔の個数は、前記共通信号供給ラインの最外側で最大になるように、前記共通信号供給ラインの最外側に向かって次第に増加することを特徴とする請求項2記載の横電界方式(IPS)液晶表示装置。
【請求項4】
前記共通信号供給ライン下にアクティブパターンを更に含むことを特徴とする請求項1記載の横電界方式(IPS)液晶表示装置。
【請求項5】
第1の方向に配置された複数のゲートパッド及び複数のゲート駆動回路ラインと、
前記複数のゲートパッドと前記複数のゲート駆動回路ライン上のゲート絶縁層と、
前記ゲート絶縁層上の保護膜と、前記保護膜及び前記ゲート絶縁層は前記ゲートパッドの一部を露出させる第1のコンタクト孔及び前記ゲート駆動回路ラインの一部を露出させる第2のコンタクト孔を含み、及び
前記保護膜上の透明電極パターンとを含み、前記透明電極パターンは前記ゲート駆動回路ラインを前記ゲートパッドを電気的に接続させ、
前記第2のコンタクト孔の数は、ゲート駆動回路のゲート信号が前記第1の方向と垂直な第2の方向に供給される位置から遠ざかるほど層化する
ことを特徴とする液晶表示装置。
【請求項6】
前記ゲート信号は、前記ゲート信号供給ラインのセンター部に供給されることを特徴とする請求項5記載の液晶表示装置。
【請求項7】
前記第1の方向の前記ゲート信号供給ラインのセンター部の第2のコンタクト孔の数は、最小にされ、
前記第2のコンタクト孔の個数は、前記共通信号供給ラインの最外側で最大になるように、前記第2の方向の前記共通信号供給ラインの最外側に向かって次第に増加することを特徴とする請求項2記載の横電界方式(IPS)液晶表示装置。
【図1】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【公開番号】特開2010−217932(P2010−217932A)
【公開日】平成22年9月30日(2010.9.30)
【国際特許分類】
【出願番号】特願2010−154732(P2010−154732)
【出願日】平成22年7月7日(2010.7.7)
【分割の表示】特願2006−149298(P2006−149298)の分割
【原出願日】平成18年5月30日(2006.5.30)
【出願人】(501426046)エルジー ディスプレイ カンパニー リミテッド (732)
【Fターム(参考)】
【公開日】平成22年9月30日(2010.9.30)
【国際特許分類】
【出願日】平成22年7月7日(2010.7.7)
【分割の表示】特願2006−149298(P2006−149298)の分割
【原出願日】平成18年5月30日(2006.5.30)
【出願人】(501426046)エルジー ディスプレイ カンパニー リミテッド (732)
【Fターム(参考)】
[ Back to top ]