説明

Fターム[5J500AA47]の内容

増幅器一般 (93,357) | 増幅器の種類 (14,578) | 演算増幅器(オペアンプ) (414)

Fターム[5J500AA47]に分類される特許

1 - 20 / 414


【課題】出力バッファを有するオペアンプA1であつて、オフセット電位を従来よりも抑えられるオペアンプ補償回路を提供する。
【解決手段】バッファの出力と接地間に、入力信号が接地から電源電圧まで変化されるMOSトランジスタT1を有し、あるいは、NチャンネルトランジスタTN1と、PチャンネルトランジスタTP1とを並列接続し、それぞれ入力信号と反転された入力信号が入力されている構成を有し、オフセット電位が接地となることを特徴とする。 (もっと読む)


【課題】トランジスタは作製工程や使用する基板の相違によって生じるゲート絶縁膜のバラツキや、チャネル形成領域の結晶状態のバラツキの要因が重なって、しきい値電圧や移動度にバラツキが生じてしまう影響を排除する。
【解決手段】アナログ信号を入力するトランジスタ、及び定電流源としての機能を有するトランジスタのゲート・ソース間電圧又はしきい値電圧に応じた電圧を取得、保持し、後に入力される信号電位に上乗せすることで、トランジスタ間のしきい値電圧のバラツキやゲート・ソース間電圧のばらつきをキャンセルする半導体装置を提供する。ゲート・ソース間電圧又はしきい値電圧に応じた電圧の取得、保持には、トランジスタのゲート・ソース間及びゲート・ドレイン間に設けたスイッチ、及びゲート・ソース間に設けた容量を用いる。 (もっと読む)


【課題】クロックフェイズの切り替わりにおける電圧スパイクの低減と共に出力電圧の収束速度の向上を図る。
【解決手段】第1及び第2の同相電圧検出器301,302は、ノンオーバーラップ期間が設定された2相クロックで駆動され、第1の同相電圧検出器301は、第1のクロック位相において充電動作し、第2のクロック位相において出力同相電圧の生成と電荷保持動作をし、第2の同相電圧検出器302は、第2のクロック位相において充電動作し、第1のクロック位相において出力同相電圧の生成と電荷保持動作をし、ノンオーバーラップ期間において、第1及び第2の同相電圧検出器301,302は、スイッチ35a〜35f、36a〜36fにより入力段及び出力段と電気的に分離され、同相電圧出力トランジスタのゲート・ソース間寄生容量により電荷保持動がなされる構成となっている。 (もっと読む)


【課題】オフセット電圧補償装置において、部品点数の増加を抑えながら、増幅器のオフセット電圧を補償して、センサ部の直流出力信号の真値を検出する。
【解決手段】オフセット電圧補償装置1は、電源2と接続され物理量を計測して出力信号に変換するセンサ部3と、センサ部3の入力を短絡する切替器4と、センサ部3の出力信号を増幅する増幅器5と、増幅器5の出力に基づいて電気量を演算する演算器6とを備える。演算器6は、センサ部3の入力を短絡していない時の増幅器5の出力から、短絡時の増幅器5の出力を減算して信号成分の差分を抽出する。次に、当該信号成分の差分と、センサ部3の抵抗値及び切替器4の抵抗値から定められる所定の係数とを用いて、センサ部3の出力信号の真値を検出する。 (もっと読む)


【課題】オーディオ信号処理回路100のノイズを抑制する。
【解決手段】第1バッファ10の電源端子には、第1電源からの第1電源電圧VCC1が供給される。第2バッファ12の電源端子には、第1電源からの第1電源電圧VCC1が供給される。非反転アンプ14の電源端子には、第2電源電圧VCC2が供給される。起動電圧源16は、その電源端子に第2電源電圧VCC2を受け、起動電圧VSTARTを生成する。制御回路20は、第2電源電圧VCC2が所定のしきい値電圧より低いときにスイッチSW1をオンし、第2電源電圧VCC2がしきい値電圧より高いときにスイッチSW1をオフする。 (もっと読む)


【課題】正常動作する入力信号電圧範囲を広げることが可能な差動増幅回路を提供する。
【解決手段】差動信号が入力され、該差動信号を構成する2つの信号の電圧の差を増幅して出力する差動増幅回路であって、差動信号を構成する2つの信号の平均電圧を検出する平均電圧検出回路2と、平均電圧検出回路2で検出した平均電圧を基準として正負の電源電圧を生成する電源電圧発生回路3と、電源電圧発生回路3で生成した正負の電源電圧を正電源、負電源として用い、差動信号を構成する2つの信号の電圧の差を増幅して出力する差動増幅回路本体4と、を備えたものである。 (もっと読む)


【課題】正常動作する入力信号電圧範囲を広げることが可能な差動増幅回路を提供する。
【解決手段】差動信号が入力され、該差動信号を構成する2つの信号の電圧の差を増幅して出力する差動増幅回路であって、差動信号を構成する2つの信号の平均電圧を検出する平均電圧検出回路2と、差動信号を構成する2つの信号のそれぞれに対応するように設けられ、差動信号を構成する一の信号を、平均電圧検出回路2で検出した平均電圧と等しい電圧降圧して出力する2つの電圧シフト回路3,4と、2つの電圧シフト回路3,4のそれぞれから出力される2つの信号の電圧の差を増幅して出力する差動増幅回路本体5と、を備えたものである。 (もっと読む)


【課題】簡単な構成で入力オフセット電圧の温度依存性が小さいセンサ信号処理装置を提供する。
【解決手段】センサ用電源として第1の電源電圧V´ccを供給されて動作し、センサ出力Vs1、Vs2を出力するセンサ部100と、信号処理用電源として第2の電源電圧Vccを供給されて動作し、センサ出力Vs1、Vs2が入力される差動対を使用する差動増幅部を有して信号処理を行なう信号処理部200と、を有してセンサ信号処理装置1を構成する。この第1の電源電圧V´ccは、信号処理部200の差動増幅部250の入力電圧範囲の下限領域に設定される。 (もっと読む)


【課題】消費電流の増加や最低動作電源電圧の上昇などを招くことなく出力位相反転を防止する。
【解決手段】入力部10の反転入力端子100と第2のトランジスタ2のコレクタとが第1のダ入力部用イオード11を介して、非反転入力端子200と第1のトランジスタ1のコレクタとが第2の入力部用ダイオード12を介して、それぞれ接続される一方、第9のトランジスタ9のエミッタと第3の負荷35の相互の接続点と反転入力端子100とが第5のダイオード15を介して、第9のトランジスタ9のエミッタと第3の負荷35の相互の接続点と非反転入力端子200とが第6のダイオード16を介して、それぞれ接続されて、消費電流の増加や最低動作電源電圧の上昇などを招くことなく出力位相反転が防止されるようになっている。 (もっと読む)


【課題】高速動作に対応可能とし、消費電力を抑制可能とし面積も抑制可能とする出力回路の提供。
【解決手段】出力回路は、差動入力段10と出力増幅段20と増幅加速回路70を備え、増幅加速回路70は、入力対が入力端子1と出力端子2に夫々接続された差動対171、172と、第5の電源端子E5と前記差動対の出力対間にそれぞれ接続された負荷素子対174、175を備え、差動対171、172の入力電位差によって、差動入力段10の第2のカレントミラー40の入力が接続する第4のノードN4への電流供給を制御する第1の電流源回路176と、差動入力段10の第1のカレントミラー30の出力が接続する第1のノードN1への電流供給を制御する第2の電流源回路178を含む。 (もっと読む)


【課題】MOSスイッチによる抵抗の調整機能を有する演算回路において、面積の増加を最小限に留め、かつ、非常に簡易な方法でMOSスイッチの寄生容量の影響を抑える演算回路を提供する。
【解決手段】MOSスイッチ21−23のゲートやバックゲートに、調整対象の抵抗11−13よりも数倍以上大きな抵抗31−33、61を設けることにより、寄生容量でできる極とほぼ同じ周波数にゼロが発生し、寄生容量の影響を抑えることができる。この抵抗には、絶対値バラつきや温度特性、相対バラつきやノイズ等の特性は要求されないため、用いるプロセスで最もシート抵抗の高い抵抗を細い幅で作成すればよく、面積の増加量は少ない。また、抵抗は容量よりも微細化が容易であるため、今後更にプロセスの微細化が進んでも本発明を変わらず使用できる。 (もっと読む)


【課題】従来に比してより少ない追加素子数で、消費電流を増加させることなく、出力電流の最大値を、回路定数の調整によって、他の諸特性に影響を及ぼすことなく設定可能とする。
【解決手段】入力信号に対して差動増幅を行う差動増幅回路101と、差動増幅回路101の出力を電圧・電流変換して出力するプリドライバ回路103と、プリドライバ回路103の出力により駆動される出力段106とを有してなる演算増幅器であって、プリドライバ回路103を構成するプリドライバ用トランジスタ3のベース電流の増加を抑圧し、出力電流(出力ソース電流)の過電流保護を可能とした過電流保護回路104が設けられたものとなっている。 (もっと読む)


【課題】出力電圧の出力精度に段差が発生していた。
【解決手段】電流源で駆動される第1、第2の差動対と、その電流源を駆動する第1の基準電流発生回路と、を備える第1の差動入力部と、電流源で駆動される第3、第4の差動対と、その電流源を駆動する第2の基準電流発生回路と、を備える第2の差動入力部と、前記第1、第2の差動入力部との出力に応じて、出力する出力部と、を有し、前記第1、第2の基準電流発生回路の第1、第2の電流経路上に接続される第1、第2のトランジスタを入力信号に応じて制御することで、前記第1、第2の差動入力部の出力を制御する差動増幅器。 (もっと読む)


【課題】正の単一電源で作動(動作)するオペアンプを用いて負の信号レベルの信号を含む受信信号を増幅することのできる受信回路を提供する。
【解決手段】受信回路100は、基準端子11と基準端子11の電圧を基準とする受信信号を出力する信号端子12とを有する信号部10と、正の入力端子21と負の入力端子22と出力端子23とを有し、正の単一電源E2から電圧が印加されて作動するオペアンプ20と、出力端子23と負の入力端子22との間に接続される第1負荷部30と、信号端子12と負の入力端子22との間に接続される第2負荷部40と、カソード側が接地され、アノード側が基準端子11と正の入力端子21とに接続されるダイオード52を含む基準電圧部50と、を備える。 (もっと読む)


【課題】所定のS/Nを維持しながら消費電流の増加を抑制することのできる演算増幅器を提供する。
【解決手段】実施形態の演算増幅器は、正相信号Vpと逆相信号Vmが入力される差動増幅回路100と、差動増幅回路100へ動作電流を供給するカレントミラー回路200とを有する。この演算増幅器は、入力信号電圧検出回路1が、正相信号Vpと逆相信号Vmとの間の電圧差を検出し、動作電流制御回路2が、その電圧差の大きさに応じた制御信号を出力する。この制御信号の制御により、可変定電流回路3が、カレントミラー回路200へ入力する定電流の大きさを変化させる。 (もっと読む)


【課題】入力オフセット電圧温度変動を悪化させることなく入力オフセット電圧のゼロ調整を可能とする。
【解決手段】差動対をなすように第1及び第2のPチャネルMOSトランジスタ1,2が差動接続されてなる差動増幅回路101を有すると共に、第1及び第2のPチャネルMOSトランジスタ1,2へテール電流を供給する第3の定電流源13に対して負の温度特性を有する電流を生成、出力する負温度特性電流生成回路103と、第1及び第2のPチャネルMOSトランジスタ1,2の各々へ入力オフセット電圧補正電流を供給する入力オフセット電圧補正電流生成回路102とを具備し、入力オフセット電圧補正電流生成回路102は、負温度特性電流生成回路103の出力電流を基に、入力オフセット電圧補正電流を出力調整可能に構成されたものとなっている。 (もっと読む)


【課題】チップ面積の極端な増大を招くことなく、電源投入時の過渡期に出力端子を接地側に落とことを可能にすること。
【解決手段】正転入力電圧VIN_Pと反転入力電圧VIN_Nの差分を増幅する差動増幅回路10と、該差動増幅回路10の出力信号を入力し増幅してPMOSトランジスタM12とNMOSトランジスタM13の共通接続点から出力電圧VOUTを出力する出力回路20とを有する演算増幅器100である。トランジスタM13のゲートに一端が接続されたコンデンサCx1とトランジスタM12のゲートに一端が接続されたコンデンサCx2を備え、コンデンサCx1,Cx2の他端は抵抗Rx1を介して高電源端子1に接続されている。 (もっと読む)


【課題】動作電流を大きく増大させることなく、入力信号変化に対する出力追従性を向上させることのできるボルテージフォロワ回路を提供する。
【解決手段】実施形態のボルテージフォロワ回路は、P型差動対101と、N型差動対102と、折り返しカスコード型中間増幅段103と、出力段104とを備える演算増幅回路100を使用するボルテージフォロワ回路であって、出力変化加速部1が、P型差動対101に接続された定電流源I101からP型差動対101へ電流が流れないときに、出力段104へ加速電流I1を印加して出力段104の出力変化を加速し、出力変化加速部2が、N型差動対102に接続された定電流源I102からN型差動対102へ電流が流れないときに、出力段104へ加速電流I2を印加して出力段104の出力変化を加速する。 (もっと読む)


【課題】消費電流を削減する。
【解決手段】第1及び第2の入力端子に現れる電位差を第1及び第2の電源に基づいて増幅する差動アンプ(図2のMN1、MN2が相当)と、差動アンプを動作させるバイアス電流を制御するバイアストランジスタ(図2のMN3が相当)と、差動アンプの負荷となるカレントミラー回路(図2のMP1、MP2が相当)と、カレントミラー回路のダイオード接続側と其々の制御端が接続されると共に第1及び第2の電源間に直列に接続される、バイアストランジスタと逆導電型の第1及び第2のトランジスタ(図2のMP4、MP6が相当)を有し、第1及び第2のトランジスタの間の接続ノードをバイアストランジスタの制御端に接続するバイアス制御回路と、を備える。 (もっと読む)


【課題】感度温度特性調整回路において、センサの感度温度特性を調整した後にゲインを再調整する必要をなくす。
【解決手段】並列に接続された、複数の異なる温度特性を有する同値抵抗5、6のうち、オペアンプ2の帰還抵抗として用いる同値抵抗を切換スイッチSa、Sbで選択的に切り換えることにより、感度温度特性調整回路1のゲイン温度特性を調整して、センサの感度温度特性を調整するようにした。これにより、センサの感度温度特性を調整した場合でも、この調整回路1内のオペアンプ2の基準温度における入力抵抗値R0と帰還抵抗値Rが変化しないので、基準温度における感度温度特性調整回路1のゲインの値が変化しない。従って、センサの感度温度特性の調整後に、感度温度特性調整回路1のゲインを調整する必要性を減じることができる。 (もっと読む)


1 - 20 / 414