説明

電子回路のリソースへのアクセス制限

【解決手段】本発明は、電子回路の少なくとも1つのリソースへのアクセスを制限するための方法及び回路に関し、リソースへのアクセスがカウンタ(COUNT) の少なくとも1ビットの値のテスト(32)の後に決定され、前記カウンタは、電子回路へ電力が供給されているか否かに無関係に、一定時間の終了の際に自動的に再起動される。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、一般的には電子回路に関し、より具体的には電子回路に含まれる情報、又はその伝達が前記電子回路に制御される情報の保護に関する。「情報」は、制御されていない状態で通信されるべきではない任意のタイプのデータを表し、情報は、電子回路に含まれる情報(例えば、アクセスコード、パスワード、記憶アドレス、アルゴリズムの特定のステップ等)であるか、又は電子回路の外部にあるが前記電子回路が情報の利用を制御している情報(例えば、暗号化されたデータ、放送媒体の内容等)である。
【0002】
第1様態は、機密に保持されることが想定されているデータを見つけ出すことを目的とした不正行為に対して、電子回路に含まれるデータを保護することに関する。
【0003】
別の様態は、電子回路又は追加された装置に含まれる情報の通信又は利用を、電子回路によって制御することに関する。
【0004】
本発明は、スマートカードの電子回路への適用例に関連して以下に説明されるが、本発明は、より一般的には伝達が制御された情報を含むか、又は伝達が制御された情報の伝達を決定する任意の電子回路に適用し、該電子回路は、絶縁されたスマートカードの電子回路であっても、又は更に複雑な装置の電子基板に組み立てられたものでもよい。
【背景技術】
【0005】
一様態によれば、電子回路が、機密に保持されることが想定されている情報を処理することが可能である場合、電子回路は、これらのデータをハッキングすることを目的とする様々な攻撃行為に対して検出し保護するソフトウェア機構及び/又はハードウェア機構を備えてもよい。攻撃に対する保護機構(対抗策)は、(例えば、乱数の導入により)重要な情報の処理をスクランブルする手段と、情報又は電子回路を阻止しようとする攻撃行為を検出する手段とに区分される。このような機構は全て、保護が欠如されている場合と比較すると、情報の処理時間が長くなるという不利な点を有する。
【0006】
更に、これらの機構は電子回路を作動すべく電力の供給を必要とする。一方では、このために非生産的な電力消費が生じる。他方では、これによって、不正行為を試みる人が、電子回路の電力供給を遮断する(例えば、スマートカードを読取り装置から急に抜き取る)ことにより幾つかの対抗策を回避することが可能になる。
【0007】
情報の通信又は利用の電子回路による制御に関する別の様態によれば、暗号化/復号部の保護が困難である。1つの暗号化/復号部が複数の受信器によって用いられ得るので、これはシステムの脆弱性となる。例えば、スマートカードの所有者によりインターネットを介したオンラインでの利用が可能となる複数のユーザのためのアクセス部を形成する認証されたスマートカードは、インターネットを介して迅速な復号を同時に要求する、には十分である。利用可能なインターネットの処理量の増加、及びデジタルコンテンツを放送するためのインターネットの使用は、このようなシステムの脆弱性を増加させている。
【0008】
このような不正行為を防ぐために、電子回路の復号リソースへのアクセスを制御可能とすることが望ましい。
【0009】
より一般的には、不正行為を回避するためであれ又はあらゆる他の理由(例えば、リソースの使用回数及び/又は使用時間の制限)のためであれ、電子回路のリソースへのアクセスを制御することを可能とすることが望ましい。「リソース」は、電子回路により記憶又は処理された任意の情報(例えば、暗号化回路、認証コード等)に加えて、電子回路の任意のソフトウェアアプリケーション又はハードウェアアプリケーション(例えば、暗号化アルゴリズム、電子回路のアプリケーションプログラム等)を表すために用いられる。
【先行技術文献】
【特許文献】
【0010】
【特許文献1】国際公開第03/083769号パンフレット
【発明の概要】
【発明が解決しようとする課題】
【0011】
本発明の少なくとも1つの実施形態は、電子回路に含まれる情報、又は前記電子回路によって制御される情報を保護するために、機構の不利な点の全て又は一部を克服することを目的とする。
【0012】
一様態によれば、実施形態は、攻撃の検出又は他の対抗策の利用を回避する一方、このような対抗策の存在と適合する情報保護機構を目的とする。
【0013】
別の様態の実施形態は、電子回路が含む情報、又は別の装置に含まれる情報のアクセスを電子回路によって制御することを目的とする。
【0014】
更に一般的に別の様態によれば、実施形態は、電子回路のリソースへのアクセス時間を制御することを目的とする。
【0015】
一実施形態は、電子回路のリソースへのアクセス回数及び/又はアクセス時間を制限することにより、電子回路の1又は複数のリソースへのアクセスを制御することを目的とする。
【0016】
一実施形態は、電子回路に電力が供給されていない場合でも、有効性が維持される制御を可能にすることを目的とする。
【0017】
一実施形態は、更に現在の集積回路及びEEPROM製造技術と適合する解決法を提供することを目的とする。
【課題を解決するための手段】
【0018】
これらの目的及び他の目的の全て又は一部を達成するために、本発明の少なくとも1つの実施形態は、電子回路の少なくとも1つのリソースへのアクセスを制御する方法において、少なくとも1ビットのカウンタの値のテストにより、前記リソースへのアクセスが決定され、前記カウンタは、前記電子回路へ電力が供給されているか否かに無関係に、所定時間後に自動的にリセットされることを特徴とする方法を提供する。
【0019】
一実施形態によれば、前記カウンタの値が、リソースへのアクセス毎に増加又は減少される。
【0020】
一実施形態によれば、前記カウンタは複数のビットを有し、前記テストの結果が、前記複数のビットの内の1ビットの状態によって直接与えられる。
【0021】
一実施形態によれば、過去のアクセス回数が閾値より多く検出された場合、前記リソースへのアクセスが阻止されて、前記電子回路へ電力が供給されているか否かに無関係に、前記阻止は、最終的な阻止であるか又は一時的な継続時間で行われる。
【0022】
一実施形態によれば、前記阻止の一時的な継続時間は、1日乃至3か月である。
【0023】
一実施形態によれば、前記カウンタは、リソースへの最初のアクセスの際に設定されるか、又は制御により設定される。
【0024】
一実施形態によれば、前記カウンタは、その誘電性空間を介してリークを示す少なくとも1つの第1容量性素子を備えた少なくとも1つの電荷保持回路から形成されている。
【0025】
一実施形態によれば、前記カウンタのビットの有意状態への切替が、前記第1容量性素子への充電又は前記第1容量性素子からの放電によって引き起こされる。
【0026】
一実施形態によれば、前記方法は、前記電子回路の機密情報の使用頻度の制限に適用される。
【0027】
一実施形態によれば、前記方法は、前記機密情報の保護に適用される。
【0028】
一実施形態によれば、前記方法は、別の支持体の内容の利用を可能にする前記電子回路のリソースへのアクセスの制御に適用される。
【0029】
一実施形態によれば、前記方法は、プログラム又はデータの使用の一時的な認証の提供に適用される。
【0030】
一実施形態は、前記方法を実行可能な電子回路を提供し、前記電子回路では、前記電荷保持回路は、
フローティングノードに接続された第1電極を有する少なくとも1つの第1容量性素子と、
前記フローティングノードに接続された第1電極を有し、前記第1容量性素子の静電容量より大きな静電容量を有する少なくとも1つの第2容量性素子と、
前記フローティングノードに接続され、絶縁されたコントロールゲートを有する少なくとも1つの第1トランジスタとを備える。
【0031】
一実施形態によれば、少なくとも1つの第3容量性素子が、前記フローティングノードに接続された第1電極と、電圧源に接続可能な第2電極とを有する。
【0032】
一実施形態によれば、前記電子回路は、EEPROMタイプの複数のメモリセルのアレイに埋め込まれており、各メモリセルが、フローティングゲート・トランジスタと直列の選択トランジスタを備えており、前記トランジスタの夫々のフローティングゲートが相互接続されている前記メモリセルの同一列では、
前記第1容量性素子は、前記フローティングゲート・トランジスタのトンネル窓の誘電体の厚さが他のセルの誘電体の厚さより小さい少なくとも1つの第1セルの第1サブセットを有し、
前記第2容量性素子は、前記フローティングゲート・トランジスタのドレイン及びソースが相互接続されている少なくとも1つの第2セルの第2サブセットを有し、
前記第3容量性素子は、少なくとも1つの第3セルの第3サブセットを有し、
前記第1トランジスタは、そのトンネル窓が除去された少なくとも1つの第4セルの第4サブセットを有する。
【0033】
本発明の前述及び他の目的、特徴及び利点を、添付図面を参照して本発明を限定するものではない特定の実施形態について以下に詳細に説明する。
【図面の簡単な説明】
【0034】
【図1】本発明が一例として適用されるタイプのスマートカードを示す図である。
【図2】本発明が一例として適用されるタイプの電子回路を示す図である。
【図3】本発明が一例として適用されるシステムを示す図である。
【図4】電子回路の実施形態をブロック形式で非常に概略的に示す図である。
【図5】アクセス制御方法の実施形態を示す機能略図である。
【図6】アクセスカウンタの実施形態をブロック形式で示す概略図である。
【図7】アクセス制御方法の別の実施形態を示す機能略図である。
【図8】電荷保持電子回路の実施形態を示す図である。
【図9】図8の電荷保持電子回路の動作を示す電流対電圧の図である。
【図10】図8の電荷保持電子回路の動作を示すタイミング図である。
【図11】環境の一例での電荷保持電子回路の別の実施形態を示す図である。
【図12】図11の電荷保持電子回路の動作を示す電流対電圧の図である。
【図13A】EEPROMセルに基づいた電荷保持電子回路の実施形態を示す平面図である。
【図13B】EEPROMセルに基づいた電荷保持電子回路の実施形態を示す第1方向の断面図である。
【図13C】EEPROMセルに基づいた電荷保持電子回路の実施形態を示す対応電気回路図である。
【図14A】図13A 乃至13C の電荷保持電子回路の第1素子を示す平面図である。
【図14B】図13A 乃至13C の電荷保持電子回路の第1素子を示す第2方向の断面図である。
【図14C】図13A 乃至13C の電荷保持電子回路の第1素子を示す対応電気回路図である。
【図15A】図13A 乃至13C の電荷保持電子回路の第2素子を示す平面図である。
【図15B】図13A 乃至13C の電荷保持電子回路の第2素子を示す第2方向の断面図である。
【図15C】図13A 乃至13C の電荷保持電子回路の第2素子を示す対応電気回路図である。
【図16A】図13A 乃至13C の電荷保持電子回路の第3素子を示す平面図である。
【図16B】図13A 乃至13C の電荷保持電子回路の第3素子を示す第2方向の断面図である。
【図16C】図13A 乃至13C の電荷保持電子回路の第3素子を示す対応電気回路図である。
【図17A】図13A 乃至13C の電荷保持電子回路の第4素子を示す平面図である。
【図17B】図13A 乃至13C の電荷保持電子回路の第4素子を示す第2方向の断面図である。
【図17C】図13A 乃至13C の電荷保持電子回路の第4素子を示す対応電気回路図である。
【発明を実施するための形態】
【0035】
同一の要素は異なる図面において同一の参照番号で示されている。
【0036】
明瞭化のために、本発明の理解に有用な要素及びステップのみが、図面に示されて以下に説明される。特に、本発明に係る電子回路に用いられるリソースは詳述されておらず、本発明は、現在の任意のハードウェアリソース又はソフトウェアリソースの利用と適合する。電子回路と該電子回路の環境とのデータ通信の機構も詳述されておらず、本発明は、通常の機構とここでも適合する。
【0037】
図1は、本発明が一例として適用されるタイプのスマートカード1 を概略的に示す。このようなカードは、一般的にはプラスチック物質からなる支持体から形成されており、このカード上に又はこのカード内に1又は複数の電子回路10が埋め込まれている。電子回路10は、接点2 により及び/又は接点なしで(無線送信又は端末の電磁場の変調による送信により)端末と通信することが可能である。
【0038】
図2は、本発明が一例として適用されるタイプの(例えば、図1のスマートカード1 の)電子回路10をブロック形式で非常に概略的に示す。電子回路10は、特に、デジタル処理部11(例えば、中央処理装置−CPU )と、それらの内で少なくとも1つが(例えばEEPROMタイプの)不揮発性メモリである1又は複数のメモリ12(MEM) と、電子回路の外部と通信する(接点2 又はアンテナと接続する)ための少なくとも1つの入出力回路(I/O)13 とを備える。電子回路内の様々な要素は、これらの要素の内の幾つかの要素間で可能な直接接続に加えて、1又は複数のデータバス、アドレスバス及び制御バス14を介したインターフェース13と通信する。電子回路10は、更に他のソフトウェア機能又はハードウェア機能と一体化されてもよい。これらの機能は図2にブロック15(FCT) によって表されている。
【0039】
図3は、別の様態が一例として適用される放送システムをブロック形式で非常に概略的に示す。
【0040】
本例は、デジタル媒体の衛星放送に関する。放送装置20側では、(場合によってはアナログコンテンツのデジタルコード化と同時又は該デジタルコード化の後に)デジタルコンテンツMEDIA が、例えば衛星21を介した放送の前に鍵によって暗号化される。受信側では、復号器22が、(例えば、信号を映像信号に変換することによって)信号を解釈可能にすべく変換する機能だけでなく、例えば各ユーザ専用のスマートカード1 に含まれる鍵によってデータを復号する機能をも有する。復号器22と(しばしば条件付きアクセスモジュール又はCAM と呼ばれる)復号回路10とは一般的には別箇のものである。更に効率化のために、復号回路10は、多数の復号要求を迅速に処理し得る必要がある。
【0041】
第1様態によれば、集積回路の機密を見つけ出すべく集積回路を攻撃する場合、不正行為を試みる人は所望の情報を得るまで何回も攻撃を繰り返す。更に、この繰り返しは、攻撃が不正行為を試みる人に有利になり得るように比較的短い時間内に行なわれる。例えば、差分電力解析攻撃(differential power analysis attack)は利用可能にするためには何万回の測定を必要とすると考えられる。しかしながら、製品の寿命中での鍵の通常の利用回数は一般的に、1日当たり約100 回の利用回数を超えない。
【0042】
別の様態によれば、数人のユーザが平行して同一の復号モジュールを使用する場合、リソース(復号鍵又は復号プログラム)の使用回数が余りにも多いと、不正行為による使用であるとみなされ得る。
【0043】
リソースの標準的な使用と不正行為の可能性が高い使用との差異は、(平均)使用頻度である。
【0044】
従って、不正行為の挙動を検出するために、所定時間内での電子回路のリソースの使用回数を数えることが構想され得る。
【0045】
電子回路は必ずしも常時電力が供給されておらず、ほとんどの場合、電子回路はカウンタの作動を可能とする電池を備えていないという問題が依然としてあり、このためこのような時間測定は問題となり得る。更に、電子回路が電池を備えている場合であっても、前記電池は(意図的であっても又は意図的でなくても)放電され得る。
【0046】
図4は、図2と比較されるべき図であり、電子回路10' の実施形態をブロック形式で非常に概略的に示す。
【0047】
既に示されている構成と同様に、電子回路10' は、ハードウェア形式であれ及び/又はソフトウェア形式であれ、電子回路の動作を制御する中央処理部11(CPU) と、それらの内で少なくとも1つは再プログラム可能な不揮発性メモリである1又は複数のメモリ12(MEM) と、1つの入出力回路13(I/O) と、ブロック15(FCT) によって表される適用に応じた様々なハードウェア機能及びソフトウェア機能とを備える。
【0048】
本実施形態によれば、電子回路10' は更に、電子回路10' に電力が供給されない場合でも、電荷レベルが経時的に変わる少なくとも1つの電荷保持回路100(TK) を備える。
【0049】
電荷保持回路100 の詳細な例が、図8を参照して以下に説明される。今のところ、電荷保持回路100 は、容量性素子の充電又は放電によって(任意に1として指定された状態に置かれて)プログラムされるか又は起動され得ることにのみ注目すべである。容量性素子は、電子回路の電力供給があったとしても、それとは無関係に、電荷保持回路の起動状態が所定時間後に無効になる(容量性素子が状態0に戻る)ように容量性素子の誘電性空間を介したリークを示す。
【0050】
このような電荷保持回路は、電子回路10' の保護されたリソースへのアクセスを決定する少なくとも1つの状態を記憶する。
【0051】
図5は、アクセス制御機構の第1段階の実施形態を簡略化された機能図で示す。
【0052】
保護されたリソースへの呼び出し毎に(ブロック31)、まずカウンタCOUNT の状態が、閾値THに対して確認される(ブロック32、COUNT<TH ?)。カウンタCOUNT は、電子回路10' の1又は複数の電荷保持回路100 に記憶された誤動作が検出された回数を表わす。
【0053】
カウンタによる誤動作の回数が閾値THに達していない場合(ブロック32の出力Y )、カウンタが増加されて(ブロック33、COUNT=COUNT+1 )、その後リソースへのアクセスが認証される(ブロック35、リソースへのアクセス)。
【0054】
アクセスの回数が閾値を超える場合(ブロック32の出力N )、リソースへのアクセスが否認される。例えば、制御機構は、リソースの使用の次の処理に直接進むか、或いはエラー処理(点線で示されたブロック34、エラー/停止)又は電子回路のリソースの一時的又は最終的な阻止を実施する。
【0055】
起動状態が所定時間の後に無効になる電荷保持回路の使用により、カウンタCOUNT は、電子回路10' の電力供給とは無関係に自動的にリセットされる。従って、所定時間の間、リソースへのアクセス回数を制限することが可能になる。
【0056】
言うまでもなく、カウンタCOUNT を増加する代わりに、制限値THでカウンタを初期化し、カウンタを減少させ、カウンタが0に達するときを検出することも可能である。
【0057】
第1様態を採用することにより、カウンタのビットの電荷保持容量によって設定された所定期間中の余りにも多い鍵の使用回数により、閾値を超えるとすぐに一時的又は最終的な阻止になる。
【0058】
最終的な阻止は、攻撃の検出の後の通常の機構によって得られてもよい。一時的な阻止は、不正行為を試みる人を阻止するために、(例えば、1週間乃至3か月の)十分に長い電荷保持時間を有する追加の電荷保持回路100 の起動によって得ることが可能である。その後、鍵はこの期間の終了の際に再度アクセス可能になる。
【0059】
閾値の超過が最終的な阻止ではなく一時的な阻止になる場合でも、不正行為を試みる人がいたとしても、その人は、不正行為から得られそうな利益に対して比較的長い期間阻止される。
【0060】
この第1様態の利点は、非侵入性攻撃又は半侵入性攻撃に対する対抗策であるということである。確かに、これらの攻撃は全て一般的には多数の試みを必要とする。極端な場合では、(計算に乱数を導入する対抗策を含めて)他の全ての対抗策が除去され得る。しかしながら、この対抗策はこのような他の対抗策との適合を維持する。
【0061】
備えられた電子回路のユニットにより復号可能な暗号化通信の一例を挙げると、復号アルゴリズム又は復号アルゴリズムの鍵の同時使用又は余りにも頻繁な使用は、復号へのアクセスを迅速に阻止する。阻止は最終的な阻止であってもよく又は一時的な阻止であってもよい。一時的な阻止の場合では、(例えば、1日乃至1か月の)継続時間は、リソースの使用の標準的なアクセス頻度に応じて選択される。
【0062】
図6は、n 個の電荷保持電子回路1000,1001,…,100n を含み、各電荷保持回路がカウンタCOUNT のビットB0,B1,…,Bn を記憶する計数回路50の一例をブロック形式で非常に概略的に示す。計数回路50は、好ましくは内部回路51(CTRL)によって制御されており、内部回路は、図8を参照して以下に更に理解されるように、カウンタの1又は複数のビットの状態の読み取りに加えて、誤動作が検出された後カウンタの増加(ブロック50の入力INC )を引き起こす。
【0063】
図6に示された例では、最上位ビットBnが閾値THを定義すると仮定されている。実際、このビットの状態切替がカウント2n-1-1に対してオーバーフローを表わす。従って、このシングルビットの読み取りが、テスト32(図5)の結果を示す信号OK/NOKを与えるのに十分である。
【0064】
オーバーフローによるこのような比較の利点は、計数回路50の同一のハードウェア実施形態の用途を広げるということである。確かに、閾値THは、カウンタ50の構成ビット数が何であれ、テスト32の結果OK/NOKを与えることを考慮に入れてカウンタのビット数を選択することにより容易に適合され得る。
【0065】
様々な閾値が、アクセスが要求されるリソースのタイプに応じて選択されてもよい。
【0066】
別の様態によれば、アクセス制御は、所定時間内でのリソース(例えば、プログラム又は記憶支持体の内容)への使用回数を制限するために用いられる。この場合、カウンタは、認証された使用回数に相当する数に設定されて、その後使用毎に減少される。時間及び回数の2つの制限の内の最初の制限によりリソースの使用が阻止される。
【0067】
図7は、この他の様態に係る実施形態を示す機能略図である。
【0068】
電荷保持回路が利用可能とされるとき、最初に使用するとき、又は意図的な起動処置により(例えば、カードの読み取り及び賃貸されたデジタル媒体の端子により)強制的にリセットされたとき等に、カウンタCOUNT は制限値に設定される。この値は、使用回数(カウンタの有意ビット数)だけでなく、最大使用継続時間をも設定する。変形例として、様々なカウンタが、互いに異なる保持容量で形成されて、認証された使用継続時間の選択を可能にする。
【0069】
アクセス制御は、電子回路のリソース(RES) への呼び出し毎に(ブロック31、リソースの呼び出し)、この呼び出しが実際の電子回路から発生しているのか又は外部の装置から発生しているのかに応じて行なわれる。
【0070】
リソースへの呼び出し毎に、カウンタCOUNT の状態を0と比較する(ブロック32' 、COUNT=0 ? )ことにより開始される。
【0071】
カウンタCOUNT の状態が0である場合(ブロック32' の出力Y )、リソースへのアクセスが否認される。このアクセスの否認は、カウンタが閾値THに再設定されない限りそのままである。
【0072】
カウンタCOUNT の状態が0でない場合(ブロック32' の出力N )、カウンタは減少されて(ブロック33' 、COUNT=COUNT-1 )、その後リソースへのアクセスが認証される(ブロック35)。
【0073】
簡略化された実施形態では、単一の電荷保持回路100 が用いられる(シングルビットのカウンタ又はフラグ)。ステップ33' が設けられるか否かに応じて、使用回数は多くても1であるか又は制限されない。しかしながら、最大の使用時間は、電荷保持回路100 の電荷保持容量によって制限され続ける。
【0074】
図5の例は、電子回路の電力供給とは無関係に、自動的な時間のカウントダウンを必要とする多くの適用例に用いられる。例えば、
− 所定時間内での(電磁トランスポンダタイプの)電子輸送チケットの使用回数の制限
− 使用時間が制限された、一時的なソフトウェアライセンスの提供
− 一時的な暗号化鍵の使用
− マルチメディア支持体の読み取り許可の制限(支持体が活性でない場合の暗号化された内容−CD,DVD 、又は支持体が活性であり、従って電荷保持回路100 を含むことが可能である場合の直接制限−例えばフラッシュメモリ)
− ユーザに関する情報の有効性の制限であり、この情報を強制的に更新する(例えば、ある人の生体計測基準を周期的に更新する)又は制御されていない放送を回避する
− 等
【0075】
1つの利点は、時間を考慮に入れる一方、リソースへのアクセス回数を制限することである。
【0076】
別の利点は、保護されたリソースの自動的な再起動(図5、阻止が実施されない)又は制御可能な再起動(図7)を可能にすることである。
【0077】
数ビットのカウンタの場合には、提供される解決法が、リソースが消耗される場合の電子回路の通常の対抗策(例えば、最終的な阻止)と適合する。
【0078】
様々な様態(鍵の保護、使用制限)及び実施形態が組み合わせられてもよい。
【0079】
図8は、電荷保持回路100 の好ましい例を示す。
【0080】
電荷保持回路100 は、第1容量性素子C1を備え、第1容量性素子は、フローティングノードF に接続された第1電極121 と、経時的に無視できないリークを示すべく(その誘電率及び/又はその厚さによって)設計された誘電性空間123 とを有する。「フローティングノードF 」は、電荷保持回路100 (電子回路10' )が優先的に形成されている半導体基板のどの拡散領域にも直接接続されていないノード、更に具体的には誘電性空間によってあらゆる電圧印加端子から分離されているノードを示すために用いられている。第1容量性素子C1の第2電極122 が、基準電圧(例えばアース)に接続されるべき端子112 に(図2の点線で)接続されるか、又は未接続のままである。
【0081】
第2容量性素子C2が、フローティングノードF に接続された第1電極131 と、端子112 に接続された第2電極132 とを有する。第2容量性素子C2は、第1容量性素子C1の電荷保持容量より大きな電荷保持容量を示す。
【0082】
好ましくは、第3容量性素子C3が、フローティングノードF に接続された第1電極141 と、電荷保持回路100 の端子113 に接続された第2電極142 とを有しており、電荷保持回路100 の端子113 は、電荷保持段階の初期化(記憶されたビットを状態1に有意とする処理)で電力供給源に接続されるための端子である。
【0083】
第2容量性素子C2の機能は電荷を蓄積することである。第1容量性素子C1の機能は、第1容量性素子C1の誘電性空間を介したリークにより(第1電極131 のアースへの直接接続と比べて)蓄積素子C2を比較的遅く放電することである。第2容量性素子C2の存在により、電荷保持回路100 に存在する電荷レベルを放電素子(静電容量C1)から分けることが可能になる。第2容量性素子C2の誘電体の厚さは第1容量性素子C1の誘電体の厚さより大きい。第2容量性素子C2の静電容量は、第1容量性素子C1の静電容量より少なくとも10倍大きいことが好ましい。
【0084】
第3容量性素子C3の機能は、ファウラー−ノルドハイム効果又はホットエレクトロン注入事象により第2容量性素子C2への充電を可能にすることである。第3容量性素子C3により、並列接続の第1容量性素子C1及び第2容量性素子C2に充電する際の第1容量性素子C1への応力を回避することが可能になる。第3容量性素子C3の誘電性空間の厚さは、寄生リーク経路の導入を回避するために第1容量性素子C1の誘電性空間の厚さより大きい。
【0085】
フローティングノードF は、絶縁された制御端子を有するトランジスタ(例えばMOS トランジスタ150 )のゲートG に接続されており、トランジスタは、(並列接続の第1容量性素子C1の静電容量を無視して)第2容量性素子C2に含まれている残留電荷を測定するために、導電性端子(ドレインD 及びソースS )を出力端子114,115 に接続されている。例えば、端子115 はアースされており、端子114 は、トランジスタ150 のドレイン電流I114の電流/電圧変換を可能にする電流源(図示せず)に接続されている。
【0086】
トランジスタ150 のゲート誘電体の厚さは、フローティングノードF での付加的なリークの導入を回避するために第1容量性素子C1の誘電体の厚さより大きい。好ましくは、トランジスタ150 のゲートの厚さは、(フローティングノードF への充電又はフローティングノードからの放電の)寄生プログラミング経路の導入を回避するために第3容量性素子C3の誘電体の厚さより更に大きい。
【0087】
蓄積された電荷レベルの判定が、比較器のみによって行われることが可能であり、比較器の切替が、フローティングノードF の電荷が十分である限り行なわれる。比較器が切り替えるレベルは、電荷保持回路100 によって記憶されたビットの状態を切り替えるレベルを定義する。他の読み取り解決法が構想されてもよく、例えば、電荷保持回路100 が数ビットを直接記憶する実施形態による複数レベルの判定が構想されてもよい。
【0088】
図9は、端子115 を基準としたフローティングノードF での電圧VFに応じたトランジスタ150 のドレイン電流I114の形状の一例を示す。従って、電圧VFはトランジスタ150 のゲート−ソース電圧を表す。電圧は、並列接続の第1容量性素子C1及び第2容量性素子C2の両端の残留電荷によって決まり、従って本質的に第2容量性素子C2での残留電荷によって決まる。ドレイン電流I114の評価は、端子112,115 を同一の電圧(例えばアース)に維持して、端子114 に既知の電圧を印加することにより行なわれてもよい。
【0089】
図10は、経時的なフローティングノードF での電荷QFの変動を示す。時間t0で、端子113 への供給(プログラミング)電圧の印加が停止されると、電荷QFが、初期値QINIT から開始し、容量性素子の放電の変動により時間t1で無効になる。時間t0と時間t1との時間間隔は、第1容量性素子C1の誘電体の漏れ容量だけでなく、初期値QINIT を決定する第2容量性素子C2の値(従って蓄積容量)によっても決まる。
【0090】
端子112,115 及び第1容量性素子C1の第2電極122 が基準電圧にあり、電流I114の変動がフローティングノードF の電圧の変動だけに起因するように決定されたレベルに端子114 がバイアスをかけられていると仮定すると、この変動は時間t0からの経過時間のみによって決まる。この結果は、例示された実施形態では、時間リーク素子(C1)と残留電荷を表す素子(C2)との間で行なわれた分離により得られる。
【0091】
第3容量性素子C3を介した電荷保持回路100 のプログラミング又は起動(記憶されたビットの状態1への切替)により、酸化物(誘電体)の厚さが比較的薄い第1容量性素子C1は保護されるが、そうでなければプログラミング中に破損される危険性が生じる。このため、特に測定が確実に且つ経時的に再現可能に行われ得る。
【0092】
数個の第3容量性素子C3が、プログラミング時間を速めるために端子113 とフローティングノードF との間で並列に接続されてもよい。
【0093】
同様に保持時間が、第1及び第2容量性素子C1,C2 の誘電体の厚さ及び/又は誘電率を設定するだけでなく、数個の第1容量性素子C1及び/又は第2容量性素子C2を並列に設けることによって適合されてもよい。
【0094】
図11は、電荷保持回路100'の別の実施形態の電気回路図を示す。
【0095】
図8の実施形態と比較すると、トランジスタ150 が、フローティングノードF に接続されたフローティングゲートFGを備えたトランジスタ160 と置き換えられている。トランジスタ160 のコントロールゲートCGが、電荷保持回路100'の残留電荷(従って、記憶されたビットの状態)の読み取りを制御するための端子116 に接続されている。トランジスタ160 のフローティングゲートFGとチャネル(活性領域)との間の誘電体の厚さは、第1容量性素子C1の誘電体の厚さより大きく、優先的には第3容量性素子C3の誘電体の厚さより大きい。
【0096】
別の差異は、充電又は放電容量性素子C3がMOS トランジスタ170 のフローティングゲートであるということである。トランジスタ170 のフローティングゲート141 がフローティングノードF に接続されている。
【0097】
図11の例では、電子回路が環境の一部に示されている。トランジスタ170 のドレイン142 が、供給電圧Valim を受ける電流源118 に接続されており、トランジスタ170 のソース173 がアースされている。トランジスタ170 のコントロールゲート174 は、充電が必要とされる場合に、トランジスタ170 をオンするための制御信号CTRLを受け取る。トランジスタ160 のドレイン(端子114 )が、供給電圧Valim を受けて、トランジスタ160 のソースが、電流源119 によってアースされている(図8に関連して説明された実施形態対して反転された変形例である)。電流源119 の両端の電圧V119がフローティングノードF の電圧を表し、比較器(図示せず)の出力を切り替えるために用いられる。
【0098】
図12は、電流I114に対するコントロールゲートに印加される電圧V116の図であり、図11の電荷保持回路の動作を示す。説明のために、トランジスタ160 のドレイン端子114 とソース端子115 との間の電圧が外部の読み取り回路によって一定に維持されていると仮定される。従って、フローティングゲートと端子115 との間の電圧降下が、フローティングノードF に存在する電荷と、フローティングノードF 及び端子112間の全静電容量(本質的には第1容量性素子C1及び第2容量性素子C2 の静電容量)と、トランジスタ160 のコントロールゲート116 に印加された電圧とにより決まる。図12には、3本の曲線a,b,c が示されている。曲線a は、フローティングノードF が完全に放電されている場合を示す。曲線b は、フローティングノードF に正電荷が存在する場合(放電)を示す。従って、トランジスタ160 の閾値は低下する。曲線c は、フローティングノードF に負電荷が存在する場合(充電)を示し、MOS トランジスタ160 のためのより高い閾値を生成する。
【0099】
適用例に応じて、トランジスタ160 の特性を曲線a から曲線b 又は曲線c に変更するために、フローティングノードF に充電されるか、又はフローティングノードF から放電されてもよい。プログラミング電圧から絶縁されると、第1容量性素子C1のリークにより、経時的に曲線a に戻ることが可能になる。電圧V116が0であるときの電流I114(従って電圧V119)の測定値により、電流I114が0になるときの期限切れを検出する(ビットを0にリセットする)ことが可能になる。
【0100】
次に、ファウラー−ノルドハイム効果による放電(端子112 に対して正の起動電圧又はプログラミング電圧の端子113 への印加)が仮定される。しかしながら、説明された操作は、例えば端子142,173,174 間への適切な電圧の印加による所謂ホットキャリア現象によって、フローティングノードF での充電に容易に置き換えられる。
【0101】
様々な電圧が、残留電荷とビットの記憶された状態の判定との間に利用可能な基準を有するように設けられたプログラミングモード及び読み取りモードで用いられてもよい。
【0102】
実施形態の具体例によれば、電荷保持回路は、以下の値で形成されている。
静電容量C1: 2fF、誘電体の厚さ: 40Å
静電容量C2: 20fF、誘電体の厚さ: 160Å
静電容量C3: 1fF、誘電体の厚さ: 80Å
【0103】
このような電荷保持回路は、約12ボルトの電圧の印加によってリセットされることが可能であり、約1週後に放電される。言うまでもなく、これは、電荷保持時間を決定する数個の容量性素子C1又はC2の誘電体の厚さ及び可能な並列接続の一例に過ぎない。
【0104】
図13A,13B,13C,14A,14B,14C,15A,15B,15C,16A,16B,16C,17A,17B,17Cは、EEPROMメモリアーキテクチャに基づいた集積構造における図11の実施形態に係る電荷保持回路100'の一例を示す。
【0105】
図13A,14A,15A,16A,17A は、電荷保持電子回路及びその素子C2,170,C1,160 を夫々示す平面略図である。図13B は、図13A の線AA' に沿った断面図である。図14B,15B,16B,17B は、夫々図14A,15A,16A,17A の線BB' に沿った断面図である。図13C,14C,15C,16C,17C は、電荷保持電子回路及びその素子C2,170,C1,160 を夫々示す対応電気回路図である。
【0106】
P 型シリコン基板180 (図13B )のN チャネルトランジスタを用いた実施形態が仮定されている。逆の場合も言うまでもなく可能である。
【0107】
各素子又はセルC2,170,C1 又は160 は、例えばEEPROMセルアレイネットワークから電荷保持電子回路を選択するために、単一ゲートの選択トランジスタT2,T3,T1又はT4と直列接続されたフローティングゲート・トランジスタから得られる。
【0108】
素子C2,170,C1,160 を形成する様々なトランジスタのフローティングゲートは、フローティングノードF を形成するために(導電線184 を介して)相互接続される。トランジスタのコントロールゲートは、読出制御信号CGを与えるために導電線185 に共に接続されている。トランジスタのソースSC2,S7,SC1,S6 は、端子112 (アース)に相互接続されており、トランジスタのドレインDC2,D7,DC1,D6 は、選択トランジスタT2,T3,T1,T4 の夫々のソースに接続されている。
【0109】
トランジスタT1乃至T4のゲートは、電荷保持回路の選択信号SEL を供給する導電線186 に共に接続されている。トランジスタのドレインD1乃至D4は、個々に制御可能なビット線BL1 乃至BL4 に接続されている。図13C のビット線の順序が、BL2,BL3,BL1,BL4 として任意に示されているが、様々な素子C2,170,C1,160 の列(図面の向きで)の左右方向の順序は重要ではない。
【0110】
本実施形態の例では、N 型のソース及びドレイン領域が、絶縁領域181 により線方向に相互に分離されていると仮定される(図13B )。フローティングゲートは、絶縁レベル182 によって活性領域から分離された第1導電性レベルM1に形成されており、コントロールゲートは、第3絶縁レベル183 によって第1レベルから分離された第2導電性レベルM2に形成されている。選択トランジスタのゲートは、例えばレベルM2に形成されている。
【0111】
通常のEEPROMセルネットワークとの差異は、フローティングゲートが、フローティングノードF を形成するために4つのトランジスタのグループによって相互接続されていることである。別の差異は、様々な回路素子を形成するフローティングゲート・トランジスタが、それらのトンネル窓及び/又はそれらのドレイン・ソース接続の厚さによって互いと異なるということである。
【0112】
図14A 乃至14C は、蓄積コンデンサC2の形成を示す。対応するフローティングゲート・トランジスタのドレインDC2 及びソースSC2 は、コンデンサの第2電極132 を形成するために(全活性領域に亘るN+型注入の拡張により)短絡される。更に、トンネル窓が標準的EEPROMセルから除去される。
【0113】
図15A 乃至15C は、容量性プログラミング素子C3を形成するトランジスタ170 の形成を示す。トランジスタは、トンネル窓202 (図15B )の下にN ドープされた領域の拡張部分201 が、電荷注入領域にプラットフォームを設ける標準的EEPROMセルである。標準的EEPROMセルのように、ドレイン領域D7が選択トランジスタT3のソースに接続される。ソース領域S7が端子112 に接続される。
【0114】
図16A 乃至16C は、電荷保持回路のリーク素子を形成する第1容量性素子C1の形成を示す。標準的EEPROMセルと比較すると、差異は、リークを増加させるためのトンネル効果に用いられる誘電体窓の薄化(領域212 、図16B )である。例えば、誘電体212 の厚さは、変更前のセルのトンネル窓(202 、図15B )の厚さ(例えば70乃至80オングストロームの間)の約半分(例えば30乃至40オングストロームの間)になるように選択されている。
【0115】
図17A 乃至17C は、トンネル窓が、好ましくはEEPROMセルの通常の注入領域(201 、図15B )と共に除去された読み取りトランジスタ160 の形成を示す。従って、ソースS6及びドレインD6によって限定された活性領域は、標準的なMOS トランジスタの活性領域と同様である。
【0116】
図13A 乃至17C の表示は、簡略化されており、用いられる技術に適合され得る。特にゲートは、ドレイン領域及びソース領域の境界と並ぶように示されているが、多少の重なりは多くの場合存在する。
【0117】
EEPROMセル技術による実施形態の利点は、電荷保持回路が、EEPROMセルを消去するか又はEEPROMセルに書き込むために用いられる電圧レベル及び時間窓と同一の電圧レベル及び時間窓を適用することにより、プログラミングされリセットされてもよいということである。
【0118】
別の利点は、連続書込み動作中にリーク素子(C1)の薄い酸化物の劣化を回避することにより、経時的な安定性が保たれるということである。
【0119】
ビット線BL1 乃至BL4 の夫々の接続は、回路を操作する段階、特にプログラミング(起動)又は読み取り段階によって決まる。
【0120】
以下の表1は、図13A 乃至図17C に示されるような電荷保持電子回路の起動(SET) 及び読み取り(READ)の実施形態を示す。
【0121】
【表1】

【0122】
起動段階SET (記憶されたビットの状態1への切替)では、選択信号SEL が、異なるトランジスタT1乃至T4をオンするためにアースに対して第1高電圧VPP1になる一方、フローティングゲート・トランジスタのコントロールゲートに与えられた信号CGは、トランジスタ160 をオンしないように低レベル0のままである。ビット線BL1,BL2,BL4 は、フローティング状態(高インピーダンス状態HZ)を維持する一方、ビット線BL3 はフローティングノードF の充電を可能にする正電圧VPP2が印加される。フローティングゲート・トランジスタのソースに共通する線112 は、優先的にフローティング状態のままである(HZ)。
【0123】
読み取りREADでは、異なる選択トランジスタが信号SEL によってレベルVSELに設定されて、読み取り電圧VREAD が、異なるフローティングゲート・トランジスタのコントロールゲートに印加される。ビット線BL1,BL2,BL3 が高インピーダンス状態HZにある一方、ビット線BL4 は読み取り電流源の供給を可能にする電圧V114を受ける。線112 はここではアースされている。
【0124】
様々なレベルVPP1,VPP2,VSEL,VREAD,V114間の関係は、好ましくは以下の通りである。
VPP1は、VPP2より大きい。
VSELは、VREAD より大きい。
VREAD は、V114と同程度の大きさである。
実施形態の具体例によれば、
VPP1 = 14ボルト
VPP2 = 12ボルト
VSEL = 4ボルト
VREAD = 2ボルト
V114 = 1ボルト
【0125】
電荷保持回路の一素子当たりの1つのEEPROMセルに関して上述された構成は、言うまでもなく、並列接続の数個の同一セルのサブセットが夫々の様々な素子に用いられている構造と置き換えられてもよい。特に、
数個の素子C2が、電子回路の放電時間を増加させるべくフローティングノードF の静電容量を増加させるために並列接続して用いられてもよく、
数個の素子170 が、プログラミング中のフローティングノードF での充電速度又は放電速度を増加させるべく並列接続して用いられてもよく、
数個のリーク素子C1が、システムの放電時間を減少させるために並列接続して用いられてもよく、及び/又は
数個の読み取り素子160 が、電荷保持回路の評価に更に大きな電流を与えるために並列接続して導入されてもよい。
【0126】
電荷保持電子回路は、EEPROMセルの標準的ネットワークの任意の位置に導入されてよく、これにより、悪意あるユーザがいた場合、位置の発見を更に困難にすることが可能になる。
【0127】
電荷保持トランジスタを形成するセル選択トランジスタは、適合されたアドレス手段及び切替手段を備えることにより、同一のビット線で標準的なEEPROMセルと共有されてもよい。
【0128】
言うまでもなく、本発明は、当業者に容易に想起される様々な変更、調整及び改良が行われ得る。特に、電荷保持回路は、電子回路の電力供給とは無関係に、経時的な電荷損失を再生可能な方法で与えることが可能な任意の回路によって形成されてもよい。例えば、国際公開第03/083769号パンフレットに述べられているような回路が用いられてもよい。
【0129】
更に、上述された機能的な表示及び適用例の必要性に基づく回路の実際的な形成は、当業者の技能の範囲内である。カウンタは任意の種類であってもよく、計数関数は任意の増加又は減少であってよい。例えば(特に、計数セルが時間以外でリセットされ得ない実施形態では、例えば図8)、有限なサイズを有し、それらの差異が考慮されるべき値を与える2つのインクリメントカウンタが用いられてもよい。
【0130】
更に、本発明は特に常時電力供給を必要としないので、自身が存在する(端末によって生成される)電磁場から電力を取り出す(電磁トランスポンダタイプの)非接触装置で実行されてもよい。
【0131】
最後に、カウンタの増加と関連して説明された全ての内容が、検出毎のカウンタの減少と置き換えられてもよい。

【特許請求の範囲】
【請求項1】
電子回路(10')の少なくとも1つのリソースへのアクセスを制御する方法において、
少なくとも1ビットのカウンタ(COUNT) の値のテスト(32,32')により、前記リソースへのアクセスが決定され、
前記カウンタは、その誘電性空間を介してリークを示す少なくとも1つの第1容量性素子(C1)を備えた少なくとも1つの電荷保持回路(100) から形成されており、前記電子回路へ電力が供給されているか否かに無関係に、所定時間後に自動的にリセットされることを特徴とする方法。
【請求項2】
前記カウンタ(COUNT) の値が、リソースへのアクセス毎に増加(33)又は減少(33)されることを特徴とする請求項1に記載の方法。
【請求項3】
前記カウンタ(COUNT) は複数のビットを有し、前記テスト(32,32')の結果が、前記複数のビットの内の1ビットの状態によって直接与えられることを特徴とする請求項1に記載の方法。
【請求項4】
過去のアクセス回数が閾値より多く検出(32,32')された場合、前記リソースへのアクセスが阻止されて、前記電子回路へ電力が供給されているか否かに無関係に、前記阻止は、最終的な阻止であるか又は一時的な継続時間で行われることを特徴とする請求項1に記載の方法。
【請求項5】
前記阻止の一時的な継続時間は、1日乃至3か月であることを特徴とする請求項4に記載の方法。
【請求項6】
前記カウンタは、リソースへの最初のアクセスの際に設定されるか、又は制御により設定されることを特徴とする請求項1に記載の方法。
【請求項7】
前記カウンタ(COUNT) のビットの有意状態への切替が、前記第1容量性素子(C1)への充電又は前記第1容量性素子からの放電によって引き起こされることを特徴とする請求項1に記載の方法。
【請求項8】
前記電子回路の機密情報の使用頻度の制限に適用されることを特徴とする請求項1に記載の方法。
【請求項9】
前記機密情報の保護に適用されることを特徴とする請求項8に記載の方法。
【請求項10】
別の支持体の内容の利用を可能にする前記電子回路のリソースへのアクセスの制御に適用されることを特徴とする請求項1に記載の方法。
【請求項11】
プログラム又はデータの使用の一時的な認証の提供に適用されることを特徴とする請求項1に記載の方法。
【請求項12】
請求項1に記載の方法を実行する手段を備えることを特徴とする電子回路(10') 。
【請求項13】
前記電荷保持回路は、
フローティングノード(F) に接続された第1電極(121) を有する少なくとも1つの第1容量性素子(C1)と、
前記フローティングノード(F) に接続された第1電極(131) を有し、前記第1容量性素子の静電容量より大きな静電容量を有する少なくとも1つの第2容量性素子(C2)と、
前記フローティングノードに接続され、絶縁されたコントロールゲートを有する少なくとも1つの第1トランジスタ(150,160) と
を備えることを特徴とする請求項12に記載の電子回路。
【請求項14】
少なくとも1つの第3容量性素子(C3,170)が、前記フローティングノード(F) に接続された第1電極(141) と、電圧源に接続可能な第2電極(142) とを有することを特徴とする請求項13に記載の電子回路。
【請求項15】
EEPROMタイプの複数のメモリセルのアレイに埋め込まれており、各メモリセルが、フローティングゲート・トランジスタと直列の選択トランジスタを備えており、前記トランジスタの夫々のフローティングゲートが相互接続されている前記メモリセルの同一列では、
前記第1容量性素子は、前記フローティングゲート・トランジスタのトンネル窓の誘電体(212) の厚さが他のセルの誘電体の厚さより小さい少なくとも1つの第1セル(C1)の第1サブセットを有し、
前記第2容量性素子は、前記フローティングゲート・トランジスタのドレイン及びソースが相互接続されている少なくとも1つの第2セル(C2)の第2サブセットを有し、
前記第3容量性素子は、少なくとも1つの第3セル(170) の第3サブセットを有し、
前記第1トランジスタは、そのトンネル窓が除去された少なくとも1つの第4セル(160) の第4サブセットを有することを特徴とする請求項14に記載の電子回路。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate

【図4】
image rotate

【図5】
image rotate

【図6】
image rotate

【図7】
image rotate

【図8】
image rotate

【図9】
image rotate

【図10】
image rotate

【図11】
image rotate

【図12】
image rotate

【図13A】
image rotate

【図13B】
image rotate

【図13C】
image rotate

【図14A】
image rotate

【図14B】
image rotate

【図14C】
image rotate

【図15A】
image rotate

【図15B】
image rotate

【図15C】
image rotate

【図16A】
image rotate

【図16B】
image rotate

【図16C】
image rotate

【図17A】
image rotate

【図17B】
image rotate

【図17C】
image rotate


【公表番号】特表2010−515187(P2010−515187A)
【公表日】平成22年5月6日(2010.5.6)
【国際特許分類】
【出願番号】特願2009−544415(P2009−544415)
【出願日】平成20年1月4日(2008.1.4)
【国際出願番号】PCT/EP2008/050073
【国際公開番号】WO2008/084017
【国際公開日】平成20年7月17日(2008.7.17)
【出願人】(509186306)プロトン ワールド インターナショナル エヌ.ヴィ. (5)
【Fターム(参考)】