説明

Fターム[5F140BA08]の内容

絶縁ゲート型電界効果トランジスタ (137,078) | 基板材料 (9,253) | 3−5族 (1,737) | InP (200)

Fターム[5F140BA08]に分類される特許

81 - 100 / 200


常時オフ半導体デバイスが提供される。III族窒化物バッファ層が提供される。III族窒化物バリア層がIII族窒化物バッファ層上に設けられる。非伝導性スペーサ層がIII族窒化物バリア層上に設けられる。III族窒化物バリア層およびスペーサ層がエッチングされてトレンチを形成する。トレンチはバリア層を貫いて延びてバッファ層の一部を露出させる。誘電体層がスペーサ層上およびトレンチ内に形成され、ゲート電極が誘電体層上に形成される。半導体デバイスの形成に関連する方法も提供される。
(もっと読む)


【課題】耐湿性(信頼性)及び高周波特性を両立することができる半導体装置及びその製造方法を提供する。
【解決手段】半絶縁性のSiC基板1上に化合物半導体領域2が形成されている。化合物半導体領域2上に、ゲート電極6、ソース電極4及びドレイン電極5が形成されている。シリコン窒化膜10上に、ソース電極4及びドレイン電極5から離れた位置においてゲート電極6を覆う低誘電率膜11が形成されている。低誘電率膜11の上面及び側面を覆うシリコン窒化膜12がシリコン窒化膜10上に形成されている。シリコン窒化膜12上に低誘電率膜13が形成されている。低誘電率膜13の比誘電率は低誘電率膜11のそれよりも高い。また、低誘電率膜13の耐湿性は低誘電率膜11のそれより高い。 (もっと読む)


【課題】ゲート電極の構造が異なる2種類のトランジスタを形成する際のゲート絶縁膜の突き抜け及び基板掘れが生じにくい半導体装置を実現できるようにする。
【解決手段】半導体装置は、半導体基板11と、半導体基板11の第1の領域13に形成された第1のトランジスタ20と、第2の領域14に形成された第2のトランジスタ30とを備えている。第1のトランジスタ20は、第1のゲート絶縁膜21と、第1のゲート電極22とを有し、第2のトランジスタ30は、第2のゲート絶縁膜31と、第2のゲート電極32とを有している。第1のゲート絶縁膜21及び第2のゲート絶縁膜22は、第1の絶縁膜41と第2の絶縁膜42とを含む。第1のゲート電極22に含まれる元素と、第2のゲート電極32に含まれる元素とは少なくとも一部が異なっている。 (もっと読む)


【課題】高誘電率ゲート誘電膜を用いるpチャネルFETをゲート先作りプロセスにより形成すると閾値が大きくなる。
【解決手段】High-Kゲート誘電膜104の側面と接触するようにHigh-K誘電膜102を形成した後、酸素雰囲気中でアニールする。 (もっと読む)


【課題】 キーホール・シームの形成を排除した信頼性が高い高アスペクト比のコンタクト構造体を含む半導体構造を提供する。
【解決手段】 キーホール・シームの形成は、本発明においては、誘電体材料内部に存在する高アスペクト比のコンタクト開口部内に高密度化貴金属含有ライナを設けることによって排除される。高密度化貴金属含有ライナは拡散バリアの上に配置され、これら両方の要素は、本発明のコンタクト構造体の導電性材料を、下層の半導体構造体の導電性材料から分離する。本発明の高密度化貴金属含有ライナは、第1の抵抗率を有する貴金属含有材料の堆積、及び、堆積した貴金属含有材料の抵抗率をより低い抵抗率に減少させる高密度化処理プロセス(熱又はプラズマ)を、堆積した貴金属含有材料に施すことによって形成される。 (もっと読む)


【課題】金属ゲート電極を有する二重仕事関数半導体デバイスの製造方法を提供する。
【解決手段】該製造方法は、第1領域101及び第2領域102を有する基板100を設けること、第1領域に第1半導体トランジスタ107を作製すること、第2領域に第2半導体トランジスタ108を作製すること、第1サーマルバジェットを第1半導体トランジスタに備わる少なくとも第1ゲート誘電体キャッピング層114aに作用し、第2サーマルバジェットを第2半導体トランジスタに備わる少なくとも第2ゲート誘電体キャッピング層114bに作用すること、を備える。 (もっと読む)


【課題】微細プロセスよりも前に個片化用の溝を形成した場合でも、微細プロセスにおけるフォトリソグラフィで使用するフォトレジストを均一に形成することを可能にする。
【解決手段】配列された複数の素子形成領域AR1を含むp型半導体層103における隣り合う素子形成領域AR1間に平行な2つの溝TRを形成し、個片化時には2つの溝TRの間に形成された凸部120を切断する。この構成により、スクライブ領域SR全体に溝TRを形成する必要が無くなるため、溝TRの幅を例えばダイシングブレードの厚さやレーザスポットの径よりも小さくすることが可能となる。この結果、微細プロセスよりも前に個片化用の溝を形成した場合でも、微細プロセスにおけるフォトリソグラフィで使用するフォトレジストを均一に形成することが可能となる。 (もっと読む)


【課題】実用的に簡単な手法で、良好な3−5族化合物半導体と酸化層との界面を形成する。
【解決手段】InPに格子整合または擬格子整合する砒素を含まない3−5族化合物の第1半導体層と、前記第1半導体層に接して形成された、InPに格子整合または擬格子整合する3−5族化合物の半導体層であって、前記第1半導体層に対し選択的に酸化が可能な第2半導体層と、を備えた半導体基板が提供される。また、InPに格子整合または擬格子整合する砒素を含まない3−5族化合物の第1半導体層と、第1半導体層に接して形成された、InPに格子整合または擬格子整合する3−5族化合物の第2半導体層の少なくとも一部を第1半導体層に対し選択的に酸化して形成した酸化層と、第1半導体層に形成されるチャネルに電界を加える制御電極とを備えた半導体装置が提供される。 (もっと読む)


【課題】シリコンリッチ窒化シリコン膜に起因した不安定な現象を抑制すること。
【解決手段】本発明はGaN系またはInP系化合物半導体からなる半導体層11の上に屈折率が2.2以上の第1窒化シリコン膜12を形成する工程と、第1窒化シリコン膜12より屈折率の低い第2窒化シリコン膜14を第1窒化シリコン膜12上に形成する工程と、半導体層11を露出させた領域にソース電極16およびドレイン電極18を形成する工程と、第1窒化シリコン膜12および第2窒化シリコン膜14が形成された状態でソース電極16およびドレイン電極18を熱処理する工程と、ソース電極16とドレイン電極18との間の半導体層11上にゲート電極を形成する工程と、を有する半導体装置の製造方法である。 (もっと読む)


【課題】 サブリソグラフィック幅を有する応力誘起ライナによる異方性応力の生成。
【解決手段】 直線端部を有する突出構造体を基板(8)上に形成する。突出構造体は電界効果トランジスタのゲートラインとすることができる。応力誘起ライナを基板(8)上に堆積させる。少なくとも2つの不混和性のポリマブロック成分を含む非感光性自己組織化ブロックコポリマ層を応力誘起ライナ(50)の上に堆積させ、アニールして不混和性成分を相分離させる。ポリマレジストを現像して少なくとも2つのポリマブロック成分のうちの少なくとも1つを除去し、突出構造体の直線端部(41)により入れ子になったラインのパターンを形成する。直線型のナノスケール・ストライプが、自己配列及び自己組織化のポリマレジスト内に形成される。応力誘起層は、サブリソグラフィック幅を有する直線型応力誘起ストライプにパターン化される。直線型応力誘起ストライプ(50)は主にそれらの縦方向に沿った一軸性応力をもたらし、下層の半導体デバイスに異方性応力を加える。 (もっと読む)


【課題】不純物の無い区域を有するひずみ材料層を含む半導体構造とデバイス、及びそれを製作するための方法を提供する。
【解決手段】ひずみ材料層104の特定の領域108は、半導体の隣接する部分から相互拡散することができる不純物を無い状態にしておく。不純物がひずみ材料層104の特定の領域108に存在する場合、デバイス性能の低下となる。説明された特徴を有する、又は説明されたステップに従って製作される半導体構造100とデバイス(例えば、電界効果トランジスタ、即ち「FET」)を使用することにより、デバイスの動作が向上する。 (もっと読む)


【課題】素子形成領域間の分離絶縁膜を保護し、接合リークなしに素子と配線膜とを電気的に接続することができる半導体装置およびその製造方法を提供すること。
【解決手段】半導体基板1に形成されて素子形成領域2を画定する分離絶縁膜3と、素子形成領域2に形成された素子と、素子および分離絶縁膜3を覆うように半導体基板1上に形成された層間絶縁膜5と、層間絶縁膜5をエッチングして形成されたコンタクトホール内に埋め込まれて素子と電気的に接続する配線膜6、7とを備え、少なくとも分離絶縁膜3と層間絶縁膜5との間に、前記エッチングによる分離絶縁膜3の浸食を防止するための3層以上の絶縁膜4a、4b、4cが積層されてなる保護積層膜4が形成されていることを特徴とする半導体装置。 (もっと読む)


【課題】フェルミレベルのピンニングの効果が、ポリシリコン(Poly−Si)/金属酸化物の界面で高い閾値電圧を招かないMOSFET(金属酸化物半導体電界効果トランジスタ)を含む半導体デバイスの製造方法を提供する。
【解決手段】半導体デバイスは、第1MOSFETトランジスタを含む。トランジスタは、基板、基板上の第1high−k誘電体層1、第1high−k誘電体層1上の第1誘電体キャップ層2、および第1誘電体キャップ層2上の、第1ドーピングレベルで第1導電型の半導体材料3からなる第1ゲート電極とを含む。第1誘電体キャップ層2は、スカンジウムを含む。 (もっと読む)


【課題】CMOSを製造するにおいて、1つまたは2つの誘電体を有するデュアル金属ゲートを形成する場合の、本質的な製造プロセスの複雑さや費用が増加しない、製造が容易で信頼性のある、デュアル仕事関数を有する半導体デバイスの製造方法を提供する。
【解決手段】1つの金属電極から開始するデュアル仕事関数デバイスの簡単な製造方法およびそのデバイスを開示する。シングル金属シングル誘電体(SMSD)CMOS集積スキームが開示される。ゲート誘電体層1と誘電体キャップ層2および誘電体キャップ層2’’とを含む1つの誘電体スタックと、誘電体スタックを覆う1つの金属層とが、最初に形成され、金属−誘電体界面を形成する。誘電体スタックと金属層を形成した後、誘電体キャップ層2’’の、金属−誘電体界面に隣接する少なくとも一部が、仕事関数変調元素6を加えることにより選択的に変調される。 (もっと読む)


【課題】チャネル領域における高いキャリア移動度を有する半導体装置を提供する。
【解決手段】本発明の一態様に係る半導体装置は、半導体基板と、前記半導体基板上に形成され、内部におけるキャリアの移動度がSi結晶よりも大きい第1の結晶からなる半導体層と、前記半導体層上に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成されたゲート電極と、前記半導体層を挟んで形成され、前記半導体層に前記半導体層内のキャリアの移動度が上昇する方向に歪みを与える第2の結晶を含み、前記半導体層に接する深さの浅い領域であるソース・ドレインエクステンション領域を有するソース・ドレイン領域と、を有する。 (もっと読む)


【課題】 構造の接点抵抗を改善した、すなわち低下させた半導体構造を提供する。
【解決手段】 自己組織化・ポリマー技術を用いて、半導体構造の導電性コンタクト領域に存在する材料内に少なくとも1つの配列されたナノサイズ・パターンを形成する。配列されたナノサイズ・パターンを有する材料は、相互接続構造または電界効果トランジスタの半導体ソースおよびドレイン領域の導電材料である。接点領域内に整列ナノサイズ・パターニング材料が存在することによって、以降の接点形成のための全領域(すなわち界面領域)が拡大し、これによって構造の接点抵抗が低下する。接点抵抗の低下により、構造を通る電流が改善する。上述のことに加えて、本発明の方法および構造では、接合領域が不変のままであるので、構造の接合容量は影響を受けない。 (もっと読む)


【課題】CMOSがFUSIゲートを含む場合、異なるシリサイド相を有する第1および第2の制御電極が形成され、ゲート形成後の熱工程等により各ゲートの異なったシリサイド相中のNi等の金属はゲート電極間を拡散しない半導体装置を提供する。
【解決手段】第1の制御電極17の金属半導体化合物から、第2の制御電極18の金属半導体化合物に、金属が拡散するのを防止するブロック領域23を形成する。ブロック領域23は、第1および第2の制御電極17、18の間の境界面に形成され、金属半導体化合物がそれから形成される金属中での溶解度より、金属半導体化合物中での溶解度が低いドーパント元素を注入することにより形成する。これにより、金属拡散が防止され、第1および第2の制御電極17、18の金属半導体化合物の構成が、例えば更なるデバイスの処理中の熱工程中に、実質的に変化せずに保たれる。 (もっと読む)


【課題】高集積化を実現することができる高電圧素子及びその製造方法を提供すること。
【解決手段】本発明の高電圧素子は、基板内に形成されたドリフト領域と、前記基板内に前記ドリフト領域よりも深く形成された素子分離膜と、前記基板の上に形成されたゲート電極と、該ゲート電極の両側の前記ドリフト領域内に形成されたソース領域及びドレイン領域とを備える。 (もっと読む)


【課題】ソース電極およびドレイン電極と、チャネル領域との間に形成されるショットキー障壁を共鳴障壁とすることによって、モノリシックな、微分負性抵抗特性を有する半導体装置を提供する。
【解決手段】金属を含有するソース電極102と、金属を含有するドレイン電極104と、このソース電極102とこのドレイン電極104とにはさまれ、半導体で形成されるチャネル領域106とを備える半導体装置であって、ソース電極102およびドレイン電極104と、チャネル領域106との間にショットキー障壁が形成され、これらのショットキー障壁が共鳴障壁となることによって、微分負性抵抗特性を示すよう動作することを特徴とする半導体装置。 (もっと読む)


チップエクステンション部のないチップレス・エピタキシャルソース/ドレイン領域を有する半導体デバイス、及びその製造方法が提供される。一実施形態において、当該半導体デバイスは基板上にゲートスタックを有する。該ゲートスタックは、ゲート誘電体層上にゲート電極を有し、基板内のチャネル領域上に位置する。当該半導体デバイスはまた、基板内のチャネル領域のそれぞれの側に一対のソース/ドレイン領域を有する。該一対のソース/ドレイン領域はゲート誘電体層に直に接触し、且つ該一対のソース/ドレイン領域の格子定数はチャネル領域の格子定数と異なる。一実施形態において、当該半導体デバイスは、誘電体のゲートスタックプレースホルダーを用いて形成される。
(もっと読む)


81 - 100 / 200