説明

Fターム[5F083FR00]の内容

半導体メモリ (164,393) | 強誘電体メモリ (1,733)

Fターム[5F083FR00]の下位に属するFターム

Fターム[5F083FR00]に分類される特許

21 - 40 / 197


【課題】、半導体記憶装置自身に、適切に自半導体記憶装置に関する装置情報を記憶することができる、半導体記憶装置を提供する。
【解決手段】特定ワード線(1024番目のワード線)上のステータスレジスタ42が設けられていない領域である、8番目〜255番目のビット線と交差する領域に設けられている強誘電体メモリにより生産履歴記憶容量44を構成し、生産履歴記憶容量44に、半導体記憶装置10(半導体チップ20)の生産履歴に関する情報を記憶させている。また、生産履歴記憶容量44への記憶・参照は、主記憶容量40への記憶・参照に使用される通常のコマンドと異なる特殊なコマンドが用いられる。 (もっと読む)


【課題】半導体装置の製造において基板の金属汚染を抑える。
【解決手段】半導体素子が設けられた基板の、半導体素子形成面とは反対側の裏面および端部に保護膜を形成する工程と、前記半導体素子形成面に設けられた金属含有膜を加工する工程と、前記金属含有膜の加工後に前記保護膜を除去する工程と、を含む半導体装置の製造方法。 (もっと読む)


【課題】特殊な環境が不要で短時間且つ低コストでニッケル酸ランタン膜形成用組成物を製造することができるニッケル酸ランタン膜形成用組成物の製造方法、ニッケル酸ランタン膜の製造方法、及び圧電素子の製造方法を提供する。
【解決手段】圧電素子300(アクチュエーター)は、絶縁体膜55上に、第1電極60と、第1電極60の上方に設けられて厚さが3μm以下、好ましくは0.3〜1.5μmの薄膜である圧電体層70と、圧電体層70の上方に設けられた第2電極80とが、積層形成される。圧電膜70であるニッケル酸ランタン膜形成用組成物は、ランタンアセチルアセトナート、ニッケルアセチルアセトナート、酢酸、及び水を混合して混合溶液を得た後、混合溶液を加熱する。 (もっと読む)


【課題】微細化によっても順方向電流が減少することが無いようにする。
【解決手段】実施形態は、第1の配線と、その上に積層されたメモリセルと、その上に形成された第2の配線とを有するセルアレイ層を備え、メモリセルが、電流制御素子、可変抵抗素子及びこれらの間に配置されたシリサイド用金属層を有する。第1の配線又は第1の配線層を形成し、その上に電流制御素子を形成する半導体層、シリサイド用金属層及び可変抵抗素子を形成する可変抵抗素子層を順次形成する。可変抵抗素子層及びシリサイド用金属層を半導体層に達するまで第1のエッチングにより選択的に除去し、少なくとも露出したシリサイド用金属層の側面を覆うように第1の保護層を形成し、選択的に除去した部分に対応する半導体層の部分を第2のエッチングにより選択的に除去し、可変抵抗素子、シリサイド用金属層及び半導体層を覆うように第2の保護層を形成する。 (もっと読む)


【課題】特殊な環境が不要で短時間且つ低コストでニッケル酸ランタン膜形成用組成物を製造することができるニッケル酸ランタン膜形成用組成物の製造方法、ニッケル酸ランタン膜の製造方法、及び圧電素子の製造方法を提供する。
【解決手段】少なくとも酢酸ランタン、酢酸ニッケル、酢酸、及び水を混合して混合溶液を得た後、混合溶液を加熱する。 (もっと読む)


【課題】新たな構成の不揮発性の記憶回路を用いた信号処理回路を提供する。
【解決手段】信号処理回路は、電源電圧が選択的に供給され、第1の高電源電位が選択的に与えられる第1のノードを有する回路と、第1のノードの電位を保持する不揮発性の記憶回路とを有する。不揮発性の記憶回路は、チャネルが酸化物半導体層に形成されるトランジスタと、トランジスタがオフ状態となることによってフローティングとなる第2のノードとを有する。トランジスタはエンハンスメント型のnチャネル型のトランジスタである。トランジスタのゲートには、第2の高電源電位または接地電位が入力される。電源電圧が供給されないとき、トランジスタはゲートに接地電位が入力されてオフ状態を維持する。第2の高電源電位は、第1の高電源電位よりも高い。 (もっと読む)


【課題】(110)面に優先的に結晶配向が制御された強誘電体薄膜をシード層やバッファ層を設けることなく、簡便に得ることが可能な、強誘電体薄膜の製造方法を提供する。
【解決手段】結晶面が(111)軸方向に配向した下部電極を有する基板の下部電極上に、強誘電体薄膜形成用組成物を塗布し、加熱して結晶化させることにより下部電極上に強誘電体薄膜を製造する方法の改良であり、強誘電体薄膜が(110)面に優先的に結晶配向が制御された配向制御層により構成され、配向制御層を結晶化後の層厚を5nm〜30nmの範囲内にすることにより形成することを特徴とする。 (もっと読む)


【課題】瞬断もしくは瞬時電圧低下等の極めて短時間の電源停止又は電源電圧低下の場合でさえ、揮発性メモリ内のデータが消失してしまう場合があった。そこで、高速データ処理のために揮発性メモリを用いた場合であっても、データの保持時間を延ばす。
【解決手段】容量素子及び酸化物半導体を用いたトランジスタを有するメモリに揮発性メモリのデータ内容をバックアップしておくことによって、データの保持時間を長くすることができる。 (もっと読む)


【課題】(100)面に優先的に結晶配向が制御された強誘電体薄膜をシード層やバッファ層を設けることなく、簡便に得ることが可能な、強誘電体薄膜の製造方法を提供する。
【解決手段】結晶面が(111)軸方向に配向した下部電極を有する基板の下部電極上に、強誘電体薄膜形成用組成物を塗布し、加熱して結晶化させることにより下部電極上に強誘電体薄膜を製造する方法の改良であり、強誘電体薄膜が(100)面に優先的に結晶配向が制御された配向制御層により構成され、配向制御層を結晶化後の層厚を35nm〜150nmの範囲内にすることにより形成することを特徴とする。 (もっと読む)


【課題】圧電性能が良好な(1−x)NaNbO−xBaTiOの配向性圧電セラミックスを提供する。また本発明は、前記(1−x)NaNbO−xBaTiOの配向性圧電セラミックスを用いた圧電素子、ならびに前記圧電素子を用いた液体吐出ヘッド、超音波モータおよび塵埃除去装置を提供する。
【解決手段】下記一般式(1)で表わされる金属酸化物を主成分として含み、鉛とカリウムの含有量は各々1000ppm以下であることを特徴とする配向性圧電セラミックス一般式(1) (1−x)NaNbO−xBaTiO(式中、 0 < x < 0.3)。 (もっと読む)


【課題】強誘電体等からなる金属酸化物膜を所望の位置に低温で低コストで形成する。
【解決手段】金属酸化物膜を形成するための前駆体溶液に、金属酸化物膜が成膜される基板を浸す工程と、前記基板と前記前駆体溶液との界面に光を集光した状態で、前記光を走査しながら照射する工程と、を有し、前記前駆体溶液は前記光を透過するものであって、前記基板上に前記金属酸化物膜を形成することを特徴とする金属酸化物膜の製造方法を提供することにより上記課題を解決する。 (もっと読む)


【課題】圧電体の構成金属の拡散による特性低下を回避するとともに、圧電体の形成時の膜のはがれを回避し、さらに、圧電体の結晶性および平坦性を向上させる圧電デバイスおよびその製造方法を提供する。
【解決手段】圧電デバイス1の基板11上には、電極層23を含む下地層13を介して、圧電体14が形成される。下地層13は、第1の層21と、第2の層22とを含んでいる。第1の層21は、金属酸化物または金属窒化物からなる。第2の層22は、第1の層21の金属酸化物の構成金属と同じ金属、または金属窒化物の構成金属と同じ金属からなる。 (もっと読む)


【課題】鉛を含有せず、かつ膜剥がれ等の問題がなく、圧電特性の劣化のない圧電素子の製造方法、液体噴射ヘッド及び圧電素子を提供する。
【解決手段】酸化ジルコニウムからなる絶縁体膜55上にジルコニウムからなる密着層56を形成する工程と、密着層56上に第1電極60を形成する工程と、第1電極60上にビスマスを含む複合酸化物からなる圧電体層70を形成する工程と、圧電体層70上に第2電極80を形成する工程と、を具備する。 (もっと読む)


【課題】単一配向の結晶配向性が高いセラミックス薄膜を得ることができるセラミックス前駆体薄膜の製造方法および前駆体溶液を提供する。
【解決手段】本発明に係るセラミックス前駆体薄膜の製造方法は、金属アルコキシド溶液を希釈した希釈溶液に、アモルファス粉末を混合し、金属アルコキシド系化合物を含む前駆体溶液を作製する前駆体溶液作製工程と、前記前駆体溶液を用いてゲル膜を成膜するゲル膜成膜工程と、を含むことを特徴とする。 (もっと読む)


【課題】環境負荷が小さく且つクラックの発生が抑制された圧電セラミックス膜を形成することができる圧電セラミックス膜形成用組成物、圧電素子の製造方法及び液体噴射ヘッドの製造方法を提供する。
【解決手段】圧電セラミックス膜形成用組成物は、カリウム、ナトリウム、及びニオブを含む金属錯体混合物と、シリコーンオイルと、溶媒と、を含み、金属錯体混合物と溶媒との総量100容量部に対してシリコーンオイルを5容量部以下含む。所定量のシリコーンオイルを含むことにより、圧電セラミックス膜を形成する際の焼成工程における熱膨張が抑制されて、圧電セラミックス膜の残留応力を低減させることができる。これにより、クラックの発生が抑制されたニオブ酸カリウムナトリウム系の圧電材料からなる圧電セラミックス膜を形成することができるものとなる。さらに、鉛の含有量を抑えられるため、環境への負荷を低減することができる。 (もっと読む)


【課題】分極特性を向上させる強誘電体素子とその製造方法を提供する。
【解決手段】強誘電体素子は、基板1と、この基板1上に形成された拡散防止層2と、拡散防止層2の上に形成された下部電極層3と、下部電極層3の上に形成された強誘電体膜4と、強誘電体膜4の上に形成された上部電極層5とから構成されている。強誘電体膜4の化学溶液法を用いた製造方法は、基板1の主面に下部電極層3を形成する下部電極形成工程と、この下部電極層3上に強誘電体4の前駆体膜を形成する前駆体形成工程と、前駆体膜を加熱して結晶化させることで強誘電体膜4を形成する結晶化工程と、強誘電体膜4を一定の温度まで冷却する冷却工程と、を少なくとも含み、結晶化工程において、前駆体膜に応力を印加した後に結晶化させる。 (もっと読む)


【課題】環境負荷が小さく且つクラックの発生が抑制された圧電セラミックス膜を形成することができる圧電セラミックス膜形成用組成物、圧電素子の製造方法及び液体噴射ヘッドの製造方法を提供する。
【解決手段】圧電セラミックス膜形成用組成物は、ビスマス及び鉄を含む金属錯体混合物と、ポリエチレングリコールと、ターピネオールと、溶媒と、を含む。ポリエチレングリコールと、沸点の高いターピネオールとを含むことにより、鉄酸ビスマス系の圧電材料からなりクラックの発生が抑制された圧電セラミックス膜を形成することができるものとなる。また、圧電特性の良好な圧電セラミックス膜を形成することができるものとなる。さらに、鉛の含有量を抑えられるため、環境への負荷を低減することができる。 (もっと読む)


【課題】デバイス特性に優れた半導体装置およびその製造方法を提供する。
【解決手段】実施の一形態の半導体装置は、第1および第2の領域を有する機能膜と、前記基板の前記第1の領域に設けられ、第1の幅を有する第1の溝と、前記基板の前記第2の領域に設けられ、第1の幅よりも広い第2の幅を有する第2の溝と、前記第1の溝を埋めるように高分子材料を前駆体として形成された第1の絶縁膜と、前記第1の幅を上回る直径を有し、前記第2の溝を埋める微粒子と、前記第2の溝内で前記微粒子間および前記微粒子と前記第2の溝との間隙を埋める前記高分子材料とを前駆体として形成された第2の絶縁膜とを持つ。 (もっと読む)


【課題】圧電定数を向上させた圧電素子、前記圧電素子を用いた液体吐出ヘッド、超音波モータおよび塵埃除去装置を提供する。
【解決手段】一対の電極401,402と、一対の電極401,402に接して設けられた圧電材料403を少なくとも有する圧電素子410であって、圧電材料403はチタン酸バリウムを主成分とする結晶粒404、409の集合体405からなり、集合体405の結晶粒の中の少なくとも電極401と接している結晶粒404が、粒内に転位層407を有する。 (もっと読む)


【課題】圧電素子用に、組成ずれが少なく結晶性の良好なニオブ酸カリウム混晶系ペロブスカイト型酸化物厚膜を提供する。
【解決手段】ペロブスカイト型酸化物膜1は、基板10上に成膜され、平均膜厚が5μm以上であり、且つ、一般式(P)で表されるペロブスカイト型酸化物を含む。(K1−w−x,A,B)(Nb1−y−z,C,D)O・・・(P)(式中、0<w<1.0,0≦x≦0.2,0≦y<1.0,0≦z≦0.2,0<w+x<1.0。AはK以外のイオン価数が1価のAサイト元素、BはAサイト元素、Cはイオン価数が5価のBサイト元素、DはBサイト元素。A〜Dは各々1種又は複数種の金属元素である。) (もっと読む)


21 - 40 / 197