説明

回路モジュールおよびデジタル放送受信装置

【課題】内蔵された回路素子が実装の際に劣化することが抑制された回路モジュールおよびデジタル放送受信装置を提供すること。
【解決手段】本発明の回路モジュール10は、実装基板110と、その上面に実装された回路装置11とからなり、回路装置11は実装基板110に対して差込実装されている。更に、回路装置11は、表面にパッケージ14等の回路素子が設けられた配線基板と、回路素子が封止されるように配線基板12の表面を被覆する封止樹脂20具備する。また、配線基板12の一部分は、封止樹脂20よりも下方(外部)に突出し、この部分の配線基板12の表面には多数個の外部接続電極18が設けられている。外部接続電極18が設けられた部分の配線基板12は、実装基板110に差し込まれて接続のために使用される接続領域13となる。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、回路モジュールおよびデジタル放送受信装置に関し、特に、回路装置が実装基板に対して差込実装された構成の回路モジュールおよびデジタル放送受信装置に関する。
【背景技術】
【0002】
電子機器の小型化および高機能化に伴い、その内部に収納される回路装置においては、多層の配線層を具備するものが主流になっている。図6を参照して、多層基板207を有する回路装置を説明する(下記特許文献1)。
【0003】
ここでは、多層基板207の上面に形成された第1の配線層202Aにパッケージ205等の回路素子が実装されることで回路装置が構成されている。
【0004】
多層基板207は、ガラスエポキシ等の樹脂から成る基材201の表面及び裏面に配線層が形成されている。ここでは、基材201の上面に第1の配線層202Aおよび第2の配線層202Bが形成されている。第1の配線層202Aと第2の配線層202Bとは、絶縁層203を介して積層されている。基材201の下面には、第3の配線層202Cおよび第4の配線層202Dが、絶縁層203を介して積層されている。また、各配線層は、絶縁層203を貫通して設けられた接続部204により所定の箇所にて接続されている。
【0005】
最上層の第1の配線層202Aには、パッケージ205が固着されている。ここでは、半導体素子205Aが樹脂封止されたパッケージ205が、半田等から成る接続電極206を介して面実装されている。多層基板207の表面には、パッケージ205の他にも、チップコンデンサやチップ抵抗等の受動素子や、ベアの半導体素子等が実装されても良い。ここで、多層基板207の厚みは、例えば1mm程度である。
【0006】
上述した構成の回路装置は、多層基板207の下面に形成されたパッド形状の第4の配線層202Dに半田等の接合材が溶着され、例えばコンピュータやテレビ等のマザーボードに実装される。このような実装形態は一般的に面実装と呼ばれている。
【0007】
また、上記した回路装置が組み込まれるセットの一つとして、例えば放送受信装置(テレビジョン)がある。一般的に、回路装置が放送受信装置に組み込まれる場合は、放送受信装置の筐体の内部に収納される基板に、回路装置が実装される。現状のアナログテレビジョンでは、筐体内部において、単層の導電路が形成された紙フェノール等からなる実装基板の上面に、チューナーやコンデンサ等の電子部品が実装されて互いに電気的に接続されている。
【0008】
一方、近年では映像圧縮技術やデジタル技術の進歩により放送のデジタル化が進んでおり、このデジタル放送では、テレビ放送や音声放送に加え、文字情報や制止画情報などのデータを配信するデータ放送が行われる。地上テレビジョン放送も、いずれはアナログ放送を終了し、デジタル放送に全面的に移行するように計画されている。
【特許文献1】特開2002−182270号公報
【発明の開示】
【発明が解決しようとする課題】
【0009】
回路装置が内蔵されるデジタル放送受信装置では、データのデコード等の複雑な処理が必要とされるため、高性能な回路素子が複数内蔵された回路装置が実装基板に実装される。具体的には、例えば500個以上の多数個の電極を上面に有するシステムLSIや、水晶発振子等が回路装置に実装される。このことから、このような回路素子が内蔵された回路装置を、半田ペーストを溶融させるリフロー炉に投入して面実装すると、回路装置に内蔵されたシステムLSIや水晶振動子が過度に加熱されて、その性能が劣化するおそれがあった。
【0010】
本発明はこのような問題を鑑みて成されたものであり、本発明の主な目的は、内蔵された回路素子が実装の際に劣化することが抑制された回路モジュールおよびデジタル放送受信装置を提供することにある。
【課題を解決するための手段】
【0011】
本発明は、実装基板と前記実装基板に実装された回路装置とから成る回路モジュールであり、前記回路装置は、表面に配線層が設けられた配線基板と、前記配線層に電気的に接続された回路素子と、前記回路素子が封止されるように前記配線基板の主面を被覆する封止樹脂とを具備し、前記配線層から成る外部接続電極が設けられた部分の前記配線基板を前記封止樹脂よりも外部に突出させ、突出する前記配線基板を、前記実装基板の開口部に差し込むことで、前記回路装置が前記実装基板に実装されることを特徴とする。
【0012】
更に本発明は、実装基板と前記実装基板上に配置された電子部品とから成りデジタル放送の受信信号の復調およびデコートを行って映像信号を生成するデジタル放送受信装置に於いて、前記電子部品に含まれる回路装置は、表面に配線層が設けられた配線基板と、前記配線層に電気的に接続された回路素子と、前記回路素子が封止されるように前記配線基板の主面を被覆する封止樹脂とを具備し、前記配線層から成る外部接続電極が設けられた部分の前記配線基板を前記封止樹脂よりも外部に突出させ、突出する前記配線基板を、前記実装基板の開口部に差し込むことで、前記回路装置が前記実装基板に実装されることを特徴とする。
【発明の効果】
【0013】
本発明の回路モジュールおよびデジタル放送受信装置によれば、回路装置を構成する配線基板の一部を外部に突出させ、この突出する部分の配線基板を実装基板に差し込むことで、回路装置を実装基板に対して実装している。従って、加熱が必要とされる半田等の接合材を使用して回路装置を実装基板に実装しても、実装の際に発生する熱は、主に差し込まれる部分の配線基板に伝わるのみで、回路装置に内蔵された回路素子はそれほど加熱されない。このことから、回路装置に内蔵された回路素子が、回路装置を実装基板に実装する際に劣化してしまうことを防止できる利点がある。
【発明を実施するための最良の形態】
【0014】
図1を参照して、本実施の形態の回路モジュール10の構成を説明する。図1(A)は回路モジュール10を示す斜視図であり、図1(B)は回路モジュールを下方からみた平面図である。なお、図1(A)では、回路モジュール10を構成する回路装置11と実装基板110との関連構成を明確に示すために、両者を分離して示しているが、実際は回路装置11の接続領域13は実装基板110の開口部15、16に差し込まれる。
【0015】
図1(A)を参照して、本実施の形態の回路モジュール10は、実装基板110と、その上面に実装された回路装置11とからなり、回路装置11は実装基板110に対して差込実装されている。
【0016】
回路装置11は、表面にパッケージ14等の回路素子が設けられた配線基板12と、回路素子が封止されるように配線基板12の表面を被覆する封止樹脂20とを具備する。更に、配線基板12の下側の一部分は、封止樹脂20よりも下方(外部)に突出し、この部分の配線基板12の表面には多数個の外部接続電極18が設けられている。外部接続電極18が設けられた部分の配線基板12は、実装基板110に差し込まれて接続のために使用される接続領域13となる。
【0017】
ここでは、回路装置に内蔵される回路素子として、配線基板12の一主面(紙面上では手前から見た面)にはコネクタ80、水晶発振子54、56、チップ素子38、パッケージ14等が配置されている。また、配線基板12の他主面(紙面上では奥行き側から見た面)には、不図示の半導体素子がフェイスアップで金属細線を用いて実装されており、これらの半導体素子および金属細線は封止樹脂20により被覆されている。
【0018】
実装基板110は、例えば紙にフェノール樹脂を含浸させた紙フェノール樹脂基板であり、下面のみに単層の導電路が設けられている。そして、実装基板110には、回路装置11を差込実装するための開口部15、16が設けられている。開口部15、16の幅は配線基板12の接続領域13が差込可能な程度であり、具体的には1.0mm〜1.5mm程度であり、差し込まれる配線基板12の厚み以上である必要がある。
【0019】
本実施の形態では、回路装置11を本来とは逆の方向に指してしまう逆差しを防止するために、回路装置11の配線基板12にスリット52を設けている。具体的には、配線基板12の接続領域13を部分的に除去してスリット52が設けられている。このスリット52の位置は、回路装置11の横方向の中央部を除外した部分(左右どちらかに偏った位置)に設けられている。更に、実装基板110を部分的に貫通除去して設けた開口部15、16は、スリット52に対応する領域には設けられていない。このような構成にすることで、回路装置11が正しい方向を向いたときのみに、回路装置11の実装基板110への実装が可能となる。一方、本来とは逆の方向で回路装置11を実装基板110に差し込もうとすると、接続領域13と開口部15、16とが合致せずに、差込自体ができない。
【0020】
図1(B)を参照して、回路装置11の配線基板12の両主面に設けられた外部接続電極18は、実装基板110の裏面に形成された導電路112と接続される。具体的には、実装基板110の開口部15、16に差し込まれる部分の配線基板12の両主面には、第1外部接続電極18Aと、第2外部接続電極18Bが設けられている。そして、配線基板12の対向する面に設けられる第1外部接続電極18Aと第2外部接続電極18Bとは、別々に実装基板110の導電路112と接続されている。即ち、第1外部接続電極18Aと第2外部接続電極18Bとは、配線基板12の厚み方向に重畳する場所に位置しても、両者は連続しておらず、個別に異なる電気信号を入出力することが可能である。なお、各外部接続電極と導電路112とは、半田等の接合材を用いて電気的に接続されている。
【0021】
本実施の形態では、回路装置11の配線基板12を外部に突出させた接続領域13を実装基板110に差込実装することで、実装する際に回路装置11に内蔵された回路素子が過度に加熱されることを抑止することができる。一般的な面実装では、実装基板110の上面に形成された導電路に半田ペーストを塗布し、この半田ペーストに電子部品を固着させ、その後に200度程度以上に加熱される炉を用いて半田ペーストを溶融させて実装を行っている。上記したように、リフロー炉を使用したこの方法によると、半田ペーストのみならず回路装置等の電子部品も200度程度に加熱されるので、加熱により劣化しやすい回路素子が回路装置に内蔵されていると、これらの素子が熱により悪影響を受ける。特に、接合材として鉛フリー半田が使用された場合は、リフロー温度が例えば250度程度に高くなるので、上記課題が顕在化する恐れがある。
【0022】
本実施の形態では、回路装置11の配線基板12を突出させた接続領域13を実装基板110に差し込み実装することで、この問題を回避している。具体的な実装方法は、先ず、所定の大きさの開口部15、16が設けられて且つ下面に導電路112が設けられた実装基板110を用意する。次に、実装基板110の開口部15、16に接続領域13を差し込み、回路装置11を実装基板110に仮止めする。この時点では、回路装置11と実装基板110とは半田付けされていない。更に、回路装置11が載置された実装基板110を、溶融された半田から成る半田槽に浸漬して、実装基板110の裏面に形成された導電路112と、回路装置11の外部接続電極18との間に半田を付着させる。次に、実装基板110を半田層から引き上げた後に常温に晒して、実装基板110に付着した半田を冷却して固化させる。以上の工程により、回路装置11が実装基板110に実装される。
【0023】
上記の工程は、半田層に接触するのは実装基板110と回路装置11の接続領域13のみであるので、溶融した半田から発生する熱は、回路装置11の配線基板12には伝達するが、回路装置11に内蔵される回路素子はそれほど加熱されない。従って、回路装置11に内蔵された回路素子が、実装時の加熱により劣化してしまうことを抑制することができる。
【0024】
図2を参照して、上記した構成の回路モジュール10に採用される回路装置11の構成を説明する。図2(A)および図2(B)は回路装置11の平面図であり、図2(C)は回路装置11の断面図である。ここで、図2(A)は、図2(C)に示す回路装置11を下方から見た平面図であり、図2(B)は上方から見た平面図である。
【0025】
図2の各図を参照して、回路装置11は、上面(第1主面)および下面(第2主面)に配線層が設けられた基材22から成る配線基板12と、配線基板12の上面および下面に配置された半導体素子34等およびパッケージ14等とを具備する差込実装型の回路装置である。
【0026】
図2(C)を参照して、配線基板12は、下面および上面に配線層が形成された基材22から成る。ここで、基材22は、繊維状のフィラー(例えばガラス繊維)にエポキシ樹脂が含浸されたガラスエポキシ等の樹脂系材料から成り、差し込み実装の際の圧力が作用しても屈曲やクラックが生じない程度の機械的強度を有する。例えば、厚みが0.5mm〜1.0mm程度の厚みを有するガラスエポキシ基板は、充分な機械的強度を有するので、基材22として採用可能である。
【0027】
上記した基材22の上面および下面には配線層が形成されている。ここでは、基材22の上面に第1配線層24および第2配線層26から成る2層の配線層が積層され、基材22の下面には第3配線層28および第4配線層30から成る2層の配線層が積層され、合計で4層の配線層が設けられている。ここで、配線層同士は、樹脂からなる絶縁層を介して積層されている。また、第1配線層24と第2配線層26とは、絶縁層を貫通して設けたメッキ膜等から成る接続部58により所定の箇所で接続されている。そして、第3配線層28と第4配線層30も、絶縁層を貫通して設けたメッキ膜から成る接続部60により所定の箇所にて電気的に接続されている。
【0028】
更に、基材22の上面および下面に設けた第2配線層26と第3配線層28は、基材22を厚み方向に貫通して設けたメッキ膜等から成る貫通接続部44により所定の箇所で接続されている。
【0029】
ここでは、基材22の上面および下面に合計で4層の多層配線が設けられているが、形成される配線層の総数は4層以外でも良い。例えば、基材22の上面および下面に1層ずつ配線層が設けられて合計で2層の配線層が構成されても良いし、5層以上の配線構造が構成されても良い。
【0030】
上述した第1配線層24は、電気的接続領域(パッド)となる領域を除いて、被覆樹脂42により被覆される。具体的には、図2(C)を参照して、基材22の上面に形成された第1配線層24は被覆樹脂42により被覆され、第1配線層24の一部であるパッドの上面は被覆樹脂42により被覆されずに露出している。更に、被覆樹脂42から露出するパッドの上面は、例えば金メッキから成るメッキ膜により被覆されている。また、基材22の下面に形成された第4配線層30は被覆樹脂40により被覆されて、第4配線層30の一部であるパッドの表面は部分的に被覆樹脂40から露出している。ここで、第1配線層24を被覆する被覆樹脂42は、配線基板12の全面を被覆しているのではなく、配線基板12の上面の周辺部に於いては、被覆樹脂42は形成されず、露出する配線基板12の周辺部は封止樹脂20により被覆されている。
【0031】
図2(A)および図2(C)を参照して、配線基板12の下面に形成された最下層の第4配線層30には、回路素子として、パッケージ14、チップ素子38、水晶発振子54、56が電気的に接続されている。図2(C)を参照して、パッケージ14の構造を説明すると、ランドに固着された半導体素子32が樹脂封止されており、半導体素子32と電気的に接続された複数のリード48がパッケージ14の対向する2つの側辺から外部に導出されている。ここで、パッケージ14に内蔵される半導体素子32としては、半導体メモリ等が考えられる。そして、パッケージ14のリード48は、第4配線層30から成るパッドの上面に、半田等の導電性接着材(接合材)を介して接合される。更に、チップ素子38は、ノイズ低減のためのバイパスコンデンサやチップ抵抗器等であり、両端の電極が半田を介してパッドに接合されている。
【0032】
更に、図2(A)を参照して、水晶発振子54、56も他の回路素子と共に、第4配線層30から成るパッドに接合材を介して接合されている。水晶発振子54、56は、半導体素子34等を動作させるためのクロック(パルス信号)を発生させる素子である。具体的には、水晶発振子54は、半導体素子34が各種計算を行うためのクロックを発生させるものであり、金属製のパッケージである。更に、水晶発振子54は、内蔵されたICにより電圧制御されており、極めて高精度のクロックが発生される。また、水晶発振子54により生成されたクロックは、パッケージ14に内蔵された半導体素子32にも供給される。一方、水晶発振子56は、樹脂封止型のパッケージであり、配線基板12の反対面に実装された半導体素子34がデジタル放送の受信信号を復調するために必要とされるクロックを生成している。水晶発振子54と水晶発振子56とでは、生成されるクロックの周波数が異なる。
【0033】
ここで、第4配線層30に接続される回路素子としては、上述した素子の他にも、面実装で配置される樹脂封止型のパッケージ、フリップチップ実装される半導体素子(LSI)等が採用可能である。更には、第4配線層30に接続される全ての回路素子を、半田から成る接合材を用いてリフロー工程により面実装されるものとしても良い。このことにより、実装工程を容易にすることができる。
【0034】
更に、図2(C)を参照して、配線基板12の上面に形成された第1配線層24には、半導体素子34、36が接続されている。半導体素子34は、例えば、入力されたデジタル放送の受信信号の信号処理を行うLSIであり、その表面には500個程度の多数個の電極が形成されている。半導体素子34は、フェイスアップで配線基板12の上面に配置され、その電極は金属細線46を経由して第1配線層24の一部から成るパッドに接続される。一方、半導体素子36は、例えば半導体メモリ(具体例としてDDR SDRAM:Double Data Rate SDRAM)であり、フェイスアップで実装されて表面の電極は金属細線46を経由して第1配線層24から成るパッドと接続される。ここでは、第1配線層24に接続される半導体素子の全てをフェイスアップで接続して、金属細線46を使用して接続することで、実装に斯かるコストを低減させることができる。しかしながら、半導体素子34の電極間ピッチが例えば80μm程度以上であったら、バンプ電極を使用したフリップチップ実装で半導体素子34、36をフリップチップ実装しても良い。
【0035】
図2(A)、図2(B)を参照して、配線基板12の一側辺(図では左側の側辺)に沿って多数個の外部接続電極18が設けられている。外部接続電極18は、例えば、縦×横=1mm×2mmのパッド形状に形成された第1配線層24または第4配線層30から成る。ここでは、配線基板12の一側辺に沿って、上面および下面の両面に外部接続電極18が設けられているが、どちらか一方の面のみに外部接続電極18が設けられても良い。外部接続電極18の上面は、金メッキ等のメッキ膜により被覆されている。
【0036】
封止樹脂20は、熱硬化性樹脂または熱可塑性樹脂から成り、図2(C)では配線基板12の上面およびそこに配置された半導体素子34、36を被覆するように形成されている。半導体素子34等の放熱性を向上させるために、シリカ等の無機フィラーが混入された樹脂材料から封止樹脂20が構成されても良い。封止樹脂20の形成方法としては、トランスファーモールド、インジェクションモールド、ポッティング等が考えられる。図2(B)を参照すると、配線基板12の3つの側辺(上側辺、右側辺、下側辺)に於いては、配線基板12の終端部まで封止樹脂20により被覆されている。一方、多数の外部接続電極18が設けられる左側側辺の配線基板12の周辺部は、封止樹脂20は形成されずに、外部接続電極18およびその周辺部の配線基板12の主面が外部に露出している。これは、外部接続電極18が設けられた領域の配線基板12をマザーボード(実装基板)に差し込み実装するためである。ここで、封止樹脂20を形成することで、装置全体の機械的強度が補強されて、回路装置11を差し込み実装する際の曲げ等が抑制されるメリットもある。
【0037】
更にまた、金型を用いたトランスファーモールドにより形成される封止樹脂20の上面は平坦面であるので、この封止樹脂20の平坦面に放熱フィン等の放熱器を当接させて、半導体素子34等から発生する熱を、封止樹脂20および放熱器を経由して外部に放出させることができる。
【0038】
本形態では、図2(C)を参照して、金属細線46を介して接続される半導体素子34、36を配線基板12の上面に配置して、この半導体素子34、36および金属細線46が封止されるように封止樹脂20を形成している。このことにより、半導体素子34、36および金属細線46が封止樹脂20により被覆されて保護されるので、半導体素子34の破損や金属細線46の断線・変形が抑止される。
【0039】
一方、図2(C)を参照して、配線基板12の下面に配置される素子は、パッケージ14やチップ素子38であり封止樹脂により封止されず外部に露出している。これらの回路素子の全て(または大部分)は、半田等の導電性接着材を用いて面実装されるものであり、金属細線で接続される半導体素子34等と比較してショート等の危険性が低い回路素子である。従って、このような回路素子を封止樹脂で被覆しないことにより、製造コストを低減させることができる。
【0040】
更に、図2(A)を参照して、外部接続電極18が設けられた部分の配線基板12の両端には、配線基板12を部分的に除去した切り込み部50が設けられている。このことから、外部接続電極18が設けられた部分の配線基板12の幅(紙面上ではこの部分の上下方向の長さ)は、配線基板12の他の部分よりも短くなっている。従って、配線基板12を差し込み実装すると、切り込み部50の終端部が、差し込み実装される側の実装基板に当接して、配線基板12の過度の差し込みを抑制するストッパーとして機能している。
【0041】
ここで、図2の各図を参照して、回路装置11では、デジタル放送の受信信号を処理するシステムLSIである半導体素子34を配線基板12の上面に実装して、この半導体素子34にクロックを供給する水晶発振子54を配線基板12の下面に実装している。そして、半導体素子34と水晶発振子54とを配線基板12を貫通して電気的に接続している。この構成により、半導体素子34と水晶発振子54とが接続される経路の距離を短くして、半導体素子34の動作を安定化させることができる。同様のことは、半導体素子34と、バイパスコンデンサであるチップ素子38に関してもいえる。
【0042】
以上が回路装置11の構成である。
【0043】
図3を参照して、次に、図2に示した回路装置11の配線基板12に設けられる配線層の構成を説明する。図3(A)は最上層である第1配線層24の平面図であり、図3(B)は最下層である第4配線層の平面図である。これらの図は、図2(C)に示す回路装置11を上方(封止樹脂20が形成される面)から見た図である。
【0044】
図3(A)を参照して、第1配線層24は、パッド62、66、配線64、導電パターン68、第1外部接続電極18Aを構成している。また、ここでは、半導体素子34、36が実装される領域を点線にて示している。パッド66は、半導体素子36の周辺部に設けられており、不図示の金属細線が接続される。また、パッド62は、デジタル放送の受信信号を処理するシステムLSIである半導体素子34を取り囲むように、例えば500個程度が配置されている。
【0045】
更にパッド62は、細長く形成された第1配線層24から成る配線64を経由して、接続部58と接続されている。ここで、図2(C)を参照して、接続部58は、絶縁層を貫通して第1配線層24とその下方の第2配線層26とを接続する部位である。この事項は、パッド66に関しても同様である。更に、パッド66とパッド62とを配線64を経由して接続することで、半導体素子34と半導体素子36とが接続される。
【0046】
更に、配線基板12の下側の側面に沿って、第1配線層24の一部から成る第1外部接続電極18Aが設けられている。そして、この第1外部接続電極18Aは、上記した配線64およびパッド62等を経由して半導体素子34、36と接続される。
【0047】
上記したパッド62等が設けられない領域には、パターニングされていないベタの第1配線層24から成る導電パターン68が設けられている。更に、この導電パターン68は、配線等を経由して固定電位(例えば接地電位や電源電位)に接続されることで、シールド層として機能し、半導体素子34等の回路素子から発生するノイズを吸収して低減させることができる。また、導電パターン68を設けることで、熱伝導性に優れる銅等の導電材料の残存率が上昇して、配線基板12自体の熱伝導性が向上されて、回路装置全体の放熱性を向上させることができる。更にまた、配線基板12に設けられる各配線層に導電パターン68を設けることで、各配線層の配線基板12の面積に対してパターンが残存する割合を略一定にすることが可能となり、配線基板12が加熱されたときに発生する反りを低減させる効果も期待される。
【0048】
更に、導電パターン68を部分的に除去して除去部76が設けられている。この除去部76は、導電パターン68のほぼ全域に渡って等間隔でマトリックス状に設けられており、個々の除去部76は菱形の形状を呈している。換言すると、除去部76が設けられることにより、導電パターン68はメッシュ形状(網の目形状)を呈している。このように、導電パターン68に除去部76を設けることで、第1配線層24を被覆する絶縁材料(例えば、図2(C)に示す被覆樹脂42)の厚みを均一にすることができる。更に、リフローを行う際に発生し易いデラミ(配線基板の基材が膨張してしまう現象)を抑制することができる。
【0049】
図3(B)を参照して、第4配線層30は、回路素子と接続されるパッド70、配線72および接続部60、導電パターン74、第2外部接続電極18Bから構成されている。第4配線層30には、水晶発振子54、56、チップ素子38、パッケージ14、コネクタ80が実装され、これらの素子はここでは点線で示されている。パッド70は、四角形形状に形成された第4配線層30からなり、水晶発振子54等の回路素子が面実装されるため、第1配線層24に設けられたワイヤボンディングのためのパッド62よりも大きく形成されている。更に、パッド70は、細く形成された第4配線層30から成る配線72を経由して接続部60と接続されている。ここで、接続部60は、図2(C)を参照して、層間の絶縁膜を貫通して第4配線層30と第3配線層28とを接続する部位である。更に、パッド70同士を配線72を経由して接続することで、第4配線層30に固着される回路素子同士(例えば、パッケージ14とチップ素子38)を電気的に接続しても良い。
【0050】
更に、第4配線層30に関しても、上記した第1配線層24と同様に、導電パターン74が形成されている。ここでも、導電パターン74を設けることにより、第4配線層30におけるパターンの残存率を向上させて回路装置全体の放熱性が向上され、加熱に伴う配線基板12の反りを抑制することができる。更に、ここでも導電パターン74を部分的に除去して除去部78が設けられ、このことにより、第4配線層30を被覆する被覆樹脂40と配線基板12との密着性が向上される。
【0051】
更に、ここでは平面図を示していないが、図2(C)に示す第2配線層26では、接続部58と貫通接続部44とを接続する配線が主に構成される。そして、この配線が形成されない領域では、パターニングされていない第2配線層26から成る導電パターンが形成され、この導電パターンにも、上述した除去部が設けられる。
【0052】
また、第3配線層28では、貫通接続部44と接続部60とを接続する配線が主に形成される。更に、第3配線層28に於いても、上述した構成の導電パターンと除去部が設けられる。
【0053】
配線基板12の下面に側辺に沿って設けられる外部接続電極18(第1外部接続電極18A、第2外部接続電極18B)には、アナログ信号が入出力するアナログ電極と、デジタル信号が入出力するデジタル電極が含まれる。本実施の形態では、全て(または殆ど)のアナログ電極を、スリット52を境界とした一方側に集約して配置することで、アナログ電極を通過するアナログ信号にノイズが混入することを抑止している。具体的には、デジタル電極を通過するアナログ信号にノイズが混入すると、出力される映像信号や音声信号が劣化してしまう。一方、デジタル電極をデジタル信号が通過すると、多量のノイズが発生する場合がある。従って、アナログ電極に接近してデジタル電極を設けると、デジタル電極から発生するノイズがアナログ電極を通過するアナログ信号に混入してしまう恐れがある。このことから、本実施の形態では、配線基板12を除去して設けたスリット52よりも一方側に、アナログ電極の全てまたは大部分を集約している。ここで、スリット52の幅は、外部接続電極18同士が離間する距離よりも長くなっており、例えば3mm〜5mm程度である。このようにすることで、スリット52の広い幅をもってアナログ電極とデジタル電極とを離間させることが可能となり、デジタル電極から発生するノイズがアナログ電極に及ぶことを抑制できる。
【0054】
本実施の形態では、スリット52が左側に寄った位置に形成されており、スリット52よりも左側にアナログ電極が設けられ、右側にデジタル電極が設けられている。ここで、スリット52よりも左側の外部接続電極18の全てをアナログ電極にする必要はなく、この部分にデジタル電極が配置されても良い。しかし、この場合は、発生するノイズの量が、スリット52よりも右側に配置されるものより少ない(即ち、通過するデジタル信号の周波数が低い)デジタル信号が通過するデジタル電極が採用される。
【0055】
図3(B)を参照して、半導体素子34と水晶発振子54、56の平面的な配置を説明する。なお、図3(B)では、半導体素子34は枠が無いハッチングにて示されている。ここでは、水晶発振子54、56の平面的な位置は、半導体素子34の近傍とされている。即ち、水晶発振子54、56は、半導体素子34が実装される面とは反対の面の配線基板12の表面に於いて、半導体素子34の近傍に配置されている。このことにより、水晶発振子54、56と半導体素子34とが短距離にて接続されて、上記した効果を得ることができる。更にここでは、水晶発振子54、56を、半導体素子34とは重畳しない領域に配置している。このようにすることで、半導体素子34が動作することにより発生した熱が水晶発振子54、56に伝わることが抑制され、水晶発振子54、56から発生するクロックの劣化を抑止できる。一方、チップ素子38に含まれるバイパスコンデンサについては、熱による悪影響を受けにくいので、半導体素子34の近傍に配置しても良いし、直下に配置しても良い。
【0056】
図4は、入力されたデジタル放送の受信信号から映像信号等を生成する回路装置11の構成を示すブロック図である。回路装置11は、半導体素子34と、記憶部82(半導体素子36)と、水晶発振子54、56と、記憶部98(半導体素子32)とを具備する。更に、半導体素子34の内部には、A/D変換部84と、復調部86と、分離部88と、ビデオデコーダ90と、オーディオデコーダ92と、キャプションデコーダ94と、コントローラ96と、エンコーダ102と、D/A変換部100が内蔵されている。回路装置11全体の概略的機能を説明すると、回路装置11は、入力された所定のチャンネルのデジタル放送のアナログ受信信号から、アナログの音声信号と映像信号を生成して外部に出力している。
【0057】
回路装置11がデジタル放送の受信信号を処理する詳細は次の通りである。先ず、所定のチャンネルのデジタル放送の受信信号が、半導体素子34のA/D変換部84に入力される、A/D変換部84では、アナログの受信信号からデジタルの受信信号が生成され、この信号は復調部86に伝送される。
【0058】
復調部86では、デジタルの受信信号を復調して、受信信号に含まれる元のデータを抽出する。そして、抽出されたデータは、分離部88で、画像情報、音声情報および文字情報に分離されて、各々の情報はビデオデコーダ90、オーディオデコーダ92およびキャプションデコーダ94に伝送される。
【0059】
ビデオデコーダ90では、画像情報がデコード(復元)され、復元された画像情報は、エンコーダ102に伝送される。また、オーディオデコーダ92では、音声情報がデコードされ、復元された音声情報は外部に出力される。更に、キャプションデコーダ94では、クローズドキャプションを構成する文字情報が復元される。ここで、クローズドキャプションとは、難聴の人が放送を楽しむため開発された方法であり、テレビの画面上に文字を表示される方法である。
【0060】
エンコーダ102では、ビデオデコーダ90から出力された画像情報と、キャプションデコーダ94から出力された文字情報が合成されて、エンコード(変換)される。例えば、画像情報は、NTSC(National Television System Committee)の規格に沿ってエンコードされる。そして、エンコードされた情報は、D/A変換部100にてアナログ変換されて外部に出力される。この情報は、通常のアナログテレビジョンの場合と同じ処理でディスプレイに映し出すことができる。
【0061】
また、水晶発振子54は、復調部86が受信信号を復調するときに使用されるクロックを半導体素子34に供給している。更に、水晶発振子56は、システム全体で計算を行う際に使用されるシステムクロックを、半導体素子36および記憶部98(半導体素子32)に対して供給している。
【0062】
更に、記憶部98(半導体素子32)は、画像データや音声データが暫定的に記憶される役割を有し、例えば、256メガバイト程度の記憶容量を有する。一方、記憶部82(半導体素子36)は、半導体素子34を稼働させるためのプログラム等が記憶されており、例えばフラッシュメモリから成る。
【0063】
なお、コントローラ96は、記憶部98等の外部の素子と、半導体素子34のインターフェースをコントロールする機能を有する部位である。
【0064】
図5を参照して、次に、上記した構成の回路装置11が組み込まれたデジタル放送受信装置114の構成を説明する。ここで、図5(A)はデジタル放送受信装置114の断面図であり、図5(B)はその電気的構成を示すブロック図である。
【0065】
図5(A)を参照して、実装基板110の上面に必要とされる電子部品を実装することにより、デジタル放送受信装置114が構成されている。ここでは、実装基板110に、電子部品として、チューナー104、回路装置11、回路装置106、コンデンサ108等が差し込み実装されている。チューナー104は、所定のチャンネルの受信信号を得る機能を有する。回路装置11の構成等は上記したとおりであり、配線基板が部分的に実装基板110に差し込まれて実装されている。回路装置106は、複数の半導体素子が樹脂モールドされたパッケージであり、両側辺から外部に導出するリードが実装基板110に差し込み実装されている。コンデンサ108は、例えばノイズ除去のための高さが1cm程度の電解コンデンサであり、外部に導出した2本のリードが実装基板110に差し込み実装されている。各部品の機能等は、図5(B)を参照して後述する。
【0066】
実装基板110は、上述したように、例えば紙フェノール樹脂基板であり、下面のみに単層の導電路112が設けられている。そして、チューナー104等の電子部品が配置される領域には、電子部品を差し込み実装するための開口部(スリット)が設けられている。この導電路112を経由して、上記電子部品同士が電気的に接続される。
【0067】
上記した各電子部品の実装基板110への実装は、次の通りである。まず、所定のパターン形状の導電路が下面に設けられ、所望の領域に差し込み実装用の開口部が設けられた実装基板110を用意する。次に、所定の箇所に、回路装置11を含む電子部品を差し込み実装する。ここでは、チューナー104、回路装置11、回路装置106、コンデンサ108や、不図示の電源回路装置等を、実装基板110に設けた開口部に差し込む。更に、溶融された半田が収納された槽に、電子部品が差し込まれた実装基板110を浸漬させる。そして、実装基板110の導電路112と電子部品との接続箇所に付着した半田を常温にて固化させて、差し込み実装が完了する。
【0068】
上記構成のデジタル放送受信装置114は、テレビ装置の筐体に内蔵される。
【0069】
図5(B)を参照して、上記した構成のデジタル放送受信装置114を構成する各ブロックの役割を説明する。この図を参照して、デジタル放送受信装置114は、チューナー104と、回路装置11と、回路装置106と、電源回路120と、スピーカ122と、ディスプレイ124とを具備している。
【0070】
チューナー104では、テレビ放送受信装置114の外部に位置するアンテナ116を経由して入力されたデジタル放送の信号から、所定のチャンネルの受信信号を抽出する。そして、この受信信号は回路装置11に入力され、受信信号から映像信号と音声信号が生成される。回路装置で生成される各信号は、アナログ信号である。生成された映像信号は回路装置106に入力され、チャンネルを示す文字等と重ね合わされて、ディスプレイ124に出力される。ここで、ディスプレイ124は、例えば、液晶ディスプレイ、プラズマディスプレイ、有機ELディスプレイ、ブラウン管ディスプレイ等である。一方、回路装置11にて生成された音声信号は、スピーカ122に入力され、スピーカ122からは音声信号に基づく音が発生する。
【0071】
なお、電源回路120は、例えば100Vの交流電力(商用電源)を、所定の電圧の直流電力に変換する機能を有する。電源回路120により生成された直流電力は、デジタル放送受信装置114を構成する各部位に供給される。
【0072】
以上がデジタル放送受信装置114の構成である。本実施の形態では、デジタル放送の受信信号の処理に必要とされる半導体素子等を回路装置11に集約しており、回路装置11からは、アナログの音声信号および映像信号が出力される。具体的には、回路装置11では、ファインピッチの配線層を多層に積層させることで、電極数が極めて多い画像処理用の半導体素子と他の回路素子とを接続している。
【0073】
この結果、回路装置11には、チューナー104からデジタル放送の受信信号がアナログ信号として入力され、回路装置11の内部でデジタル信号に変換されてデコードされる。更に、回路装置11の内部でアナログの映像信号および音声信号が生成されて出力される。従って、実装基板110側では複雑な処理が必要とされないので、実装基板110の配線構造を簡素にすることができる。即ち、回路装置11の配線基板と実装基板110とを比較すると、回路装置11の配線基板に構成される配線層の方が実装基板110の下面に形成される導電路112よりも配線幅および配線間が狭い。また、回路装置11の配線基板の方が、実装基板よりも多層の配線構造を有する。
【0074】
以上のことから、本実施の形態のデジタル放送受信装置114では、従来から使用されている紙フェノール樹脂から成る単層の実装基板110をそのまま使用可能である。従って、コストダウンを実現することができる。
【図面の簡単な説明】
【0075】
【図1】本発明の回路モジュールを示す図であり、(A)は斜視図であり、(B)は回路モジュールを下方から見た部分的な平面図である。
【図2】本発明の回路モジュールを構成する回路装置を示す図であり、(A)および(B)は平面図であり、(C)は断面図である。
【図3】本発明の回路モジュールに含まれる回路装置に構成される配線層を示す平面図であり、(A)は第1配線層24の平面図であり、(B)は第4配線層30の平面図である。
【図4】本発明の回路モジュールを構成する回路装置の電気的構成を示すブロック図である。
【図5】(A)は本発明のデジタル放送受信装置を示す断面図であり、(B)はその電気的構成を示すブロック図である。
【図6】従来の回路装置を示す断面図である。
【符号の説明】
【0076】
10 回路モジュール
11 回路装置
12 配線基板
13 接続領域
14 パッケージ
15、16 開口部
18 外部接続電極
18A 第1外部接続電極
18B 第2外部接続電極
20 封止樹脂
22 基材
24 第1配線層
26 第2配線層
28 第3配線層
30 第4配線層
32 半導体素子
34 半導体素子
36 半導体素子
38 チップ素子
40 被覆樹脂
42 被覆樹脂
44 貫通接続部
46 金属細線
48 リード
50 切り込み部
52 スリット
54 水晶発振子
56 水晶発振子
58 接続部
60 接続部
62 パッド
64 配線
66 パッド
68 導電パターン
70 パッド
72 配線
74 導電パターン
76 除去部
78 除去部
80 コネクタ
82 記憶部
84 A/D変換部
86 復調部
88 分離部
90 ビデオデコーダ
92 オーディオデコーダ
94 キャプションデコーダ
96 コントローラ
98 記憶部
100 D/A変換部
102 エンコーダ
104 チューナー
106 回路装置
108 コンデンサ
110 実装基板
112 導電路
114 デジタル放送受信装置
116 アンテナ
120 電源回路
122 スピーカ
124 ディスプレイ

【特許請求の範囲】
【請求項1】
実装基板と前記実装基板に実装された回路装置とから成る回路モジュールであり、
前記回路装置は、表面に配線層が設けられた配線基板と、前記配線層に電気的に接続された回路素子と、前記回路素子が封止されるように前記配線基板の主面を被覆する封止樹脂とを具備し、
前記配線層から成る外部接続電極が設けられた部分の前記配線基板を前記封止樹脂よりも外部に突出させ、突出する前記配線基板を、前記実装基板の開口部に差し込むことで、前記回路装置が前記実装基板に実装されることを特徴とする回路モジュール。
【請求項2】
前記実装基板は、第1主面と第2主面とを有し、前記第1主面側から前記開口部に前記回路装置が差し込み実装され、
実装基板の前記第2主面に、前記回路装置の前記外部接続電極と接続される導電路を設けることを特徴とする請求項1記載の回路モジュール。
【請求項3】
前記外部接続電極は、前記配線基板の第1主面に設けた第1外部接続電極と、前記第1主面に対向する第2主面に設けた第2外部接続電極とから成ることを特徴とする請求項1記載の回路モジュール。
【請求項4】
前記配線基板の前記外部接続電極は、半田を介して前記実装基板の前記導電路と接合されることを特徴とする請求項1記載の回路モジュール。
【請求項5】
前記外部接続電極が設けられた側辺の前記配線基板の両端を部分的に除去して切り込み部を設けることを特徴とする請求項1記載の回路モジュール。
【請求項6】
前記外部接続電極が設けられた側辺の前記配線基板の中間部を部分的に除去してスリットを設け、前記スリットに対応する箇所の前記実装基板には前記開口部を設けないことを特徴とする請求項1記載の回路モジュール。
【請求項7】
前記外部接続電極は、アナログ信号が通過するアナログ電極と、デジタル信号が通過するデジタル電極とを含み、
前記アナログ電極は、前記スリットを境界とした前記配線基板の一方側に集約されることを特徴とする請求項1記載の回路モジュール。
【請求項8】
前記回路装置の前記配線基板は第1主面と第2主面とを有し、
前記第1主面には半導体素子が配置され、前記第2主面には水晶振動子およびバイパスコンデンサが配置され、
前記配線基板を貫通して、前記半導体素子と前記水晶振動子およびバイパスコンデンサが電気的に接続されることを特徴とする請求項1記載の回路モジュール。
【請求項9】
実装基板と前記実装基板上に配置された電子部品とから成りデジタル放送の受信信号の復調およびデコートを行って映像信号を生成するデジタル放送受信装置に於いて、
前記電子部品に含まれる回路装置は、表面に配線層が設けられた配線基板と、前記配線層に電気的に接続された回路素子と、前記回路素子が封止されるように前記配線基板の主面を被覆する封止樹脂とを具備し、
前記配線層から成る外部接続電極が設けられた部分の前記配線基板を前記封止樹脂よりも外部に突出させ、突出する前記配線基板を、前記実装基板の開口部に差し込むことで、前記回路装置が前記実装基板に実装されることを特徴とするデジタル放送受信装置。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate

【図4】
image rotate

【図5】
image rotate

【図6】
image rotate


【公開番号】特開2008−140916(P2008−140916A)
【公開日】平成20年6月19日(2008.6.19)
【国際特許分類】
【出願番号】特願2006−324536(P2006−324536)
【出願日】平成18年11月30日(2006.11.30)
【出願人】(000001889)三洋電機株式会社 (18,308)
【Fターム(参考)】